Резервированное запоминающее устройство
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
осится но к о Целью адежно к вычислительбласти запомизобретения явти устройства. ОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ ТОРСНОМ,Г СВИДЕТЕЛЬСТ,ЯО 1387048 Устройство содержит и рабочих 1 - 1 и резервный 2 блоки памяти, схемы контроля 3 - 3, группы 4 - 4, элементов И, дополнительную схему 5 контроля, генератор 6 тактовых импульсов, блок 7 суммирования, блок 8 формирования сигналов неисправностей, коммутаторы 9 - 9, группы 101 - 10 выходных элементов И, блок 11 суммирования, Изобретение обеспечивает повышение надежности устройства за счет исключения бракования информации на его выходах при отказе резервного блока памяти, обнаруженного введенной схемой контроля. 1 з.п. ф-лы, 2 ил.1Изобретение относится к вычислительной технике, а именно к области запоминающих устройств, и является усовершенствованием устройства по авт. св.Мо 1195391.Целью изобретения является повышение надежности устройства.5На фиг, 1 изображена структурная схема резервированного запоминающего устройства; на фиг. 2 - схема блока формирования сигналов неисправности.Устройство содержит и рабочих 1 - 110 и резевный 2 блоки памяти, схемы З - 3 контроля (например, по нечетности), группы 4 - 4 элементов И, дополнительную схему 5 контроля, генератор 6 тактовых импульсов, блок 7 суммирования, блок 8 формирования сигналов неисправностей, коммутаторы 9 - 9, группы 10 ввыходных схем И (количество элементов И в группе равно количеству разрядов в ячейке блока) и вспомогательный блок 11 суммирования с соответствующим информационным входом 20 резервного блока памяти при реализации функции ОЗУ.Блок 8 формирования сигналов неисправностей содержит элемент ИЛИ 12, выдающий единичный сигнал, если информация с выхода блока суммирования 7 отличная от нуля, элемент И 13, выдающий единичный сигнал, если сигналы схем 3 - Зи 5 контроля, заведенные на другие входы элементы И, соответствуют наличию необнаруженной неисправности в информации, и элемент И 14, обеспечивающий выдачу из устройства достоверного сигнала неисправности, привязанного к импульсному питанию,Резервированное запоминающее устрой-ство работает следующим образом.35Обращение при записи и считывании производится одновременно к рабочим 1 - 1 и резервному 2 блокам памяти.В режиме записи в рабочие блоки 1 - -1 памяти записываются соответствующие группы разрядов информации, одновременно в 0 резервный блок 2 памяти с выхода вспомогательного блока 11 суммирования записывается резервная информация, равная поразрядной сумме по модулю два информации, записанной в соответствующих ячейках рабочих блоков 1 - 1 памяти.В режиме считывания информация из рабочих блоков- 1 памяти поступает на входы соответствующих схем З - Зконтроля, входы соответствующих групп 4 - 4 элементов И и при отсутствии выявленных 50 схемами З - Зконтроля ошибок через соответствующие коммутаторы 9 - -9 и группы 10 - 10, выходных элементов И по сигналу разрешения с выхода генератора 6 тактовых импульсов на входы устройства.Одновременно информация, считанная 55 из рабочих блоков 1 - 1.п памяти, через соответствующие группы 4 - 4 элементов И поступает на соответствующие и групп вхо 2дов блока 7 суммирования, а информация, считанная из резервного блока 2 памяти, подается на (п+ 1) группу входов блока 7 суммирования. Поразрядная сумма по модулю два информации одноименных разрядов с (п+ 1) групп входов блока 7 суммирования поступает на другие входы коммутаторов 9 - 9 и на входы блока 8 формирования сигнала неисправности устрбйства.Так, при п=З, если на первую группу входов блока 7 суммирования поступает информация 0001, на вторую группу входов 0010,на третью группу - 1101, а с выходов резервного блока 2 памяти на четвертую группу входов блока 7 суммирования поступает информация 1110, равная поразрядной сумме по модулю два информации одноименных разрядов трех первых групп входов, с выходов блока 7 суммирования поступает информация, равная 0000.Б случае неисправности одного из рабочих блоков 1, - 1 памяти, обнаруженной соответствующей схемой З - Зконтроля, по сигналу схемы контроля происходит переключение соответствующего коммутатора 9 9, и запрещается прохождение информации неисправного блока памяти через соответствующую группу 4 - 4 элементов И на блок 7 суммирования. На выходе блока суммирования в этом случае восстанавливается информация неисправного блока памяти, которая поступает на выход устройства через соответствующий коммутатор 9 - 9 и группу 10 - 10 выходных элементов И.В этом случае ненулевая информация на входе блока 8 формирования сигнала неисправности, приводит к появлению единичного сигнала на выходе элемента ИЛИ 12, Однако через элементы И 13 и 14 данный сигнал на управляющий выход устройства не проходит, так как соответствующая схема З - Зконтроля запрещает его прохождение через элемент И 13. При этом считанная из запоминающего устройства информация является достоверной.В случае неисправности резервного блока 2 памяти, обнаруженной схемой 5 контроля, по ее сигналу происходит запрещение выдачи на управляющий выход устройства признака недостоверной информации аналогично описанному, При этом на информационные выходы устройства поступает достоверная информация, считанная с соответствующих рабочих блоков 1 - 1 памяти.В случае неисправности одного из рабочих 1 -1 или резервного 2 блоков памяти, не обнаруженной соответствующей схемой З - Зи 5 контроля, ненулевая информация на выходе блока 7 суммирования приводит к появлению на выходе элемента ИЛИ 12 единичного сигнала, который проходит через элемент И 13, так как сигналы запрета со схем З - Зконтроля 5 не поступают, и далее через элемент И 14 на управляющий1387048 формула изобретения 0 щЗп Ол 5 Рл 7 Оп 5 Соста Техред Тираж ен тель С. ШКорректор Подписное м изобретений наб., д. 4/5 Ужгород, ул. П ого комитета СССР по дел осква, Ж - 35, Раушская рафическое предприятие, г. оектная, 4 3выход устройства. Считанная из запоминающего устройства информация считается в этом случае недостоверной,Таким образом, повышение надежности устройства обеспечивается за счет исключения бракования информации на его выходах при отказе резервного блока памяти, обнаруженного вновь введенной схемой контроля. 1. Резервированное запоминающее устройство по авт. св.1195391, отличающееся тем, что, с целью повышения надежности устройства, оно содержит дополнительную схему контроля, входы которой подключены к выходам резервного блока 4памяти, выходы схем контроля и выход дополнительной схемы контроля подключены к второй группе входов блока формирования сигналов неисправностей.2. Устройство по п. 1, отличающеесятем, что блок формирования сигналов неисправностей содержит первый и второй элементы И и элемент ИЛИ, входы которого являются входами первой группы блоКа формирования сигналов неисправностей, выход 10 элемента ИЛИ подключен к входу первогоэлемента И, выход которого подключен к первому входу второго элемента И, второй вход и входы группы первого элемента И являются входами второй группы блока формирования сигналов неисправностей, выход второго элемента И является выходом блока формирования сигналов неисправностей.
СмотретьЗаявка
4137244, 20.10.1986
ПРЕДПРИЯТИЕ ПЯ В-2969
ШАСТИН ВАДИМ АЛЕКСАНДРОВИЧ, КАШИРСКИЙ ВИКТОР АЛЕКСЕЕВИЧ
МПК / Метки
МПК: G11C 29/00
Метки: запоминающее, резервированное
Опубликовано: 07.04.1988
Код ссылки
<a href="https://patents.su/3-1387048-rezervirovannoe-zapominayushhee-ustrojjstvo.html" target="_blank" rel="follow" title="База патентов СССР">Резервированное запоминающее устройство</a>
Предыдущий патент: Запоминающее устройство с обходом дефектных элементов памяти
Следующий патент: Грузонесущий кабель
Случайный патент: Конвейер для перемещения емкостей