Остафин
Контролируемый сумматор
Номер патента: 1238073
Опубликовано: 15.06.1986
Авторы: Лукашевич, Остафин, Романкевич
МПК: G06F 11/10, G06F 7/50
Метки: контролируемый, сумматор
...по модулю два реализует функциюзначения разрядов первого операнда; значения разрядов второго операнда; значения разрядов результата сумматора 8; а Ь,1Я еКонтролируемый сумматор работаетследующим образом.На входы блока 2 свертки по модулю два поступают контрольные разряды двух операндов, сигналы с выходов результата ш-разрядных сумматоров 8 всех блоков сложения группы 1, а также выход переноса ш-разрядного сумматора 8 последнего блокасложе-" ния группы 1.С, С . Ьх;Вы,значения сигналов входного и выходного переносов сумматора 8. Таким образом формируется контрольный код, равный сумме по модулюдва значений операторов, результатаи переносов.При правильной работе контролиру Оемого сумматора на выходе 7 неисправности будет нулевой...
Устройство для контроля сумматора
Номер патента: 1111167
Опубликовано: 30.08.1984
Авторы: Лукашевич, Остафин, Соловей
МПК: G06F 11/10, G06F 7/50
Метки: сумматора
...4-6 формирования остат-,ка по модулю ъ, сумматор 7 остатков,схему 8 сравнения, группу 9 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ. Информационные входы регистров 1,2 первого и второго слагаемых являются соответственно входами первого и второго слагаемых контролируемого сумматора, выходы регистров 1,2 соединены соответственно с первым и вторым входами сумматора 3 слагаемых и входами первого и второго блоков 4,5 формирования остатка но модулю 1 ъ ., Выходы сумматора 3 слагаемых соединены с входами третьего блока 6 формирования остатка по модулю Ф и первыми входами соответствующих элементов ИСКЛЮЧАЮЩЕЕ ИЛИ группы 9, выходы которых являются выходом результата контролируемогосумматора. Выходы блоков 4 и 5 соединены с соответствующими информационными...
Контролируемое арифметическое устройство
Номер патента: 1076906
Опубликовано: 28.02.1984
Авторы: Лукашевич, Остафин, Романкевич
МПК: G06F 11/30
Метки: арифметическое, контролируемое
...выходыкоторых соединены с входами операндов сумматора, управляющий вход устройства соединен с управляющим входом сумматора, выход которого соединен с первым входом схемы сравненияи информационным входом регистра результата, выходы регистра результата и схемы сравнения являются соответственно информационным и контроль ным выходами устройства, выход регист.ра результата соединен с вторым входом схемы сравнения, управляющийвход устройства соединен с управляющими входами регистров первого и второго операндов и входом блокировкизаписи регистра результата.На чертеже приведена структурнаясхема контролируемого арифметического устройства двойными линиямиизображены информационные шины устройства).Устройство содержит регистры 1и 2 операндов,...
Устройство для умножения двух -разрядных чисел
Номер патента: 964632
Опубликовано: 07.10.1982
Авторы: Лукашевич, Остафин, Романкевич, Яначков
МПК: G06F 7/52
Метки: двух, разрядных, умножения, чисел
...операндов устройства, вход 12 синхронизации устройства, разрядные выходырегистра 1 множимого соединены соответственно с первыми входами цементов И 3,выходы которых соединены соответственно с входами сумматора 6, входы сйнхро-ниэации регистров 4 и 5 соединены с входами 10 и 11 сброса устройства; выходсумматора 6 соединен с информационнымвходом регистра 5, выход младшего разряда которого соединен с информационным35,входом регистра 2 множителя, выходмладшего разряда которого соединен с информационным входом регистра 4, разрядныевыходы которого соединены соответствен.40но с вторыми входами элементов И 3,входы синхронизации регистров 4 и 5соединены с входом синхронизации регистра 2 множителя.Устройство работает следующим об 45разом.Регистры...
Генератор случайных двоичных последовательностей импульсов
Номер патента: 920719
Опубликовано: 15.04.1982
Авторы: Дудьев, Карачун, Остафин, Романкевич, Руккас, Сидоренко
МПК: G06F 7/58
Метки: генератор, двоичных, импульсов, последовательностей, случайных
...2 +1;2 +О 2 ф +О 2 +1(.24+12 +В т Е Ь.,+1 2 +1 "2 +О 2 = И 2+1) 2+О) 2+0)х 2+1) 2+0). 2+1) 2+1) 2+0) 2Источник 8 генерирует последовательность двоичных сигналов с вероятностью появления единицы на вы 1ходе - . При нормально замкнутыхконтактах переключателя 7 на входепервого преобразователя 1 вероят 1ность появления единицы - , а на1 2выходе 2 Утак как каждый преоб 2+разователь 1 осуществляет преобразование вероятности входных сигна 1лов равной 1/щ в вероятность -ю+Действительно предположим, что навход 6 преобразователя 1 и соответственно на один вход элемента И 2поступает сигнал, принимающий значение "1", с вероятностью Р= -П 1а вероятность появления единичногосигнала на выходе элемента И 2 обозначим у. Тогда вероятность...
Сумматор последовательного действия
Номер патента: 920710
Опубликовано: 15.04.1982
Авторы: Лукашевич, Остафин, Романкевич
МПК: G06F 7/50
Метки: действия, последовательного, сумматор
...которого соединен с выходомР-триггера, а выход - с выходом сум.Формула изобретения оставител ехред А,А епанов едактор Л.Авраменко ректор С.Шекма аказ 2343/55 ВНИИПИ Госу по де 113035, Мос32 Покомитета СССРний и открытийаушская наб д Тираж рственног м изобрет а, Ж,сн М 5 лиал ППП "Патент", г, Ужгород, ул, Проектна 3 92 О 71На чертеже приведена Функциональная схема сумматора последовательного действия. Сумматор содержит полусумматор 1 0 -триггер 2, элементИЛИ-Нб 3 и сумматор 4 по модулю два.Один из входов элемента 3 соединенс шиной 5 тактовых сигналов.Работает устройство следующимобразом,Триггер 2 перед началом работы 10устанавливается в состояние "0",В каждом такте суммирования на информационные входы сумматора посту.пают одноименные...
Устройство для измерения параметров газовых сред
Номер патента: 894527
Опубликовано: 30.12.1981
Авторы: Избух, Коваленко, Литвинов, Мишта, Остафин, Романкевич
МПК: G01N 27/22
Метки: газовых, параметров, сред
...а 15 выходы коммутатора 11 сумматора подсоединены ко входам одного из слагаемых сумматора 12, ко входам второго слагаемого которого подсоедиены выходы регистра 13 процессора 20которые, кроме того, подсоедиены к информационным входам регистра 14 процессора Р 9, выходы которого через преобразователь 16 из двоичного в двоично-десятичный код 25 подключены ко входам цифрового индикатора 17, а младший разряд его, кроме этого, подсоединен ко входу блока управления и регистра 8 про- . цессора Ро и выходы сумматора 12 подключены к информационным входам регистра Р 4 13 процессора, и, помимо этого, выход старшего разряда регистра 13 подключен ко входу сдвига влево регистра 14. 35Устройство работает в режимах измерения относительной влажности газа...
Преобразователь кодов
Номер патента: 779998
Опубликовано: 15.11.1980
Авторы: Борисов, Викторов, Остафин, Романкевич
МПК: G06F 5/02
Метки: кодов
...разряда, умноженногона константу 8 - В)блоком умножения 2, поступающее на входы вычитаемого 10, 11 вычитате;ля 3.Младший разряд результата вычитания с вы.хода 5 .той в строке ячейки 1 через вычита.тель 12 поступает на вход 81;той ячейки 1следующей строки с выхода 5 ячейки 1 первойстроки, через элемент ИЛИ 19 на вход 8 первойячейки 1 второй строки.Старший разряд этого результата с выхода4 -той в строке ячейки 1 поступает на вход 9Н.1 ой ячейки 1 той же строки, с выхода 4ячейки 1 первой строки через элемент ИЛИ37 на вход 8 второй ячейки 1 второй строки,с выхода 4 последней в строке ячейки 1 навход 8 последней ячейки нижней строки черезвычитатель 12.За такт работы схемы код преобразуемогочисла в системе счисления появляется на...
Преобразователь двоично-десятичного кода в двоичный
Номер патента: 645151
Опубликовано: 30.01.1979
Авторы: Викторов, Остафин, Романкевич, Русанова
МПК: G06F 5/02
Метки: двоично-десятичного, двоичный, кода
...сумматоров 11, 21подключены соответственно к 1-тому и( - 2)-му входам комбинационных сумматоров 21, 34. Выходы сумматора 34 подсоединены к выходным шинам 38 устройства.Старшие разряды многоразрядных комбинационных сумматоров 11 и 21 выполненыв виде элементов ИЛИ.Устройство работает следующим образом. На тетрады 1 - 4 входных полюсов подается совокупность единичных и нулевыхсигналов - код числа, например,10011001100 11001,На входы двоичных одноразрядных сумматоров и полусумматоров Б - 9 и элементИЛИ 10, составляющих многоразрядныйкомбинационный сумматор 11 через тетрадывходных полюсов 1 и 2 поступает код10011001. На сумматоре 11 происходит сложение Всех кодов:1) кода, поступающего через входныеполюса тетрады 2;2) кода, поступающего...
Преобразователь кода в код с большим основанием
Номер патента: 581469
Опубликовано: 25.11.1977
Авторы: Викторов, Остафин, Романкевич, Яцунов
МПК: G06F 5/02
Метки: большим, код, кода, основанием
...которого подсоединены к входам вычитаемого вычитателя 3, Выходы вычитателя подключены к выходам ячейки б, 7, Выход б каж-З) дой ячейки 1 матрицы подключен к вхб-. ду 5 соседней справа ячейки по стро-, ке, а выход 7 каждой ячейки матрицы подсоединен к входу 4 ячейки соседней снизу по столбцу. Выход б ячеек пос ледних в строке подключены к входу 4 последней ячейки соседней снизу строки. Входы 5 ячеек 1-го столбца подсоединены к входным шинам 8 преобразователя кодов, авыход 7 ячеек последней ЭВ строки - к выходным полюсам 9 преобразователя кодов, кроме того, вход 4 ячейки первой строки подключен к входной шине 8, а выход б последней ячейки. последней строки - к выходным шинам 9. 3 Устройство ра У разом.На входные шины преобразователя...
Преобразователь кодов
Номер патента: 526884
Опубликовано: 30.08.1976
Авторы: Викторов, Остафин, Романкевич, Яцунов
МПК: G06F 5/02
Метки: кодов
...разряла регистра 2 соединен шиной 20 с блоком 7 управления, который крме того соединен шинами 21 - 24 с элементами И 17 и 19 и элементами И 11 и 12 соответственно.Преобразователь кодов работает в лвухрежимах.Перевод чисел в кол с большим основанием.5 Перед началом работы преобразуемое число записывается в сдвнговый регистр 1, блок 10 алгебраического суммирования по шине 14 настраивается на режущим вычитания. Процесс преобразования осуществляется следующим 1 О образом. Содержимое старшего разряла слвпгового регистра 1 с помощью умножителя 13 умножается на константу, равную 5 - Я (Я - основание исходной системы счисления, 5 - основание системы искомого представления), и вычитается в блоке 10 из содержимого двух старших разрядов...
Преобразователь кода в код с большим основанием
Номер патента: 485444
Опубликовано: 25.09.1975
Авторы: Викторов, Остафин, Романкевич, Яцунов
МПК: G06F 5/02
Метки: большим, код, кода, основанием
...подключен к входу уменьшаемого разряда 10 вычитателя 2, Вход вычитаемого разряда 8 вычитателя 2объединен с выходом перено-сов 11 схемы умножения 3, а вход вычитаемого разряда 10 вычитателя 2 соединен с выходом результата 12 схемы 3, Выход разряда 8 вычитателя 2 через вентиль 4 подключен к входу разряда 7 регистра 1, а выход разряда 10 через вентиль 5 - к входу разряда 8 регистра. Схема управления 6 подает управляющие сигналы на регистр и вентили 4, 5 по шинам 1 3, 1 4,Все схемы, входящие в состав устрой ства, предназначены для работы с кодами чисел в системе счисления с тем основанием, с которым необходимо получить результат; к-разрядный код целого числа, которое необходимо преобразовать, помешают в регистр 1, Старший разряд кода...
Устройство для автоматического контроля статистической равномерности потока сигналов по скользящей выборке
Номер патента: 475626
Опубликовано: 30.06.1975
Авторы: Берштейн, Остафин, Романкевич
МПК: G06F 17/18
Метки: выборке, потока, равномерности, сигналов, скользящей, статистической
...) (г - 1) -м такте сГал; Б,Окировка не было. УРГ 1 Н 21 настроено на набор, которьш приходил последни), но, даже если этот набор повторится, сигнал на выходе БЗЗН 10 пе гоявгся, ак как схема И 22 закрыта.Последовательность срабатывания элемепго гетропгтва слс;ОоПа.В момент начала такта на входы УРП 11 приходит набор сигналов. Предположим, что этот набор совпадает с тем, на который настроено т-е УРПН. Тогда на его выходе чсрсз п; ГЕ; - время задержки сигнала в логической схеме) появляется сигнал ц через схемы ИгИ 16 поступает па счетный вход реверсивного счетчика. Если к этому моменту на счетчике зафиксировано число К - 1, то, пройля по пепи сквозного переноса счетчика, сигнал через 1,- Оо;К проявляется на выхоче переполнения...