Устройство для сопряжения информационных каналов программно коммутируемой логической сети
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1322293
Авторы: Денисенко, Заславский, Серебряков, Фельдман
Текст
СОЮЗ СОВЕТСКИХСОЦИАЛИСТИЧЕСКИХРЕСПУБЛИК А И 9 Г 13 Оо ОПИСАНИЕ ИЗОБРЕТЕ ЕЛЬСТВ ВТОРСКОМУ но Бюл, р 25енный проекторский инсти ыи и проут "ЭлекИеФельдм исе ство С ИЯ ИН-КОММУ Р- Иласт дназначе ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТКРЫТИЙ(54) УСТРОЙСТВО ДЛЯ СОПРЯЖЕМАЦИОННЫХ КАНАЛОВ ПРОГРАММРУЕМОЙ ЛОГИЧЕСКОЙ СЕТИ(57) Изобретение относитсявычислительной техники и п для реализации сетевых управляющих структур с распределенной вычислительной мощностью. Цель изобретения - уменьшение объема оборудования и исключение потерь информации, Устройство содержит генератор 1 импульсов, счетчик 2, блок 3 памяти, первую, вторую шины адреса 4,5, первый элемент 6 равнозначности, ждущий мульти- вибратор 7, мультиплексор 8, блок 9 выдачи информации, элемент И 10, второй элемент 11 равнозначности. При случайных искажениях содержимого отдельных ячеек блока памяти в устройстве происходит автоматическая блокировка каналов связи, работу которыхЮ регламентируют слова программы, включаюиие нчеику с исканенной инфориа- (/) цией. 1 з,п, ф-лы, 3 ил,С:Изобретение относится к вычислительной технике и предназначено дляреализации сетевых управляющих структур с распределенной вычислительноймощностью,Цель изобретения - уменьшение объема оборудования и исключение потерьинформации,На фиг,1 представлена блок-схемаустройства; на фиг.2 - схема регистра; на фиг,3 - структура размещенияинформации в блоке памяти.Устройство содержит генератор 1импульсов, счетчик 2, блок 3 памяти,первую 4 и вторую 5 шины адреса, первый элемент 6 равнозначности, ждущиймультивибратор 7, мультиплексор 8,блок 9 выдачи информации, элемент И10 и второй элемент 11 равнозначности,Блок 9 (фиг 2) содержит дешифратор 12, блок 13 триггеров и блок 14элементов И,Принцип работы устройства заключается в последовательном опросе вход-ных сигналов, их логической обработкии выдаче в соответствии с программойкоммутации в блок 9, который обеспечивает хранение сигналов до следующего цикла работы.Структура размещения информациив блоке 3 памяти такова (фиг.3), чтокаждому выходу устройства соответствует одно слово в программе, При этомслово образовано множеством ячеек памяти 1,2 .и, из которых 1 (п)содержат закодированный адрес входаустройствааа ,а ,..,а , скоторым выход, соответствующии данному слову, должен быть связан, Код,записанный в ячейках 1(п),активизирует при считывании каждогослова первый выход блока 3 памяти.Ячейка под номером исодержит кодоперации (а ,) над переменной, передаваемой по каналу вход-выход устройства, Ячейка под номером и содержитконтрольный бит информации (а), дополняющий выходной код блока 3 памятидо четного. Две последние ячейки активизируют при считывании каждогослова соответственно второй и третийвыходы блока 3 памяти,В процессе работы устройства генератор 1 вырабатывает очередной импульс, переводящий счетчик 2 в новое состояние, При этом на его выходе появляется код номера очередного "про 5 10 15 20 25 30 35 40 45 50 55 одном иэ ее входов. Таким образом, соответствие множества выходов устройства множеству сматриваемого" слова программы, являющийся одновременно кодом номераочередного коммутируемого выхода устройства, Этот код поступает на входблока 3 памяти и на вход блока 9,подготавливая к приему информации,соответствующий Р-триггер 13, На первом выходе блока 3 памяти появляетсякод адреса входа аа а, ,поступающий на управляющий вход мультиплексора 8, в результате чего навыходе последнего появляется сигнал,эквивалентный сигналу на одном извходов устройства, номер которого соответствует коду на управляющем входемультиплексора 8. Этот сигнал поступает на первый вход элемента 6 равнозначности. Одновременно на второйвход этого элемента поступает сигнала , с второго выхода блока 3 памяти.При этом на выходе элемента 6 появляется сигнал прямой или инверсный поотношению к сигналу на его первомвходе в зависимости от значения аравного 1 или О соответственно. Этотсигнал поступает на второй вход элемента И 10 и активизирует на его выходе эквивалентный сигнал при наличиина первом входе сигнала, равногопоступающего с выхода элемента 11,Последнее имеет место в случае, есликод, образуемый всеми сигналами навходе элемента 11, используемого вфункции контроля на четность, не содержит информации об отказе блокапамяти (содержит четное число единиц). В противном случае на выходеэлемента И 10 появляется сигнал, равный нулю, независимо от значения сигнала на его втором входе. Сигнал свыхода элемента И 10 поступает на информационный вход блока 9, С поступлением сигнала, вырабатываемого мультивнбратором 1 под воздействием тактового импульса генератора 1, на син"хрониэирующий вход блока 9 происходитзапись сигнала, присутствующего наего информационном входе в соответствующий Р-триггер 13, подготовленныйк записи кодом на первой адресной вине 4. При этом значение сигнала наочередном коммутируемом выходе устройства становится эквивалентнымего входов устанавливается программой, хранящейся в блоке 3 памяти, В процессе работы устройства производится последовательная циклическая запись информации в каждый 0-триггер 13 блока 9, где она сохраняется на протяжении цикла работы счетчика 2, При этом каждый раз адрес источника информации (входа устройства) определяется кодом на второй адресной шине 1 О 5, а характер операции над переменной при переносе ее значения с входа на выход устройства логическим уровнем сигнала а, на втором выходе блока 3 памяти, При искажении информации, 15 содержащейся в блоке 3 памяти и нарушающей четкость кода на входе элемента 11, на его выходе появляется сигнал нулевого уровня, вследствие чего, в подготовленный кодом на первой ад ресной шине 4 0-триггер 13 блока 9 записывается логический "О" независимо от значения сигнала, считанного со входа устройства. При считывании адресов, неискаженных отказом, эквивалентность выхода устройства значению, обусловленному программой комму-тации и сигналами на ее входе, сохраняется.30формула изобретения 1. Устройство для сопряжения информационных каналов программно-коммутируемой логической сети, содержа щее генератор импульсов, счетчик, блок памяти, первый элемент равнозначности, ждущий мультивибратор, мультиплексор и блок выдачи информации, причем выход блока выдачи информации соединен с выходом устройства для подключения выходного информационного канала, выход генератора импульсов соединен с тактирующим входом счетчика и входом ждущего мультивибратора, выход которого соединен с входом синхронизации блока выдачи информации выход счетчика соединен с адресным входом блока памяти, первый выход которого соединен с управляющим входом мультиплексора, информационный вход которого соединен с входом устройства для подключения входного информационного канала, выход мультиплексора соединен с первым входом первого элемента равнозначности, второй вход которого подключен к второму выходу блока памяти, о т л и ч а ю - щ е е с я тем, что, с целью уменьшения объема оборудования и исключения потерь информации, в него введены элемент И и второй элемент равнозначности, первый, второй, третий входы, вьжоды которого соединены соответственно с первого по третий выходами блока памяти и первым входом элемента И, второй вход и выход которого соединены соответственно с выходом первого элемента равнозначности и первым информационным входом блока выдачи информации, вход которого соединен с выходом счетчика2. Устройство по п,1, о т л и - ч а ю щ е е с я тем, что блок выдачи информации содержит дешифратор, блок элементов И и блок триггеров, причем второй, первый информационные и синхронизирующий входы блока соединены соответственно с входом дешифратора, информационным входом блока триггеров и первым входом блока элементов И, выход дешифратора подключен к второму входу блока элементов И, выход которого соединен с входом синхронизации блока триггеров, выход которого соединен с выходом блока,1322293 рации четности (Выхода) Адрес Фаа ираж 672 Подписнотвенного комитета СССРетений и открытий-35, Раушская наб д. 4/ 3035, Моск каз 2866/46 ВНИИПИ Госуда по делам изоород, ул ческое предприяти роиэводственно-и Составитель С.Бурухиндактор Н,Рогулич Техред И.Попович Корректор А.Тяско
СмотретьЗаявка
3997874, 02.01.1986
ГОСУДАРСТВЕННЫЙ ПРОЕКТНЫЙ И ПРОЕКТНО-КОНСТРУКТОРСКИЙ ИНСТИТУТ "ЭЛЕКТРОТЯЖХИМПРОЕКТ"
ЗАСЛАВСКИЙ АЛЕКСАНДР МИХАЙЛОВИЧ, ФЕЛЬДМАН ВАДИМ ИСАКОВИЧ, СЕРЕБРЯКОВ БОРИС ВАСИЛЬЕВИЧ, ДЕНИСЕНКО ЮРИЙ ПЕТРОВИЧ
МПК / Метки
МПК: G06F 13/00
Метки: информационных, каналов, коммутируемой, логической, программно, сети, сопряжения
Опубликовано: 07.07.1987
Код ссылки
<a href="https://patents.su/4-1322293-ustrojjstvo-dlya-sopryazheniya-informacionnykh-kanalov-programmno-kommutiruemojj-logicheskojj-seti.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для сопряжения информационных каналов программно коммутируемой логической сети</a>
Предыдущий патент: Устройство для адресации по содержанию блока памяти
Следующий патент: Устройство для сопряжения цвм с магнитофоном
Случайный патент: Способ построения сейсмических разрезов