Устройство для контроля блоков памяти
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 526952
Автор: Капитонов
Текст
ОП ИСАНИЕИЗОБРЕТЕН ИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз Советских Социалистических Республик)осударственный комитет 23) Приорите 43) Опублик овета Министров СССРпо делам изобретений(45) Дата опубликования описания 20.12,76ункциональная схе - кривые нормалья при различных сится к области вычисможет быть использова инамическом режиме и с ствием оперативных заств (ОЗУ) с произвольИзобретение отнолительной техники ипо для контроля в дзаданным быстродейпоминающих устройной выборкой.Известны устройства для контроля опера. тивных накопителей, содержащие блок памяти и блок поразрядного сравнения содержимого блока памяти с внешними кодами 11.Наиболее близкими к изобретению по своей технической сущности являются устройства, содержащие блок памяти, блок управления, блок сравнения, формирователь кодов, причем 1 вход блока управления соединен с выходом блока сравнения, одна группа входов которого связана с выходными шинами блока памяти, а вторая группа - с выходами формирователя кодов, входами подключенного к адресным шинам блока памяти 12.Однако такие устройства на максимальной частоте проверяют формирователи только одной координаты ОЗУ (х или у), а формирователи другой координаты проверяют на пониженой частоте, Кроме того, из множества всевозможных направлений обхода адресов, которые могут встретиться при эксплуатации ОЗУ, при помощи такого устройства контролируется только одно направление обхода. Иными словами, такое устройство не дает возможности выявить все переходные,.процессы и взаимовлияния адресных формирователей ОЗУ (адресного регистра, дешифратора,усилителей координатного тока, координат 5 ных шин) друг на друга.Цель изобретения - повышение качестваконтроля.Это достигается тем, что устройство содержит счетчик числа обращений, счетчик матео матических ожиданий, генератор случайныхчисел и сумматор, причем вход счетчика числа обращений соединен с выходом блока управления, а выход - с входом счетчика математических ожиданий, выходы которого и15 выходы генератора случайных чисел подключены к соответствующим входам сумматора,выходы сумматора - к адресным шинам блока памяти,На фиг, 1 приведена ф20 ма устройства; на фиг, 2ного закона распределенизначениях и,. и оФункциональная схема включает в себясчетчик 1 числа обращений, вход которого25 связан с блоком 2 управления, а выход - сосчетчиком т математических ожиданий; сумматор 4, выход которого через шины б адресаподключен к проьеряемому блоку б памяти,а входы - к генератору 7 случайных чисел иЗО к счетчику 3 математических ожиданий; блок) 2:-з,. ), 2-,1 О 55 бО 65 8 сравнения, связанный входами с шинами 9 считывания, формирователем 10 кодов и са.ги 11 . иси,Работу устройства рассмотрим на примере, ко:да генератор 7 случайных чисел вырабатывает числа с нормальным законом распределения.Нормальный закон распределения имеет вид где 1(х) - плотность вероятости случайной величины х;пг,. - математическое ожидание слуайОй велиы х;о., - среднее квадратическое отклонение случайной величины х.Перед тем как приступить к контролю ОЗУ, в него записывается тест, являющийся производным адресной информации, Таким тестом может быть тест адресный код или тест шахматное поле, Для этого в счетчик 1 числа обращений вводится максимальная уставка (все разряды счетчика устанавливаются в со тояние - 1), вход сумматора 4, соединенный с выходом генератора 7 случайных чисел, блокируется (цепь блокировки на схеме не показана). Задается режим записи, и проводится пуск. Импульсы из блока 2 управления, пройдя счетчик 1 числа обращений, подаются в счетчик 3 математических ожиданий. Адресная информация, сформированная счетчиком 3 математических ожиданий, параллельным кодом, пройдя без изменения сумматор 4, поступает на адресные шины 5 блока 6 памяти и формирователь 10 кодов для формирования записываемого теста. Сигналы обращения, идущие с блока 2 управления на проверяемый блок памяти, проводят запись формируемого теста по всем адресам,После записи теста переходят ча режим проверки адресных формирователей ОЗУ. Проверяемый блок памяти переводят в режим чтения. Счетчик 3 математических ожиданий обнуляется, в счетчик 1 числа обращений вводится уставка в зависимости от требуемого числа обращений при выбранном параметре о вход сумматора 4, идущий на генератор 7 случайных чисел, освобождается от блокировки и проводят спуск.Блок 2 управления обеспечивает обращение к ячейкам блока памяти, код адреса которых формируется сумматором 4, и представляет собой код, равный сумме кодов, вырабатываемых генератором 7 случайных чисел и счетчиком 3 математических ожиданий, В начальный момент счетчик математических ожиданий обнулен, поэтому адресная информация представляет собой коды чисел, вырабатываемые генератором 7 случайных чисел. Генератор случайных чисел вырабатывает коды 15 20 25 зо 35 40 45 50 чисел с математическим ожиданием т, и выбранным параметром о (см. фиг. 2, кривая 12),Плотность вероятности обращений к ячейкам ОЗУ соответствует кривой 12 до тех пор, пока содержимое счетчика 3 математических ожиданий не изменится, Количество обращений к ячейкам ОЗУ, адреса которых ограничены кривой 12, определяется уставкой Лг в счетчике 1 числа обращений, Максимальное число обращений происходит к ячейке, код адреса которой совпадает с тПосле того, как произойдет С - Л обращений к ячейкам (С - емкость счетчика 1), счетчик 1 числа обращений переполняется и сигнал переполнения поступает на счетчик 3 математических ожиданий. Адресная информация при этом равна кодам, вырабатываемым генератором 7 случайных чисел, плюс единица. В этом случае происходит обращение к ячейкам ОЗУ с математическим ожиданием лг,. и с плотностью вероятности, соответствующей кривой 13 (см. фиг, 2). Максимальное число обращений проводится к ячейке, код адреса которой совпадает с т, После того, как произойдет еще С - Л обращений, счетчик 1 числа обращений опять переполняется, сигнал переполнения увеличивает код счетчика 3 математических ожиданий еще на единицу и обращение к ячейкам ОЗУ происходит с математическим ожиданием, увеличенным на единицу и т. д.Когда коды адреса соответствуют старшим номерам ячеек (см. фиг, 2, кривая 14), появляется момент, во время которого код суммы двух чисел - кода счетчика 3 математических ожиданий и кода генератора 7 случайных чисел - превосходит код адреса ячейки с максимальным номером. Сумматор 4 первполняется, на его старшем разряде возникает сигнал переноса, а содержимое сумматора 4 представляет остаток от переполнения, В этом случае происходит обращение к ячейкам с младшими номерами.Процесс формирования адресной информации заканчивается, когда полнсстью заполнится счетчик 3 математических ожиданий (емкость счетчика 3 математических ожиданий соответствует емкости проверяемого блока памяти).Таким ооразом, каждая ячейка ОЗУ испытывается в режиме максимального числа обращений, Когда т,. совпадает с кодами адреса младших ячеек ОЗУ, на максимальнойчастоте проверяются формирователи одной адресной координаты (х или у); когда т перемещается в область кодов адреса старших номеров ячеек, на максимальной частоте проверяются формирователи другой адресной координаты.Правильность работы адресных формирователей определяется по совпадению записываемой в ОЗУ и считанной из ОЗУ ипформации. Считанная информация подается на блок 8 поразрядного сравнения через шины 9 счи526952 Фиг тывания, где она сравнивается с кодом, формируемым из адресной информации формирователем 10. Если коды одинаковые, то блок 8 поразрядного сравнения дает разрешение для следующего обращения. Если коды раз,ные, блок поразрядного сравнения выдает сигнал сбоя в блок 2 управления. Процесс контроля прерывается и по имеющейся информации адреса и считанного кода, выведенных на индикацию (на чертеже не показано), можно проанализировать характер сбоя.Как видно из описания, изменяя параметр оможно изменять максимальную частоту переключения адресных формирователей на м аксимальной частоте.Таким образом, технико-экономическая эффективность использования генератора случайных чисел для формирования адресной информации заключается в повышении качества контроля проверяемых блоков памяти и в возможности задать множество направлений обхода адресов и проверить работу каждого координатного формирователя на максимальной частоте. Формула изобретения Устройство для контроля блоков памяти,содержащее блок памяти, блок управления,блок сравнения, формирователь кодов, причем вход блока управления соединен с выходом блока сравнения, одна группа входов которого соединена с выходными шинами бло ка памяти, а вторая группа - с выходамиформирователя кодов, входы которого соединены с адресными шинами блока памяти, о тличающееся тем, что, с целью повышения качества контроля, оно содержит счетчик 10 числа обращений, счетчик математическихожиданий, генератор случайных чисел и сумматор, причем вход счетчика числа обращений соединен с выходом блока управления, а выход - с входом счетчика математических 15 ожиданий, выходы которого и выходы генератора случайных чисел подключены к соответствующим входам сумматора, выходы сумматора соединены с адресными шинами блока памяти. юИсточники информации, принятые во внимание при экспертизе:1. Волков А. Ф., Ведешенков В. А., ЗенкинВ. Д, Автоматический поиск неисправностей 25 в ЦВМ, Сов. радио, 1968.2. Стенд для производственного контроляМОЗУ типа Х. Передовой научно-технический и производственный опыт, 1968,15 - 68, 1365 в 1.526952 Составитель Е. Брик Техред М, Семенов Корректор В. Гутман Редактор И. Грузова Тнп, Харьк, фил. пред. сПатентъ Заказ 1022/1571 Изд.1778 Тираж 723 Подписное ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений н открытий Москва, Ж, Раушская наб., д. 4/5
СмотретьЗаявка
2064185, 01.10.1974
ПРЕДПРИЯТИЕ ПЯ А-1001
КАПИТОНОВ ОЛЕГ КОНСТАНТИНОВИЧ
МПК / Метки
МПК: G11C 29/00
Опубликовано: 30.08.1976
Код ссылки
<a href="https://patents.su/4-526952-ustrojjstvo-dlya-kontrolya-blokov-pamyati.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля блоков памяти</a>
Предыдущий патент: Инжекционный запоминающий элемент
Следующий патент: Устройство для контроля цилиндрических магнитных пленок
Случайный патент: Способ нарезания резьбы с круглым профилем