Патенты с меткой «кодировании»

Устройство для исправления ошибок при итеративном кодировании

Загрузка...

Номер патента: 251253

Опубликовано: 01.01.1969

Автор: Кислюк

МПК: G06F 11/08

Метки: исправления, итеративном, кодировании, ошибок

...8 записы.вается в узел блока 9. Таким образом, в кон.це второго этапа в блоке номеров оказывается записанным число 1, соответствующеепоследовательности Р 1 с наибольшим числомеди,ниц,На третьем этапе вновь осуществляетсясписывание кодовых комбинаций 5 с блока2 в блок исправления ошибок, с четвертоговыхода которого комбинации 5 через полусумматор 11 поступают на выход устройства.Одновременно с блока 1 в блок 9 поступаютимпульсы считывания, обеспечивающие выдачу на выходе блока 9 сигнала, который замыкает ключ 13 во время поступления на полусумматор комбинации 5, (в 1+1-ом цикле).Поэтому импульсы последовательности проходят через ключ 13 на,вход полусумматора 11,где осуществляется сложение последовательностей 5 и 1, по,модулю два, Во...

Устройство для исправления ошибок при итеративном кодировании

Загрузка...

Номер патента: 364032

Опубликовано: 01.01.1973

Авторы: Бутин, Бычков, Маковеев

МПК: G11C 29/00

Метки: исправления, итеративном, кодировании, ошибок

...1 и по сигналу информации об ошибке переписывается через ключи в регистр. 9, Каждая нечетная ошибка по строкам фиксируется сумматором по модулю два, который выполнен из схем отрицание однозначности, соединенных между собой в виде пирамиды или цепочки, причем поскольку при обнаружении первой неисправной строки в устройство управления машины подается сигнал о прерывании программы по причине неисправности, информация с выхода блока 6 не используется для дальнейшей работы,Исправление ошибок и снятие прерывания происходит на следующем цикле обращения к блоку памяти после повторного обнаружения ошибок сумматором по модулю два, при котором сигналом с выхода 11 разрешается задача содержимого регистра схемы 6 отрицание равнозначности....

Устройство микропрограммного управления при к-значном кодировании

Загрузка...

Номер патента: 474806

Опубликовано: 25.06.1975

Авторы: Башлаков, Иваськив, Старовойтенко

МПК: G06F 9/00

Метки: к-значном, кодировании, микропрограммного

...собой автомат с памятью некоторого специального вида, выполняющий функции не хранения, а формирования постоянной, не изменяемой в процессе вычисления определенного класса задач информации. Формирование этой информации осуществляется определенными порциями, зависящими от способа построения блока формирования констант. По своему функциональному назначению он выполняет 5 о 15 20 25 зо 35 40 45 50 55 бЭ 65 4функции постоянного запоминающего устройства, однако этот блок несет в себе отличительные признаки, определяемые способом его построения. Эти признаки касаются как схемных отличий и принципов работы, так и принципов использования его в устройстве микропрограммного управления в целом.В основу построения блока формирования...

Устройство для цикловой синхронизации при двоичном сверточном кодировании

Загрузка...

Номер патента: 496690

Опубликовано: 25.12.1975

Авторы: Бонч-Бруевич, Скопинцев

МПК: H04L 7/08

Метки: двоичном, кодировании, сверточном, синхронизации, цикловой

...соединенные счетчик 8 объема выборки, формирователь 11 импульсов установки. нуля подключен к одному из входов элемента ИЛИ 12, выход которого через последовательно соединенные триггер 13 и форми рователь 10 соединен с входом блока 1 и непосредственно с входом порогового счетчика9, второй вход которого подключен к выходу блока 5 для обнаружения ошибок, а выход - к второму входу триггера 13, кроме 10того, к входу "сброс" счетчика 8 объемавыборки и к второму входу элемента ИЛИ 12подключен ключ 14 начальной установкинуля.1Устройство работает следующим образом. 15Принимаемые устройством из канала связи информационная и проверочная последовательности поступают одновременно науправляющие входы ключей 3 и 4, на вторые входы которых поступают...

Способ цикловой синхронизацмм при двоичном сверточном кодировании

Загрузка...

Номер патента: 511717

Опубликовано: 25.04.1976

Авторы: Бонч-Бруевич, Скопинцев

МПК: H04L 7/08

Метки: двоичном, кодировании, сверточном, синхронизацмм, цикловой

...символов Т (Д)1 (Д) 6 (Д), (где 6 (Д) - порождающий полином сверточного кода),Коммутатор 2 объединяет последовательности символов 1(Д) и Т (Д) в общуюпоследовательность символов Р (Д), которая,проходя через канал связи 3, вносящего шумовые последовательности символовН ( В ) и М ( Э ), разделяется 151на две последовательности символовЕ (Д) = 1 (Д) Ф М (Д) и Р (Д)12( + - операция суммирования по модулюдва).Если декоммутирующий блок 4 декодирующего устройства 8 работает синхронно скоммутатором 2, то блок для обнаружения 2 фошибок 5 формирует синдром Я (Д),собразуя проверочную последовательностьсимволов по принятой последовательностисимволов Е (Д) с последующим суммированием ее по модулю два с последовательностью символов Р...

Устройство для исправления ошибок при итеративном кодировании

Загрузка...

Номер патента: 680061

Опубликовано: 15.08.1979

Авторы: Бутин, Гаврилова, Маковеев

МПК: G11C 29/00

Метки: исправления, итеративном, кодировании, ошибок

...два. Выход элемента И 12 соединен с одними из входов ключей 10 и со входом счетчика. Выход счетчика подключен к одному из входов элемента ИЛИ 16, другой вход которого соединен с выходом элемента И 17. Входы элемента И срединены соответственно с первым и третьим выходами счетчика 13 и выходом элемента ИЛИ 18, входы которого подключены к выходам регистра 9.Устройство работает следующим образом.Перед считыванием первого числа из блока 2 разряды регистров 4 и 9 и триггеры 14 и 15 счетчика 13 устанавливаются в нулевое состояние. Затем в регистре 4 происходит накопление информации, считанной с блока 2, причем последняя строка массива яв- ляется контрольной и составлена таким образом, чтобы при отсутствии ошибок все триггеры регистра 4...

Устройство для исправления ошибок при итеративном кодировании

Загрузка...

Номер патента: 746528

Опубликовано: 05.07.1980

Автор: Брик

МПК: H03M 13/09

Метки: исправления, итеративном, кодировании, ошибок

...число сдвигов равно( 1), где р - номер неисправного регистра (в данном случае=5), Знал число сдвигов (т.е зная номер неисправного регистра) и зная номера всех неисправных разрядов этого регистра (по единицам в выходном коде первой группы 4),легко исправить (инвертированием) этиразряды,Таким образом устройство позволяетобнаруживать любые одиночные и групповые ошибки в любом из информационныхрегистров 1, а также в первом контрольном регистре 2 (ошибки в котором нахо дятся и исправляются точно так же, как и7465 28 2. Самофалов К, Г. и др. Структурно-.логические методы повышения надежностизапоминающих устройств. М, Машиностроение, 1976 с. 40-47.3. Селлерс ф, Методы обнаруженииошибок в работе ЭЦВМ. М., Мир", 1972,с. 269-270.4. Авторское...

Устройство для цикловой синхронизации при двоичном сверточном кодировании

Загрузка...

Номер патента: 1008921

Опубликовано: 30.03.1983

Авторы: Королев, Купеев

МПК: H04L 7/08

Метки: двоичном, кодировании, сверточном, синхронизации, цикловой

...совпадения,На чертеже приведена структурная электрическая схема предлагаемого устройства.Устройство содержит" коммутатор 1, формирователь 2 проверочной последо 08921 г вательности, формирователь 3 синдромной последовательности, первый блок 4 совпаденИя пороговый счетчик 5 формиУ рователь 6 запрещающих сигналов формирователь 7 тактовых импульсов, счесть. чик 8 объема выборки, счетный триггер 9,второй блок 10 совпадения и формирователь 11 временного интервала .перезаписи. Устройство работает следующим об разом.Входная кодовая последовательность разделяется в коммутаторе. 1 на инфор-. мационную и проверочную последовательности. Символы информационной последовательности следуют на входформирователякоторый вырабатываетиз этих сигналов...

Устройство для цикловой синхронизации при двоичном сверточном кодировании

Загрузка...

Номер патента: 1062881

Опубликовано: 23.12.1983

Авторы: Королев, Купеев

МПК: H04L 7/08

Метки: двоичном, кодировании, сверточном, синхронизации, цикловой

...4 совпадения, пороговый счетчик 5 Формирователь б запрещающихсигналов, формирователь 7 тактовых 45импульсов, счетчик 8 объема выборки,счетный триггер 9 второй блок 10совпадения, формирователь 11 временного интервала перезаписи третий,четвертый и пятый блоки совпадения 12-14, инвертор 15, дополнительный счетный триггер 1 б, регистр 17,сдвига, и мажоритарный элемент 18.1Устройство для цикловой синхронизации при двоичном сверточном55кодировании работает следующимобразом,Принятая кодовая последовательность в коммутаторе 1 разделяетсяна информационную (или информационные и на проверочную (или проверочные) последовательности. Символыинформационной последовательностипоступают на вход Формирователя 2проверочной последовательности, 65 где из...

Устройство предсказания сигнала изображения при дифференциальном кодировании

Загрузка...

Номер патента: 1396293

Опубликовано: 15.05.1988

Авторы: Меренков, Николаев, Шостацкий

МПК: H04N 7/32, H04N 7/34

Метки: дифференциальном, изображения, кодировании, предсказания, сигнала

...5 сигнала управ 55ления (Аиг, 5 б), Для получения требуемого управляющего сигнала, определяющего режим переключения коммутатора 6, на входы второго формирователя 5 поданы деленные на четыре впервом делителе 2 импульсы частотыстрок (Аиг. 5 в) и деленные на двав третьем делителе 4 импульсы частоты полей (Аиг. 5 г), Для обеспечениясинхронности работы первого формирователя 1 и первого, второго и третьего делителей 2, 3 и 4 на их установочные входы поступают импульсы синхронизации, которые устанавливают всеуказанные блоки один раз за телевизионный кадр в исходное положение.В результате коммутации фазысигнала (фиг. 5 в) на 180 через каждые две строки и от поля к полю навыходе второго формирователя 5 образуется сигнал (фиг. 5 д),...