Устройство для контроля накопителей информации
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 767846
Авторы: Кормилицын, Хейман
Текст
04.ъ АНЙ ггп 767846 Союз Советских Социалистических Республик(51)М. Кл,З С 11 С 29/00 Госупарственный комитет СССР по Лелам изобретений н открытий(71) Заявитель Рижский ордена Ленина государственный электротехническийзавод ВЭФ им, В.И. Ленина(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ НАКОПИТЕЛЕЙ ИНФОРМАЦИИ Изобретение относится к запоминающим устройствам,Известно устройство по авт.св.гт 407398, содержащее схему пуска-останова, вход которой подключен к выходу схегы сравнения чисел, а выходк счетчику адреса, схему сравненияадреса, один из входов которой подсоединен к выходу счетчика адреса,а выход - к схеме формирования кодачисел, контрольный регистр числа,счетчик циклов, вход которого подключен к выходу схемы сравнения ад"реса и ко входу контрольного регистра чисел, схему сравнения циклов, 15один вход которой подсоединен к выходу счетчика циклов, другой - к выходу счетчика адреса, схему управлениякодом чисел, вход которой соединенс выходом схемы сравнения циклов, а 20выходы - со входами схемы формирования кода чисел и схемы сравнениячисел соответственно 11 .Это устройство не обладает достаточной достоверностью контроля из-за 25отсутствия перебора адресов от старших к младшим при проверке влияния информации, записанной в одном разряде различных адресов, и отсутствиипроверки вида бегущая "1". ЗС Целью изобретения является повышение достоверности контроля,Поставленная цель достигается тем,что устройство содержит коммутаторычисла и адреса и элементы НЕ, причемодин из выходов схемы пуска-остановаподключен к первому входу коммутатора числа, второй и третий входы которого соединены соответственно с выходами схемы формирования кода числаи одного из элементов НЕ, вход которого соединен с выходом схемы формирования кода числа, другой выход схемы пуска-останова подключен к первомувходу коммутатора адреса, второй итретий входы которого соединены соответственно с выходами схемы формирования кода адреса и другого элемента НЕ, вход которого соединен с вы-.ходом схемы формирования кода адреса,выходы коммутаторов числа и адресаявляются выходами устройства.На чертеже представлена структурная схема устройства.Устройство содержит схему 1 управления кодом чисел, .контрольный регистр 2 числа, счетчик 3 циклов, схему 4 сравнения циклов, схему 5 сравнения чисел, имитатор 6 ввода количества адресов, схему 7 сравненияадреса, счетчик 8 адреса, схему 9 пуска-останова, схему 10 формированиякода числа, имитатор 11 ввода кодачисла, схему 12 Формирования кодаадреса, имитатор 13 ввода начальногоадреса, элементы НЕ 14,и 14 , коммутаторы числа 15 и адреса 16.Один иэ выходов схемы 9 подключен к первому входу коммутатора 15числа, второй и третий входы которого соединены соответственно с выходами схемы 10 и элемента НЕ 14входом связанного с выходом схемы 10.Другой выход схемы 9 подключен кпервому входу коммутатора 16, второйи третий входы которого соединенысоответственно с выходами схемы 12 15и элемента НЕ 14 , вход которогосоединен с выходом схемы 12. Выходыкоммутаторов 15 и 16 являются выходами устройства, к которым под" ключаются-входы контролируемого оперативного запоминающего устройства (ОЗУ).Работает устройство следующим образом.Устройство проверяют ОЗУ э два зта па. На первом этапе производится проверка влияния различных кодовыхкомбинаций в числе, По сйгналу поступающему со схемы 9 пуска-останова,"устанавливается э нулевое состояние счетчик 8 адреса, счетчик3 циклов, контрольный регистр 2 числа, код с имитатора 13 ввода начального адреса (например, 0000)поступает на схему 12 формирования = "кода адреса, коммутаторы числа и 35адреса устанавливаются для трансляции в ОЗУ соответственно информациисхемы 10 формирования кода числаи схемы 12 формирования кода адреса.Производится запись нулевой информации по нулевому адресу, счи"тывание и сравнение записанной информации с информацией, котораяхранится в контрольном регистре 2числа. При совпадении записанной исчитанной информации происходитизменение адреса на "+1" в счетчике 8 адреса и измененный адрес поступает в ОЗУ. Нулевая информациязаписывается по первому адресу. Изменение кода адреса "+1" происходит-в каждом цикле записи информациив ОЗУ и по всему информационному объекту, определяемому имитатором б вво"Ма количества адресов, производитсязапись нулевой информации. Послезаписи нулевой информации по последнему адресу схема 7 сравнения адресаформирует сигнал, разрешающий изменение информации на "+1" в контрольном регистре 2 числа и схемы 10 Формирования кода числа. Иэмейенный кодчисла (0000) записывается и считывается со сравнением по всемуинформационному объекту ОЗУ, и по = " "сигналу, поступающему со схемы 7 сравнения адреса, происходит изменениекода числа на "+ Такая операцияповторяется автоматически до записипо всему информационному объему кода1111,В случае неисправности ОЗУ считанная и записанная информация не совпадает и схема 5 сравнения чисел выда -ет сигнал, прерывающий работу устройства,На втором этапе производится проверка влияния информации, записаннойв одном разряде различных адресов,Проверка производится по алгоритмамтестов "бегущий 0" и "бегущая "1", Выполнение алгоритма "бегущий 0" осуществляется стедующим образом.Сигналы со схемы 9 пуска-останова устанавливают коммутаторы числа 15и адреса 16 для трансляции информациив ОЗУ соответственно со схемы 10 формирования кода числа и схемы 12 Формирования кода адреса. Затем код числа с имитатора 11 поступает на схему 10 формирования кода числа. Впервом цикле проверки информационногообъема происходит сравнение нулевойинформации, поступающей со счетчика 8адреса и счетчика 3 циклов, В результате сравнения схема 1 управления кодом чисел запрещает запись кода числа, поступающего с имитатора 11 в ОЗУ.Таким .образом, в первом цикле по нулевому адресу в ОЗУ записывается код0000, а по остальным адресам - код,установленный на имитаторе 11 (например, 1111),В такте считывания по сигналу, постугающему со схемы 4 сравнения циклов, схема 1 управления кодом чиселзапрещает прохождение кодачисла симитатора 11 на схему 5 сравнения чисел. Информация, считанная по нулевому адресу, сравнивается с кодом0000, а информация, считанная подругим, остальнымадресам, сравнивается с кодом, поступающим с имитатора11 ввода кода числа, После считывания информации по последнему адресу, определяемому имитатором б, схема 7 сравнения адреса вырабатываетсигнал, по которому йроисходит изменение содержимого счетчика 3 цикловна "+1". Схема 4 сравнения цикловвырабатывает Сигнал, по которому схема 1 управления кодом чисел запрещает запись кода числа (производит запись кода 0000) по первому адресу и обеспечивает сравнение информации, записанной по первому адресу,с кодом 0000, а информации, записанной по остальным адресам, в томчисле и по нулевому, - с информацией,поступающей с имитатора 11,В последующих циклах- происходитзапись кода 0000 по второму, третьему и т.д. адресампри записи кода числа, поступающего с имитатора 11 по остальным адресам информационного объема.Таким образом обеспечивается выполнение алгоритма "бегущий 0" с перебором адресов от младшего к старшему. Для выполнения алгоритма "бегущий 0 с перебором адресов от старшего к младшему схема 9 пуска-останова подает сигнал для переключения коммутатора 16 адреса для трансляции 3 О информации в ОЗУ из схемы 12 формирования кода адреса через элемент НЕ 14 , При этом через элемент НЕ 14 информация со схемы 12 формирования кода адреса транслируется таким образор, что на первом цикле в ОЗУ5 поступает последний адрес проверяемо- . го объема адресов, затем предпоследний и т,д, Остальная работа устройства аналогична проверке при переборе адресов от младшего к старшему. 20В случае несовпадения записанной и считанной информации схема 5 сравнения чисел выдает сигнал, прерывающий работу устройства.Выполнение алгоритма "бегущая 1" р 5 производится следующим образом.В начале проверки при переборе адресов от младшего к старшему со схемы 9 пуска-останова поступают сигналы о переключении коммутатора 15числа для трансляции в ОЗУ информации, поступающей со схемы 10 формирования кода числа через элемент НЕ 14,и переключении коммутатора 16 адреса для трансляции в ОЗУ информации, поступающей со схемы 12 формирования кода адреса. Остальная работа схемы аналогична проверке при пере.боре адресов от младшего к старшему при выполнении алгоритма "бегущий 0", однако схема 5 сравнения чисел выдает 40 сигнал, прерывающий работу устройства, в случае совпадения информации хотя бы в одном разряде.В начале проверки при переборе адресов от старшего к младшему со д 5 схемы 9 пуска-останова поступают сигналы о переключении коммутаторов числа 15 и адреса 16 для трансляции в ОЗУ информации соответственно со схемы 10 формирования кода числа и схемы 12 формирования кода адреса через элементы НЕ 14 и 14, причем информация со схемы 12 формирования кода адреса транслируется таким образом, что на первом цикле в ОЗУ поступает последний адрес проверяемого объема адресов, затем предпоследний и т.д, Остальная работа устройства аналогичная проверке при переборе адресов от младшего к старшему.В описанном устройстве повышена достоверность контроля ОЗУ за счет обеспечения выполнения алгоритма "бегущая 1" и перебора адресов при контроле от младшего к старшему.формула изобретенияУстройство для контроля накопителей информации по авт.св.9407398,о т л и ч а ю щ е е с я тем, что,с целью повышения достоверности контроля, оно содержит коммутаторы числаи адреса и элементы НЕ, причем одиниз выходов схемы пуска-останова подключен к первому входу коммутаторачисла, второй и третий входы которого соединены соответственно с выходами схемы формирования кода числа иодного из элементов НЕ, вход которого соединен с выходом схемы формирования кода числа, другой выход схемы пуска-останова подключен к первому входу коммутатора адреса, второйи третий входы которого соединенысоответственно с выходами схемы формирования кода адреса и другого элемента НЕ, вход которого соединен свыходом схемы формирования кода адреса, выходы коммутаторов числа иадреса являются выходами устройства,Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССРР 407398, кл. 6 11 С 29/00, 1972Тираж 662 Подписно Государственного комитета СССР делам изобретений и открытий Москва, Ж, Раушская наб., д. 4
СмотретьЗаявка
2709716, 08.01.1979
РИЖСКИЙ ОРДЕНА ЛЕНИНА ГОСУДАРСТВЕННЫЙ ЭЛЕКТРОТЕХНИЧЕСКИЙ ЗАВОД ВЭФ ИМ. В. И. ЛЕНИНА
ХЕЙМАН БОРИС ХОНОНЕВИЧ, КОРМИЛИЦЫН ГЕННАДИЙ СЕРГЕЕВИЧ
МПК / Метки
МПК: G11C 29/00
Метки: информации, накопителей
Опубликовано: 30.09.1980
Код ссылки
<a href="https://patents.su/4-767846-ustrojjstvo-dlya-kontrolya-nakopitelejj-informacii.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля накопителей информации</a>
Предыдущий патент: Запоминающее устройство с самоконтролем
Следующий патент: Устройство для литья микропровода
Случайный патент: Главный цилиндр