Устройство для контроля памяти
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 783855
Автор: Прокофьева
Текст
Союз СоветскикСоциалистическихРеспублик ОПИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИ ЕТЕЛЬСТВУ 783855(51)М. Кл.з С 11 С 29/00 Государственный комитет СССР яо делам изобретений н открытийДата опубликовання описанмя 30,11,80(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ПАМЯТИ Поставленная цель достигается тем,что в устройство для контроля памяти, содержащее блок пуска-оста- нова, счетчик адресов, формирователь сигналов адреса, датчик начального адреса, регистр адресов, датчик кода чисел, схему сравнения адресов,регистр числа, схему сравнения чисел, Формирователь сигналов числа, счетчик циклов, схему сравнения циклов, блок местного управления, причем первый вход блока пуска-останова подключен к выходу схемы сравнения Изобретение относится к запоми нающим устройствам.Известны устройства для контроля памяти 11, 2.Одно из известных устройств содер- з жит схему пуска, выходы которой подключены к регистру числа, счетчику адреса и счетчику циклов, схему сравнения, выходы которой через схему регистрации подсоединен к схеме ос танова 11Это устройство не позволяет осуществить .контроль взаимного влияния информации, записанной в соседних ячейках накопителя, выполненного на 15 интегральных Ферритовых запоминающих элементах.Иэ известных устройств наиболее близким по технической сущности к изобретению является устройство для 20 контроля накопителей информации,содержащее схему пуска-останова,вход которой подключен к выходу схемы сравнения чисел, а первый выход - к счетчику адреса, выход которого под соединен к семе Формирования кода адреса, схеме сравнения циклов и схеме сравнения адреса, выход которой подключен к схеме Формирования кода числа, к счетчику адреса, кон трольному регистру числа и счетчику . циклов, выход которого через схему сравнения циклов соединен с входом схемы управления кодом числа, выходы которой подключены к входам схемы Формирования кода числа и схемы сравнения чисел 2 .Такое устройство не обеспечивает необходимого качества контроля в связи с тем, что не позволяет производить многократное обращение к ячейкам накопителя для определения их взаимчого влияния. Это снижает достоверность контроля.Цель изобретения - повышение достоверности контроля блоков памяти.783855чисел, входы которойподсоединенысоответственно к йервому выходублока местного управления, выходудатчика кода чисел и первому входуформирователя сигналов числа, выходу регистра числа и второму входуформирователя сигналов числа, входуустройстваи третьему входу Формирователя сигналов числа, четвертыйвход которого соединен с выходом"схемы сравнения адресов, а выход -с одним из выходом устройства, выходсхемы сравнения адресов подключен ковторому входу блока пуска- остановаи к первым входам счетчика адресов,регистра числа и счетчика циклов,второй вход счетчика адресов соединен с первым выходом блока пускаостанова, а выходы - спервыми входами формирователя сигналов адресови схемы сравнения адресов, вторыевходы которых подключены соответственно к выходам датчика начальногоадреса и регистра адресов, выход формирователя сигналов адресов соединенс другим входом устройства, выходи второй вход счетчика циклов подклю-чены соответственно к первому входу ивыходу схемы сравнения циклов, первыйвход блока местного управления соединен с выходом схемы сравненияциклов, введены Формирователь сигналов многократного обращения, элемент запрета обращений,элемент И,первый и второй элементы ИЛИ и регистр обращения.При этом входы формирователя сигналов многократного обращения подключены соответственно ко 35второму выходу блока пуска-Останоэавыходу схемы сравнения адресов ивыходу схемы сравнения циклов, авыходы соединены соответственно с"третЬим входом блока пуска-останова, 40перэьми входами элемента И и второго элемента ИЛИ и вторым входом блока местного управления, входом регистра обращения и первым входом элементазапрета обращений, вторым входомрегистра числа и третьим входом счетчика циклов. Третий выход блока пуска-останова подключен ко второмувходу элемента запрета обращенийвыход которого соединен с третьимвходом Формирователя сигналов адресов, входы. первого элемента ИЛИ подключены к выходам регистра обращенияи элемента И, второй вход которогосоединен с выходом счетчика адресовВыход блока местного . управления 55соединен со вторым .входом второгоэлемента ИЛИ, выходы первого и второго элементов ИЛИ подключены соответственно ко второму входу схемысравнения циклов и к пятому входу щформирователя сигналов числа,На чертеже изображена блок-схемапредложенного устройства.Устройство содержит блок 1 пускасстанова, счетчик 2 адресов, формиро ватель 3 сигналов адресов, датчик 4 начального адреса, регистр 5 адресов, датчик 6 кода чисел, регистр 7 обращения; схему 8 сравнения адресов, регистр 9 числа, схему 10 сравнения чисел, формирователь 11 сигналов числа, счетчик 12 циклов, схему 13 сравненияциклов, блок 14 местного управления, формирователь 15 сигналов многократногообращения, элемент 16. запрета обращений, элемент И 17, первый 18 и второй 19 элементы ИЛИ.Входы и выходы устройства подключаются к выходам и входам контролируемого блока 20 памяти, Первый вход блока 1 подключен к выходу схемы 10 сравнения, входы которой подсоединены соответственно к первому выходу блока 14,выходу датчика 6 и первому входу формирователя 11,выходу регистра числа 9 и второму входу формирователя 11,входу устройства и третьему входу формирователя 11, четвертый вход которого соединен с выходом схемы 8сравнения, а выход - с одним из выходов устройства. Выход схемы 8 сравнения подключен ко второму входу блока 1 и первым входам счетчика 2, регистра 9 числа и счетчика 12.Второй вход счетчика 2 соединен с первым выходом блока 1, а выход - с первыми входами формирователя 3 и схемы 8 сравнения, входы которых подключены соответственно к выходам датчика 4 и регистра 5. Выход формирователя 3 соединен с другим входом устройства. Выход и второй вход счетчика 12 подключены соответственно к первому входу и выходу схемы 13 сравнения. Первый вход блока 14 соединен с выходом схемы 13 сравнения. Входы Формирователя 15 подключены соотэЕтственно ко второму выходу блока 1, выходам схем 8 и 13 сравнения, а выходы соединены соответственно с третьим входом. блока 1, первыми входами элемента И 17 и элемента ИЛИ 19 и вторым входом блока 14, входом регистра 7 обращения и первым входом элемента 16 запрета обращений, вторым входом регистра 9 числа и третьим входом счетчика 12. Третий выход блока 1 подключен ко второму. входу элемента 16 запрета обращений, выход которого соединен с третьим входом формирователя 3. Входы элемента ИЛИ 18 подключены к выходам регистра 7 и элемента И 17, второй вход которого соединен с выходом счетчика 2. Выход блока 14 соединен со вторым входом элемента .ИЛИ 19. Выходы элементов ИЛИ 18 и 19 подключены соответственно ко второму входу схемы 13 сравнения и пятому входу формирователя 11.Устройство работает следующим образом.По Сигналу, поступающему с выхода блока 1, производится установкавсем нечетным адресам по сигналу, 3) поступающему с выхода схемы 8 сравнения, производится изменение состояния счетчика 12, выполняющего приэтом роль счетчика количества долблений, и запись кода долбления повторяется по всем нечетным адресамстолько раз, пока код счетчика циклов совладает с кодом количествадолблений, установленным на регистре7, поступающим через элемент ИЛИ 18на схему 13 сравнения. Схема 13 сравнения вырабатывает сигнал, которыйустанавливает счетчик 12 в нулевоесостояние и поступает на вход формирователя 15. Сигнал с выхода Формиро-вателя разрешает блокировку нечетных адресов проверяемого блока 20.При этом формирователь 3 формируетчетные адреса, по которым производится считывание информации из проверяемого блока 20.40 Считанная информация поступает насхему 10 сравнения, и сигнал с блока14 разрешает сравнение считанной информации с информацией, хранящейся врегистре 9 числа. При отрицательном 4 результате сравнения производитсяостанов работы. устройства. При положительном результате сравнения формирователь 15 формирует сигналы, покоторым производится повторная записькода, хранящегося в регистре 9 числа,например 00, по всему массивудолбление кодом 11 по четнымадресам проверяемого блока 20 исчитывание со сравнением информации 55по нечетным адресам. Таким образом, закончен контрольсохранности кода 00 в любой ячейке накопителя блока 20 прн многократной записи кода 11 в сосед ние ячейки, После этого по сигналу,поступающему с выхода Формирователя15, производится изменение кода врегистре 9 числа, например на кол001 или 11, установленный в 65 Регистре 9, код записываетсл в пров исходное состояние всех блоков и элементов устройства.В случае контроля блока памяти в режиме, когда многократное обращение по какому-либо адресу не требуется, в контролируемый блок 20 поступает код числа с формирователя 11, производится его запись по адресам контролируемого массива от начального, заданного надатчике 4, до конечного, определяемого счетчиком 2 и заданного на регистре 5. Изменение кода адреса осуществляется счетчиком 2, на вход которого с блока 1 поступают сигналы, размещающие изменение кода адреса на плюс единицу. После записи информации по всему массиву по сигналу со схем 8 сравнения разрешается считывание информации из блока 20 по тому же массиву, по которому произ водилась запись. Считыванная информация поступает на схему 10 сравнения, где она сравнивается, в зависимости от цикла проверки, определяемого счетчиком 12 и порядкового номера адреса массива, определяемого счетчиком 2, с кодом числа, хранимым в регистре 9 числа или с кодом, установленным на датчике б,Управление кодом числа при сравнении производится блоком 8 запуск которого осуществляется по сигналу, поступающему со схемы 13 сравнения при совпадении кода адреса, поступающего со счетчика 2,и номера цикла проверки, который Фиксируется счетчиком 12. При этом с выхода формирователя 15 на вход элемента И 17 поступает потенциал, разрешающий передачу кода адреса с выхода счетчика 2 через элемент ИЛИ 18 на схему 13 сравнения.При отрицательном результате срав-" нения записанной и считанной из блока 20 информации по сигналу, поступающему со схемы 10 сравнения на вход блока 1, работа устройства прекращается и Фиксируется неисправный адрес и разряд.При контроле сохранности записанной в блоке 20 информации при многократном обращении к соседним ячейкам накопителя блока памяти устройство переводится в режим фДолбление" с помощью формирователя 15. При этом работа устройства осуществляется следующим образом.Производится запись информации, например, нулевой из регистра 9 числа через формирователь 11 в проверяемый блок 20 по адресам от начального, определяемого датчиком 4,изменяемого с помощью счетчика 2 до конечного, определяемого схемой 8 сравнения при совпадении содержимого счетчика 2 и регистра 5. Код адреса формируется формирователем 3 и поступает в проверяемый блок 20, После записи кода 00 по всему массиву накопителясигнал, поступающий со схемы 8 сравнения на вход Формирователя 15, производит переключение его в режим"Дробление". Сигнал, поступающий свыхода формирователя 15, разрешаетработу элемента 16, который запрещает обращение к некоторым адресампроверяемого блока 20, например кчетным адресам. При этом по нечетнымадресам, поступающим в блок 20, производится запись кода долбления заданногб надатчйке б,например, кода11.управление формирователем 11производится сигналом, поступающим через элемент ИЛИ 19 с выхода Формиро вателя 15.Этот. же сигнал запрещаетпередачу на формирователь 11 кодачисла сигналон с выхода блока 1,После записи кода долбления поверяеьый блок 20 и производится проверка хранения этого кода в любойячейке накопителя примногократномобращении к соседним ячейкам, какописано,В случае искажения информациивлюбой ячейке проверяемого блока20 при любой записанной в накопительинформации и долблении любым кодом,установленным на датчике б, схема 10сравнения вырабатывает сигнал, прерывающий работу устройства.После проверки сохранности всехзаданных кодов чисел Формирователь15 вырабатывает сигнал окончания цикла проверки, который с его выходапоступает на вход блока 1 и прекращает работу устройства в разовом режиме работы или повторяет проверкув непрерывном режиме работы устройства.Описанное устройство позволяетповысить достоверность контроля инФормации за счет многократного обращения к ячейкам памяти накопителя для определения их взаимного влияния.Формула изобретенияУстройство для контроля памяти,содержащее блок пуска-останбва,счетчик адресов, Формирователь сигналовЪЯреса", датчик начального адреса,датчик кода чисел, регистр адресов,схему сравнения адресов, регистр числа, схему сравнения чисел, формирова" " "тель-сигналов числа, счетчик циклов,схему сравнения циклов, блок местного управления, причем первый входбЛбка Пуска-останова подключен к выходу схемы сравнения чисел, входыкоторой подключены соответственно кпервому выходу блока местного управ-лейМя", выходу датчика кода "чисел ипервому входу формирователя сигналовчисла, выходу регистра числа и второму входу Формирователя сигналов числа, входу устройстваи третьему входу формирователя сигналов числа, четвертый вход которого соединен свйходом схемы сравнения адресов, авыход - с одним из выходов устройствавыход схемы сравнения адресов подключен ко второму входу блока пускаостанова и к первым входам счетчикаадресов, регистра числа и счетчика,циклов, второй вход счетчика адресовсоединен с первым выходом блока пуска- останова, а выход - с первыми входами формирователя сигналов адресов и схемы сравнения адресов, вторые входы которых подключены соответственно к выходам датчика начального адреса и регистра адресов, выход Формирователя сигналов адресов соединен с другим входом устройства, выход и второй вход счетчика циклов подключены соответственно к первому входу и выходу схемы сравнения циклов, первый вход блока местного управления соединен с выходом схемы сравнения циклов, о т л и ч а ю - щ е е с я тем, что, с целью повышения достоверности контроля, оно содержит формирователь сигналов многократного обращения, элемент запретаобращений, элемент И, первый и второйЩ элементы ЙЛИ и регистр обращения,причем входы формирователя сигналовмногократного обращения подключенысоответственно ко второму выходу блока пуска-останова, выходу схемы сравнения адресов и выходу схемы сравнения циклов, а выходы соединены соответственно с третьим входом блокапуска-останова,первыми входами элемента И и второго элемента ИЛИ и вторымвходом блока местного управления,входом регистра обращения и первымвходом элемента запрзта обращений,вторым входом регистра числа и третьим входом счетчнка циклов, третий вы.ход блока пуска - останова подключен ко второму входу элемента запрета обращений, выход которого соединенс третьим входом формирователя сигналов адресов, входы первого элементаИЛИ подключены к выходам регистра40 обращения и элемента И, второй входкоторого соединен с выходом счетчикаадресов, выход блока местного управления соединен со вторым входом второго элемента ИЛИ, выходы первого и4 второго элементов ИЛИ подключены соответственно ко второму входу схемысравнения циклов и пятому входу формирователя сигналов числа.Источники информации,принятые во внимание при экспертизе1,Авторское свидетельство СССР9 443414, кл, С 11 С 29/00, 1972.2.Авторское свидетельство СССР9 407398, кл, 6 11 С 29/00, 1971783855 ставитель В.Рудаковхред М. Табакович Корректор М.Пожо ктор И.Груэо е каэ 8 иал ППП"Патент",г.ужгород,.ул.Проектная,4 5, тираж 662.НИИПИ Государственногпо делам иэобретени3035, Москва,Ж,Рауш Подпискомитета СССРи открытийкая наб.,д,4/5
СмотретьЗаявка
2723796, 29.01.1979
ПРЕДПРИЯТИЕ ПЯ А-1178
ПРОКОФЬЕВА НИНА СЕРГЕЕВНА
МПК / Метки
МПК: G11C 29/00
Метки: памяти
Опубликовано: 30.11.1980
Код ссылки
<a href="https://patents.su/5-783855-ustrojjstvo-dlya-kontrolya-pamyati.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля памяти</a>
Предыдущий патент: Устройство для сдвига информации
Следующий патент: Устройство для контроля постоянных блоков памяти
Случайный патент: Установка для измерения отклонений радиусов внутренней сферы цветного кинескопа