Устройство для контроля памяти
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
ОП ИСАНИЕ ИЗОБРЕТЕН ИЯ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ . Союз СоветскихСоциалистических(51)М. Кл. Я 11 С 29/00 с присоединением заявки М ВеуаЕстееннйй квинтет ВСТР в Мелем кеебрвтенкй и етнеытнйДата опубликования описания 09.06.80 3 (72) Авторыизобретения В. М, Семенова, И, Ф. Попов, П. А, Штаини Ю. В. Вертепов. Известное устройство для контроля памяти осуществляет как текущий контроль данных, передаваемых между памятью и пользователями, так и дяагности ческий контроль памяти методом записи- считывания контрольной информации из памяти в те периодыкогда память не загружена данными Я Однако ато устрой.-оство. не позволяет .проводить предварительный контроль данных, записанных в память.Иэ известных устройств наиболее блиэ-,15 ким по технической сущности к изобретенао является устройство дпя контроля памяти, содержащее блок обнаружения ошиб ки, выход которого соединен с первымвходом блока управления, входные и выходные шины и регистрчисла 2, Этоустройство не позволяет обнаружить ошибку в коде; записанном в память, яошиб- . ки, возникающие в кодах в результате 2обоев или разрушения данных при длительном хранении, что снижает его надежность.Целью изобретения является повышениенадежности устройства,Эта цель достигается тем, что предловенное устройство содержит накопитель,блок местного управления, генератор йуска я коммутатор, входы и выходы которого подключены соответственно к входным и.выходным шинам, выходам и входамнакопителя, одному вз выходов и первомувходу блока местного управления. Другиевыходы блока местного управления соедиюны со вторым входом блока управленияи входом генератора пуска, выход которого соединен".с. третьим входом блока управления. Второй вход блока местного утравлеиия подключен к одной из входныхшин, а вход блока обнаружения ошибкик одному выходу коммутатора.На чертеже изображена структурнаясхема предложенного устройства.Устройство содержит входные 1 и выходные 2 пптвы, блок обнаружения ошиб3 7396ки 3, блок управления 4, первый вход 5которого соединен с выходом блока 3,вход 6 которого подключен к выходу коммутатора 7. Устройство также содержитнакопитедь 8, используемый в качествепамяти справок, бпок местного управления9 и генератор пуска 10. Часть входных1 и выходных 2 шинустройства связанас адресным 11 и разрядным 12 блокамиконтролируемой памяти. 10Входы и выходы коммутатора 7 подключены соответственно к входным 1 ивыходным 2 шинам, выходам и входам накопителя 8, одному из выходов и первомувходу блока 9. Другие выходы бпока 9 со единены со вторым входом блока управления 4 и входамгенератора пуска 10. Выход генератора пуска 10 соединен с третьим входом блока 4, второй вход бпока9 подключен к одной из входных шин 1.Вход блока 3 соединен с одним из выходов коммутатора 7Устройство для контроля памяти работает спедующим образом.Массивы иди блоки данных, записываемыев память через коммутатор 7,сопровождают справочными данными, поступающими в коммутатор 7, через который справочные данные передаются в нвкопитепь 8 и в адресный блок 11 контро- ЗОлируемой памяти в той части справочнойинформации, которая опредепяет зону записи массивов данных в контролируемуюпамять и размеры эоны,При наличии сигнала разрешения автономного контроля от попьэователей блокупрввпения 4 осуществляет адресный выбор с перезаписью справочных данных иэнакопитепя 8.40Выбранные справочные данные посту-пают в коммутатор 7 и дапее передаютсяпо двум направпениям: в блок обнаружения ошибки 3 для контроля справочныхданных и дпя запоминания в нем информации, необходимой дпя организации раэнотипного и многоуровневого контропя блоков данных переменной длины, и в адресный блок 11 контролируемой памяти дляобеспечения адресного считывания массива50ипи баска данных.Массив,длина которого и аачапьныйадрес указаны в справочных данных, считывается без стирания из контролируемойпамяти, через разрядный бпок 12 поступают в ксммутатор 7 и черезнего - вблок обнаружения ошибки. 3 на контроль,опредепяемый справочными данными, резупьтаты которого выдаются в блок уп 57 4равления 4 длявыработки реакции наошибку,Полный цикл автономного контроля памяти звкпючается в последовательном считывании на контроль всех массивов данных, записанных в память,Цикл контроля возобновляется при поступлении сигнала от генератора пуска 10,/При считывании пользователем массива данных из контролируемой памяти справочные данные нв массив стираются в накопитепе 8.Оператор имеет возможность считатьдля визуального контроля содержимое пюбой ячейки контролируемой памяти и накопителя 8, а также вызвать на контрольлюбой блок или массив данных (используя одну из входных шин 1).Например, для контроля промежуточной памяти, используемой для запоминания информации, передаваемой из вычислительного в управляющий контур системы, справочные данные формируются заранее в ЦВМ и вводятся в накопитель 8, По окончании записи массивов данйых в промежуточную память устройство переходит в режим непрерывного контропя, во время которо-. го из накопителя 8 поочередно считываются справочные данные, по которым производится обращение зв массивами.Массивы контропируются по модупю 2й где о - разрядность данных, т.е. по контрольной сумме, которая проверяетс в конце каждого массива, каждое слово данных.контролируетс я по модулю 3, Тем, самым реализуется возможность двухуров невого предварительного контроля массивов денных. При положительных результатах контроля массивы данных выдаются по требованию иэ памяти в управляющий контур системы.При поиске неисправностей операторимеет воэможность провести пословноеи помассивное считывание данных,Устройство дпя контроля памяти позвопяет контролировать блоки памяти без разрушения рабочих данных, записанных в память, при этом осуществлять контроль самих данных, что повышает надежность устройства, эффективность контроля и расширяет облас 1 ь использования устройства дпя контропя памяти;Средства контроля, входящие в блок обнаружения ошибки, адресации справочной информации внакопителе 8, режимы работы устройства, состав информа5 739657 6нам, выходам я входам Накопителя, одному из выходов и первому входу блока местного управления, другие выходы блока. местного управления соединены со вторымвходом блока управления и входом генератора пускй, выход которого соединен с формул а изобретении третьим входом блока управления,. второйвход блока местного управления подюпоУстройство для контроля памяти, со-чен к одной из входных шинвход бло: держашее блок обнаружения ошибки, вы ка обнаружения ошибки соединен с одним. ход которого соединен с первым входом из выходов коммутатора. блока управления, входные и выходные Источники инфбрмации, шины, о т л и ч а ю щ е е с я тем, что, принятые во внимание при экспертизе с целью повышения надежности устройст-. 1. Патент США Ио 3950729, ва, оно содержит накопитель, блок местно- кл. 6 06 Г 11/00, 1976. го управления, генератор пуска и коммута 2, Авторское свидетельство СССР тор, входы и выходы которого подключены . 189621, кл, Т 06 Р 13/00, 1967 соответственно к входным, и выходным ши- (прототип). ции при связи с оператором, опредепяются в зависимости от конкретного применения устройства в системе или группе систем. Составитель В, Руда Утехина Телред Ж. КастелевичРедакто рректор Е, Пап 951/48 Тира ЦНИИ ПИ Государстве по делам изобре 113035,.Москва, ЖЗаказ 662нноготений ис омитета открыти кая наб
СмотретьЗаявка
2534371, 05.10.1977
ПРЕДПРИЯТИЕ ПЯ Г-4677
СЕМЕНОВА ВАЛЕНТИНА МИХАЙЛОВНА, ПОПОВ ИГОРЬ ФЕДОРОВИЧ, ШЛАИН ПОЛИНА АБРАМОВНА, ВЕРТЕПОВ ЮРИЙ ВАСИЛЬЕВИЧ
МПК / Метки
МПК: G11C 29/00
Метки: памяти
Опубликовано: 05.06.1980
Код ссылки
<a href="https://patents.su/3-739657-ustrojjstvo-dlya-kontrolya-pamyati.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля памяти</a>
Предыдущий патент: Аналоговое запоминающее устройство
Следующий патент: Устройство для контроля памяти
Случайный патент: 401829