Устройство для контроля оперативной памяти
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 721853
Авторы: Колясникова, Салямов, Шопен
Текст
О П И С А- "-И-ЕИЗОБРЕТЕН ИЯ тЕ НГ ,. н гз н лСоюз СоветскнкСоциалнстнческнкРеспублик ви 721853 К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ(51)М. Кл,11 С 29/00 1 веуларетвенный кемнтет СССР ав лелем нзевретеннй н юткрмтнй( 088.8) Дата опубликования описания 20.03.80(54) УстРоиство для контРоля опкРАтивнойПАМЯ ТИ Изобретение относится к области зв поминающих устройств и может быть использованодля контроля кубов памяти, накопителей, запоминающих устройств (ЗУ) автономно и в составе цифровых вычислительных машин.Известно устройство для контроля оперативной памяти, содержащее, кроме обычных блоков вычислительных устройств, триггер со счетным входом, включенный:10 например, между разрядными входом и выходом ЗУ. Правильность функциониро вания разряда контролируется на выходе ЗУ с помощью осциллографа по характеуному мельканию выходных импульсов1Недостатком этого устройства являеъся невысокая полнота контроля.Наиболее близким техническим реше нием к данному изобретению является устройство для контроля оперативной памяти, содержащее последовательно соеди ненный генератор тактовых импульсов и счетчики, дешнфраторы, схему сравнения, элементы И и ИЛИ, первый триггер, при чем одни из выходов первого и второгосчетчиков подключены соответственно ковходам первого и второго дешифраторов,другие выходы первого и второго счетчиков и выход третьего счетчика соединенысо входами элементов И, выходы которыхподключены ко входам элемента ИЛИвход первого трютера соединен с выходомэлемента ИЛИ, а выходы подключены кодним из выходов устройства, входы схемы сравнения соединены соответственнос одним из выходов первого триггеравходом устройства 21,Недостатком этого устройства являеэся отсутствие проверки сохранности инфор мации в контролируемом адресе при много кратном обращении к соседним с ним адре сам, что необходимо для ЗУ, элементы памяти которых имеют общую среду, Этот недостаток снижает полноту контроля пемятиеЦелью изобретения является увеличение полноты контроля.Поставленная цель достигается тем,что предлагаемое устройство содержит дополнительные элементы И и ИЛИ, второйтриггер и элемент НЕ, причем входы одного из дополнительных элементов И подключены соответственно к выходам генератора тактовых импульсов и элементов НЕ,а выход соединен со входом второготриггера, вход элемента НЕ подключенк выходу элемента ИЛИ, входы дополнительных элементов ИЛИ соединены с выходами второго дешифратора, первые входы других дополнительных элементов Иподключены к выходам второго триггера,вторые входы - к выходам дополнительных элементов ИЛИ, а выходы - к дру.гим выходам устройства.На чертеже изображена блок-схемапредложенного устройства.Устройство содержит счетчики 1 , 12и 1, элементы И 2 и 2, элемейтИЛИ Э, дешифраторы 4 и 4, схему1сравнения 5. Входы и выходы устройства, подключаются соответственно к выходам контролируемого ЗУ 6. Устройствотакже содержит генератор тактовыхимпульсов 7, первый 8 и второй 8,триггер, элемент НЕ 9, дополнительныеэлементы И 2 -2, и дополнительныеэлементы ИЛИ 3 -3 где ь - целоечисло, ключи координатных шин 10 и ключи записи 11.Входы элемента . И 2 подключенысоответственно к выходам генератора7 и элемента НЕ 9, а выход соединенсо входом триггера 8. Вход элементаНЕ 9 подключен к выходу элемента ИЛИ3, Входы элемента ИЛИ 3 - Зсоединены с выходами дешифратора 4Первые входы элементов И 2 - 2 под 3 оаключены к выходам триггера 8, вторые входы - к выходам элементов ИЛИ3 - 3, а выходы - к выходам уст 2 П+1ройства,Устройство работает следующим образом.Тактовые импульсы генератора 7изменяют состояние счетчика 1, азатем - счетчика 1, Дещифраторы4, и 4 управляют включением координатных шин 10 ЗУ через элементыИЛИ 3-3,и И 2 - 2Далеепроисходит последовательный перебор шинХ и выбор адресов зигзагомф по двумсоседним координатным шинам У, Гриобегании всех значений счетчика 15выбирается одно половина адресов ЗУ,расположенная относительно другой в30 35 40 50 55 5 10 15 20 25 шахматном порядке. От начального поло жения, триггера 8, управляющего включением координатных ключей 10 через элементы И 2 - 2,2 зависит какая из половин адресов ЗУ будет выбираться при заполнении счетчиков 1 и 1а э ф задержка переключения триггера 8 по счетному входу на один такт позволяет перейти на обращение к адресам другой половины. С помощю двух многовходовых элементов И 2, 2 . с выходов2счетчиков 1, 1 и 1 выделяются2 3 1два состояния: первое, когда они все обнулены, и второе - когда счетчики 1 и 1 заполнены, а 1 - обнулен. После обнуления счетчиков и дальнейшего поступления тактовых импульсов в одну группу адресов записывается некоторая информация, и последняя запись будет многократно повторяться по зигзагам и циклично до заполнения счетчика 1 Схема сравнения 5 вырабатывает эталонные сигналы, аналогичные поступающим на усилители записи ЗУ 6 и включается после первого обращения ко всем адресам ЗУ 6 1 на втором цикле теста). Сигналы с выходов ЗУ 6 сравниваются с эталонными. Предлагаемое устройство при миниму ме электронного оборудования позволяет увеличить полноту контроля ЗУ, а следовательно, надежность готовых изделий, включающих ЗУ. Особенно эффективно устройство для контроля ЗУ, элементы памяти которых имеют общую запоминающую среду, например ЗУ, содержащих магнитные дешифраторы на пластинах с равномерными отверстиями, работающими по принципу полувыборки со смещением. формула изобретения Устройство для контроля оперативной памяти, содержащее последовательно соединенные генератор тактовых импульсов и счетчики, дешифраторы, схему сравнения, элементы И и ИЛИ, первый триггер, причем одни из выходов первого и второго счетчиков подключены соответственно ко входам первого и второго дешифраторов, другие выходы первого и второго счетчиков и выход третьего счетчика соединены со входами элементов И, выходы которых подключены ко входам элементаИЛИ, вход первого триггера соединен свыходом элемента ИЛИ, а выходы подкню 721чепы к одним из выходов устройства, вхо ды схемы сравнения соединены соответственно с одним из выходов первого тригГера и входом устройства о т л и ч а ю ш е е с я тем, что с целью увеличения полноты контроля, оно содержит дополнительные элементы И и ИЛИ, второй триггер и элемент НЕ, причем входы одного из дополнительных элементов И подключены соответственно к выходам 1 О генератора тактовых импульсов и элемента НЕ, а выход соединен со входом второго триггера, вход элемента НЕ подключен к выходу элемента ИЛИ, входы15 853 6дополнительных элементов ИЛИ соединены с выходами второго дешифратора, первые входы других дополнительных элементов И подключены к выходам второго тригге. ра, вторые входы - к выходам дополнительных элементов ИЛИ, а выходы - к другим выходам устройства,Источники информации,принятые во внимание при экспертизе1. Авторское свидетельство СССРСоставитель В. РудаковРедактор Н, Каменская Техред О,ЛегезаКорректор М. Шероши138/41 Тираж 662 Подиспо11 НИИПИ Госуда 1 ютвенного комитета СССРпо делам изобретений и открытий113035, Москва, Ж, Раушскс набФшиал ППП Патент, г. Ужгород, ул. Проектная
СмотретьЗаявка
2668810, 02.10.1978
ПРЕДПРИЯТИЕ ПЯ В-2969
САЛЯМОВ ЛИМ ФЛЕГОНЬЕВИЧ, ШОПЕН ИГОРЬ КИРИЛЛОВИЧ, КОЛЯСНИКОВА РАВЗА МИНЕБАЙНОВНА
МПК / Метки
МПК: G11C 29/00
Метки: оперативной, памяти
Опубликовано: 15.03.1980
Код ссылки
<a href="https://patents.su/3-721853-ustrojjstvo-dlya-kontrolya-operativnojj-pamyati.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля оперативной памяти</a>
Предыдущий патент: Усилитель считывания на мдп-транзисторах
Следующий патент: Электромагнит
Случайный патент: Трехкомпонентное тензометрическое устройство