G06F 7/50 — для сложения; для вычитания
Сумматор
Номер патента: 1101816
Опубликовано: 07.07.1984
Авторы: Бобров, Горкунов, Дроздова, Журкин, Кушнаренко, Шейдин, Шишкин
МПК: G06F 7/50
Метки: сумматор
...подключен к выходу инвертора, являющегося, выходом перенос устройства, выход элемента И-ИЛИ-НЕ является выходом сумма устройс."тна.На чертеже представлена электрическая принципиальная схема сумматора на МДП-транзисторах. Затворы ключевых МДП-транзисторов 1-3, элемента ИЛИ-НЕ 4 с многозначным выходом подключены соответственно к первой 5, второй б и третьей 7 входным шинам устройства, выход эле" мента ИЛИ-НЕ 4 подключен последовательно к выходам первого 8, и второго 9 повторителей (выход второго повторителя 9 подключен к входу инвертора 10) и к затвору ключевого МДПтранзистора 11 (первый вход элементаИ-ИЛИ-НЕ 12) . Последовательно с ключевым МДП-транзистором 11 включенМДП-транзистор 13, затвор которогоявляется вторым входом элемента)О...
Устройство для сложения
Номер патента: 1101817
Опубликовано: 07.07.1984
Авторы: Головань, Кожемяко, Тимченко, Фурдияк
МПК: G06F 7/50
Метки: сложения
...которого подключены к информационным входам накапливающего сумматора., На чертеже представлена структурная схема предлагаемого устройствадля сложения,Устройство содержит блок 1 выделе"ния наименьшего ненулевого числа,и блоков 2 вычитания, умножитель 3,накапливающий сумматор 4, соединенный выходами с выходами 5 устройства,вход 6 синхронизации, входы 7 суммируемых чисел. Блок 1 осуществляетсравнение поступающих на его входы8 п различнык чисел и выдает на выходе 9 наименьшее из них, Каждый изблоков 2 осуществляет вычитание изчисла, поступающего на установочныйвход 10 или на вход 11 уменьшаемого(вход 10 соединен с соответствующимвходом 7 устройства, значение суммируемого числа подается на него лишьв первом такте работы устройства,во...
Сумматор
Номер патента: 1101863
Опубликовано: 07.07.1984
Авторы: Бобров, Горкунов, Дроздова, Журкин, Шейдин, Шишкин
МПК: G06F 7/50
Метки: сумматор
..."Перенос" устройства, исток второго МДП-транзистора преобразователя подключен к первому входу элемента И-ИЛИ-НЕ, выводы питания которого подключены к второй фазовой шине, затворы последовательно включенных ключевых МДП-транзисторов элемента И-ИЛИ-НЕ, образующих второй и третий входы этого элемента, подключены соответственно к выходу "Перенос устройства и к выходу элемента И-НЕ, выход элемента И-ИЛИ-НЕ является вьгодом "Сумма" устройства. На фиг. 1 представлена электрическая принципиальная схема устройства, выполненного на МДП-транзисторах на фиг. 2 - вариант выполнения детектора уровня, содержащий преобразователь, инвертор и элемент И-ИЛИ-НЕ.устройство содержит первый, второй и третий входы элемента И-НЕ 1, подключенные...
Устройство для суммирования двоичных чисел
Номер патента: 1103223
Опубликовано: 15.07.1984
Авторы: Домбровский, Дуда
МПК: G06F 7/50
Метки: двоичных, суммирования, чисел
...вход которого подключен к выходу второго элемента запрета, выход второго элемента ИЛИ соединен с третьим входом четвертого элемента И и входом элемента НЕ, выходкоторого соединен с третьим входом третьего элемента И, четвертый вход которого подключен к выходу переполнения накапливающего сумматора.На чертеже представлена блок-схема устройства.Устройство содержит накапливающий сумматор 1, счетчик 2, элементы запрета 3, 4, элементы И 5-10, элементы ИЛИ 11, 12, элементы НЕ 13, знако. вый вход 14 устройства, разрядные входы 15 устройства, вход синхронизации 16 устройства, вход выбора режима 17 устройства, младшие разрядные выходы 18 устройства, старшие разрядные выходы 19 устройства, знаковый выход 20 устройства.Устройство работает...
Накапливающий сумматор
Номер патента: 1104507
Опубликовано: 23.07.1984
Автор: Демин
МПК: G06F 7/50
Метки: накапливающий, сумматор
...контактов первого релесоединен с неподвижным контактомпары нормально замкнутых контактоввторого реле и с неподвижным контактом второй пары нормально разомкнутых контактов второго реле, подвижный контакт которой соединен сшиной нулевого потенциала сумматора,подвижный контакт пары нормальнозамкнутых контактов второго релесоединен с первой шиной питания сумматора, первый вывод обмотки первого реле подключен через второй резистор к шине нулевого потенциала,а второй вывод подключен к входуразряда сумматора и через третийрезистор соединен с шиной нулевогопотенциала сумматора, неподвижныйконтакт первой пары нормально разомкнутых контактов первого реле соединен с второй шиной питания сумматора. На чертеже представлена...
Одноразрядный комбинационный сумматор
Номер патента: 1105887
Опубликовано: 30.07.1984
Автор: Мышников
МПК: G06F 7/50
Метки: комбинационный, одноразрядный, сумматор
...цель достигается тем,что одноразрядный комбинационныйсумматор, содержащий первый элементИ-НЕ и первый элемент ИЛИ-НЕ, причемпрямой вход первого операнда суммато"ра соединен с первыми входами первых элементов И-НЕ и ИЛИ-НЕ, а прямойвход второго операнда сумматора соединен с вторыми входами первых элементов И-НЕ и ИЛИ-НЕ, содержит второй и третий элементы И-НЕ, второй итретий элементы ИЛИ-НЕ, причем инверсные входы первого и второго операн"дов сумматора соединены соответственно с первыми н вторыыю информацион- Зонымн входами второго И-НЕ и второгоэлемента ИЛИ-НЕ, выходы которых объединены, являются выходом переносасумматора и соединены с первым информационным входом третьего элемента И-НЕ н первым информационным входом...
Двоичный сумматор на инжекционных элементах
Номер патента: 1109740
Опубликовано: 23.08.1984
Авторы: Амирханов, Казинов, Криворучко, Рогозов
МПК: G06F 7/50
Метки: двоичный, инжекционных, сумматор, элементах
...соединен с шиной питания сумматора, а эмиттеры всех п-р-п-транзисторов и база миогокол 45 лекторного р-и-р-транзистора подключены к шине нулевого потенциала сумматора, который содержит также седьмой ь-р.-ь-транзистор, база которого соединена с вторым коллектором четвертого п-р-п-транзистора, а коллектор - с базой пятого транзистора23.Недостатком известного сумматора является сложность конструкции.Цель изобретения - упрощение55 конструкции сумматора.Поставленная цель достигается тем, что в двоичный сумматора на 740 1 инжекционных элементах, содержащийв каждом разряде шесть и-р- -транзисторов и многоколлекторный,р- ь-р -транзистор, причем базы и первыеколлекторы первого, второго и третьего, и---транзисторов соединеныс соответствующими...
Устройство для определения разности двух чисел
Номер патента: 1109741
Опубликовано: 23.08.1984
Авторы: Гдзелишвили, Латибашвили
МПК: G06F 7/50
...предвари"тельно кодировать снимаемую с приборов информацию. 35Цель изобретения - повышениеудобства использования путем исключения необходимости в предварительном кодировании входных данных,Поставленная цель достигается 40тем, что устройство для определенияразности двух чисел, содержащеегенератор импульсов, первый и второйэлементы И, первый и второй триггеры, первый элемент ИЛИ, первый и 4второй счетчики, причем выход генератора импульсов соединен с первымивходами первого и второго элементовИ, вторые входы которых соединены спрямыми выходами первого н второготриггеров соответственно, выходы .переполнения первого и второго счет".чиков являются первым и вторым выходами устройства и .соединены с пер-вым и вторым входами первого элемен...
Устройство для контроля сумматора
Номер патента: 1111167
Опубликовано: 30.08.1984
Авторы: Лукашевич, Остафин, Соловей
МПК: G06F 11/10, G06F 7/50
Метки: сумматора
...4-6 формирования остат-,ка по модулю ъ, сумматор 7 остатков,схему 8 сравнения, группу 9 элементов ИСКЛЮЧАЮЩЕЕ ИЛИ. Информационные входы регистров 1,2 первого и второго слагаемых являются соответственно входами первого и второго слагаемых контролируемого сумматора, выходы регистров 1,2 соединены соответственно с первым и вторым входами сумматора 3 слагаемых и входами первого и второго блоков 4,5 формирования остатка но модулю 1 ъ ., Выходы сумматора 3 слагаемых соединены с входами третьего блока 6 формирования остатка по модулю Ф и первыми входами соответствующих элементов ИСКЛЮЧАЮЩЕЕ ИЛИ группы 9, выходы которых являются выходом результата контролируемогосумматора. Выходы блоков 4 и 5 соединены с соответствующими информационными...
Двоичный накапливающий сумматор
Номер патента: 1112363
Опубликовано: 07.09.1984
Авторы: Власов, Власова, Кузин
МПК: G06F 7/50
Метки: двоичный, накапливающий, сумматор
...сумматора, второй вход - с шиной управления приемом кода сумматора, единичный выход 10 первого триггера соединен с первым входом второго элемента И и с первым входом первого элемента ИЛИ, второй вход второго элемента И соединен с шиной управления первым сложением 15 по модулю два сумматора, а выход подключен к первому входу второго, элемен. та ИЛИ, второй вход которого соединен с Выходом третьего элемента И, нуле вой зыход второго триггера соединен с 20 первым входом третьего элемента ИЛИ, второй вход которого соединен с входом переноса данного разряда сумматора и первым входом третьего элемента И, выходы первого и третьего эле ментов ИЛИ, подключены к входам четвертого элемента И, выход которого соединен с входом переноса...
Одноразрядный сумматор
Номер патента: 1117634
Опубликовано: 07.10.1984
Авторы: Лубянов, Прядилов, Устинов
МПК: G06F 7/50
Метки: одноразрядный, сумматор
...с выходнойшиной суммы сумматора, исток второгоМДП-транзистора узла формированиясуммы соединен с шиной прямого значения третьего слагаемого сумматора,. исток второго МДП-транзистора узлаформирования суммы соединен с шинойпрямого значения третьего слагаемогосумматора, сток первого МДП-транзи 45стора узла формирования переноса соединен со стоком второго МДП-транзистора того же узла и с входом элемента НЕ того же узла. Кроме того,,каждый из узлОВ содержит четВертыйМДП-транзистор 2.Недостатком известного сумматораявляется сложность конструкции. Целью изобретения является упрощение одноразрядного сумматора. 55Поставленная цель достигается тем, что одноразрядный сумматор, содержащий элемент И-ИЛИ с прямым и ин 34 2версным выходами, узел...
Вычислительное устройство
Номер патента: 1120315
Опубликовано: 23.10.1984
Авторы: Елагин, Филимонов, Цмоць
МПК: G06F 7/50
Метки: вычислительное
...второгосчетчика соединен с вторыми входамиэлементов И-НЕ и ИЛИ-НЕ, выход элемента ИЛИ-НЕ - с входом сброса й 5 триггера, выход коммутатора являетсявыходом суммы устройства, дополни""тельно содержит третйй и четвертыйВ-триггеры, третий, четвертый и пятыйэлементы И и элемент ИЛИ, причем первый вход третьего элемента И соединен с первым входом пятого элемента Ии выходом первого элемента И, второйвход третьего элемента И соединен синверсным выходом счетного триггера,третий вход третьего элемента И - с1первым входом четвертого элемента И,входом сброса четвертого 2 -триггераи выходом второго 2 -триггера, выходтретьего элемента И соединен с первым входом элемента ИЛИ, второй входкоторого соединен с выходом пятогоэлемента И, второй вход...
Параллельный сумматор с контролем по четности
Номер патента: 1124283
Опубликовано: 15.11.1984
МПК: G06F 11/10, G06F 7/50
Метки: контролем, параллельный, сумматор, четности
...по седьмой группы соединены со входами. первого элементаИЛИ, выходы элементов И с восьмогопо одиннадцатый группы соединенысо входами второго элемента ИЛИ,первые входы одноименных элементовИ-НЕ группы и элементов ИЛИ-НЕ группы объединены и соединены со входами соответствуюиих разрядов первого слагаемого сумматора, вторыевходы одноименных элементов И-НЕгруппы и элементов ИЛИ-НЕ группы1 О Параллельный сумматор с контролем по четности (фиг, 1) содержит блок 1 формирования функций переноса, блок 2 формирования параллельных .переносов, блок 3 формирования разрядных полусумм, блок 4 формирования разрядных сумм, блок 5 формирования дублирующего выходного переноса, сумматор 6 по модулю два контроля выходного переноса, блок 7 формирования...
Устройство для суммирования чисел
Номер патента: 1124288
Опубликовано: 15.11.1984
Авторы: Домбровский, Дуда
МПК: G06F 7/50
Метки: суммирования, чисел
...первого элемента ИЛИ, второй вход которого соединен с .входом сброса устройства.выход первого элемента ИЛИ соединенс нулевым входом первого триггера. прямой выход которого соединен свыходом знака устройства и с первымвходом четвертого элемента И. выходкоторого подключен к первому входувторого элемента ИЛИ, а выход второго элемента ИЛИ подключен к единичному входу второго триггера, прямойвыход которого соединен с выходомпереполнения устройства, содержит дополнительно пятый с шестой элеменЗ 5, ты И и третий элемент ИЛИ, причемвторой вход первого элемента И соединен с вторым входом третьего элемен-.та И, третий вход первого элемента И соединен синверсным выходом вто" рого триггера, третий вход третьего элемента И соединен с шиной...
Одноразрядный двоичный вычитатель
Номер патента: 1124289
Опубликовано: 15.11.1984
МПК: G06F 7/50
Метки: вычитатель, двоичный, одноразрядный
...пер-.вьм и вторым входами первой гочппы второго и первым входом первой группы третьего троичных логических эле- ментов, первый вход второй группы третьего троичного логического элемента соединен с шиной обнуления одноразрядного двоичного вычитателя а выход третьего троичного логического элемента соединен с шиной заема одноразрядного двоичного вычитателя, содержит пятый троичный логический элемент, причем второй вход первойгруппы первого троичного логического элемента соединен с выходом третьего, с первым входом первой группы четвертого и с первым входом первой группы пятого троичных логических элементов первый вход второй группы первого троичного логического элемента соединен с первым входом второй группы пятого троичного логического...
Четверичный сумматор
Номер патента: 1124290
Опубликовано: 15.11.1984
Авторы: Аспидов, Лысенко, Соенко, Фролов
МПК: G06F 7/50
Метки: сумматор, четверичный
...кроме того, сумматор содержит четыре элемента И и элемент ИЛИ23. Недостатком известного четверичного сумматора является ограниченность функциональных возможностей, заключающаяся в невозможности осуществления операции вычитания,3 112429Целью изобретения является расши рение функциональных возможностей четверичного сумматора за счет осуществления операции вычитания.Поставленная цель достигается5 1тем, что четверичный сумматор. содержащнй в каждом четверичном разряде элементы РАВНОЗНАЧНОСТЬ с первого по одиннадцатый, причем первый вход первого элемента РАВНО О ЗНАЧНОСТЬ соединен с шиной старшего разряда первого операнда четверичного разряда сумматора, а выход соединен с первым входом второго элемента РАВНОЗНАЧНОСТЬ, первые входы третьего...
Устройство для вычитания
Номер патента: 1133592
Опубликовано: 07.01.1985
Авторы: Галкин, Голубицкий, Даев, Липилин
МПК: G06F 7/50
Метки: вычитания
...элемента ИЛИ, к второму входу Ф второго элемента ИЛИ и к второму входу третьего элемента ИЛИ-НЕ, выход переноса сумматора соединен с входом переноса сумматора и с выходом знака разности устройства.На чертеже представлена функциональная схема устройства для вычитания.Устройство для вычитания содержит 11 -разрядный сумматор 1, компаратор 2, группу 3 из И элементов И, группу 20 4 из Н элементов ИЛИ-НЕ, входную ши ну 5 первого операнда устройства, входную шину 6 второго операнда устройства, шину 7 задания режима работы устройства, шину 8 выдачи результата в обратном коде устройства, эле- З 0 мент И 9, первый элемент ИЛИ 10, второй элемент ИЛИ 11, первый 12, второй 13 и третий 14 элементы ИЛИ-НЕ, группу 15 из 11 элементов РАВНОЗНАЧНОСТЬ,...
Сумматор по модулю
Номер патента: 1134939
Опубликовано: 15.01.1985
Авторы: Хлевной, Цупко, Червяков, Швецов
МПК: G06F 11/30, G06F 7/50
...соединен с вторыми входами элементов И группы, единичный вход триггера и вход формирователя импульсов объединены и являются входом запуска сумматора, выход Формирователя импульсов соединен с вторым входом элемента И, управляющий вход второго узла Аормирования обратного кода объединен с входом кода операции сумматора.На чертеже приведена структурная схема предлагаемого сумматора по модулю.Сумматор по модулю содержит первый и второй узлы 1 Аормирования об3 11349 ратного кода, блок 2 суммирования, элемент И 3, формирователь 4 нмпуль" сов, триггер 5, группу 6 элементов И, вход 7 кода операции, входы 8 и 9 первого и второго операндов сум 5 матора, входы 10 кода модуля сумматора, вход 11 запуска сумматора, выход 12 сумматора.Управляющие...
Устройство для алгебраического сложения чисел
Номер патента: 1136148
Опубликовано: 23.01.1985
Авторы: Головань, Кожемяко, Мартынюк, Тимченко
МПК: G06F 7/50
Метки: алгебраического, сложения, чисел
...синхронизации устройства, управляющий входсумматора подключен к входу синхро 15 низации устройства.В известных устройствах, выполняющих алгебраическое сложение чисел, не используются дополнительныйрегистр для Фиксации разности и узел20 суммирования по модулю два с соответствующей структурой, которыесодержит предлагаемое устройство.Это связано с тем, что в отличиеот известных устройств, в которыхд вычитание исходных величин выполняется на сумматоре, причем одно изслагаемых представляется в обратномкоде, в предлагаемом устройстве вычитание выполняется одновременнос суммированием с помощью узла суммирования по модулю два при параллельном сдвиге содержимого обоих регистров операндов, а результат фиксируется в регистре разности,На чертеже...
Устройство для определения разности двух чисел
Номер патента: 1136149
Опубликовано: 23.01.1985
Авторы: Кирьянов, Копылов, Щербаков
МПК: G06F 7/50
...и второй групп, выход шестого элемента ИЛИ подключен к счетному входу первого триггера.На чертеже представлена структурная схема устройства для определения разности двух чисел.Устройство содержит счетчики 1 и 2, генератор 3 импульсов, элемент И 4, элемент ИЛИ 5, триггеры 6 и 7, группы элементов И 8 и 9, элементы И 10 - 17, элементы ИЛИ 18 - 22, схему 23 сравнения, элемент НЕ 24 установочный вход 25, первый и второй информационные выходы 26 и 27, выход 28 признака равенства чисел, выход 29 признака отрицательной разности и выход 30 признака положительной разности. Первый разряд счетчиков 1 и 2 считается младшим, а ь-й - старшим.Устройство работает следующим образом.В первый счетчик 1 записывается число А (уменьшаемое) а во второй...
Трехвходовой параллельный сумматор
Номер патента: 1136150
Опубликовано: 23.01.1985
Авторы: Витер, Гурьянов, Мищенко
МПК: G06F 7/50
Метки: параллельный, сумматор, трехвходовой
...первый вход переноса данного разряда сумматора соединен с первым входом первого узла формирования функций переноса, а второй вход переноса соединен с выходом соответствующего разряда первого узла ускоренного переноса, первый и второй выходы первого узла формирования функции переноса соединены соот ветственно с входами распространения и генерации переноса соответствующего разряда первого узла ускоренного переноса, выход второго сумматора по модулю два соединен с выходом суммы данного разряда 15 сумматора, содержит второй узел ускоренного переноса, а каждый разряд суммато.ра содержит второй узел формирования функций переноса, первый узел формирования функций переноса содержит элементы И - НЕ с первого по шестой, а второй узел...
Одноразрядный сумматор-вычитатель
Номер патента: 1137462
Опубликовано: 30.01.1985
Авторы: Ерохин, Рогозов, Чернов
МПК: G06F 7/50
Метки: одноразрядный, сумматор-вычитатель
...соединенс выходом заема одноразрядного сумматора-вычитателя, эмиттеры р-и-р-транзисторов соединены с соответствующими коллекторами многоколлекторногор-и-р -транзистора, эмиттер которого .соединен с шиной питания одноразрядного сумматора-вычитателя, эмиттеры и-р-и-транзисторов и базы р-и-ртранзисторов, а также база многоколлекторного р -и-р-транзистора соединены с шиной нулевого потенциала одноразрядного сумматора-вычитателя,вторые коллекторы первого, второгои третьего ь -р-и-транзисторов соединены с базами тех же транзисторов,база четвертого и-р-и-транзисторасоединена с коллекторами второго итретьего р -и-р -транзисторов, коллектор пятого р-и -р-транзистора соединенс базои и первым коллектором пятогоь-р-п-транзистора, третьи...
Суммирующее устройство с контролем
Номер патента: 1140112
Опубликовано: 15.02.1985
Авторы: Андреев, Пожидаев, Фролов
МПК: G06F 11/00, G06F 7/50
Метки: контролем, суммирующее
...выход первого 20 триггера является выходом переноса блока коррекции, Р и С -входы триггеров являются входами синхронизации блока коррекции.На фиг.1 представлена структурная 25 схема суммирующего устройства; на фиг2 - функциональная схема сумматора; на фиг,З - Функцио.,альная схема блока коррекции; на фиг,4 - временные диаграммы сигналов синхронизации.Устройство содержит сумматор 1,регистр 2, блок 3 коррекции, блок 4 памяти, элементы И 5-7, элемент ИЛИ 8, входы 9-13 устройства и выход 14 устройст 35 ва.Первый вход сумматора 1 связан с первым входом 9 устройства, второй вход - через элемент ИЛИ 8 и элементы И 5 и 7 - с Вторым 10 и четВертым 40 12 входами устройства. Выход сумматора 1 через регистр 2, блок 3 коррекции, блок 4 памяти связан...
Устройство для вычисления разности двух чисел
Номер патента: 1141401
Опубликовано: 23.02.1985
Авторы: Бочкарева, Крочакевич, Саухатас
МПК: G06F 7/50
Метки: вычисления, двух, разности, чисел
...причем первая группавходов первого сумматора соединена3с входами разрядов первого операндаустройства, вторая группа входов пер.вого сумматора - с выходами соответствующих элементов НЕ группы, входыкоторых подключены к соответствующимвходам разрядов второго операнда устройства, выходы разрядов первогосумматора, кроме старшего разряда,соединены с первыми входами соответствующих элементов ИСКЛЮЧАЮЩЕЕ ИЛИгруппы, выходами соединенных с первой группой входов второго сумматора, вторая группа входов которогосоединена с нулевой шиной устройства,а вход переноса - с выходом элементаНЕ и с выходом знака разности устройства, выходы разрядов второго сумматора соединены с выходами разрядовразности устройства, первый сумматорвыполнен (ш+1)-разрядным,...
Устройство для подсчета количества единиц
Номер патента: 1149246
Опубликовано: 07.04.1985
МПК: G06F 7/50
Метки: единиц, количества, подсчета
...выходы 11 и 12 суммирующего узла,Устройство работает следующимобразом.На входной регистр 1 (Фиг. 1)помещается двоичное число, в котором (или в заданных группах которо"го) требуется подсчитать количество единиц. С выходов входного регистра 1 информация поступает навходы преобразователей 2 двоичного кода в код количества единиц,с выходов которых полученные кодыколичества единиц поступают на суммирующие узлы 3.1 первого яруса,Результат, полученный на выходе12 суммирующего узла 3,1 2-го яруса, является одним из слагаемыхдля суммирующего узла 3(01) К"гояруса, где К = 2, , Хор в.При требонании Формирования результирующих сумм единиц в группахзаданной длины только в младшихразрядах аналогичных групп разрядоввыходного регистра 4...
Четверичный сумматор
Номер патента: 1149247
Опубликовано: 07.04.1985
Авторы: Аспидов, Кириллов, Огороднов, Селетников
МПК: G06F 7/50
Метки: сумматор, четверичный
...элемента РАВНОЗНАЧНОСТЬсоединен с входом прямого значениямладшего разряда, первого слагаемого четвертичного сумматора.Сумматор содержит также дополнительно восемь элементов РАВНОЗНАЧНОСТЬ и четыре элемента И 2,Недостатком известного сумматора является сложность конструкции,выражающаяся в большом числв логических элементов,Цель изобретения - упрощениечетверичного сумматораПоставленная цель достигаетсятем, что четверичный сумматор, со"держащий три элемента РАВНОЗНАЧ-НОСТЬ и элемент И, причем первый .вход первого элемента РАВНОЗНАЧНОСТЬсоединен с входом инверсного зна"чения младшего разряда первогослагаемого четвертичного еуиматора,второй вход соединен с входом прямого значения младшего разряда второго слагаемого, а третий вход -...
Последовательный сумматор
Номер патента: 1149248
Опубликовано: 07.04.1985
Автор: Криворучко
МПК: G06F 7/50
Метки: последовательный, сумматор
...одноразрядного сумматора и с выходом переноса последовательного сумматора, второй вход одноразрядного сумматорасоединен с входом второго слагаемого последовательного сумматора,второй вход первого элемента И через второй элемент НЕ подключен кшине окончания суммирования последовательного сумматора.На чертеже представлена функциональная схема последовательного сумматора.Сумматор содержит одноразрядныйсумматор 1, элементы И 2 и 3, элемент ИЛИ 4, элемент НЕ 5, регистрсдвига, содержащий в каждом разряде П-триггер 6, элементы И 7-9,элемент ИЛИ 10 и элемент НЕ 11. Сумматор содержит также элемент И 12и элемент НЕ 13.Сумматор имеет входы 14 и 15 первого и второго слагаемых, шину 16разрешения приема первого слагаемого, тактовую шину 17 и...
Одноразрядный двоичный сумматор
Номер патента: 1149249
Опубликовано: 07.04.1985
Авторы: Быков, Гусаков, Корягин, Эзерин
МПК: G06F 7/50
Метки: двоичный, одноразрядный, сумматор
...р.-типа, а затворы соединены соответственно с входами первого и второго слагаемых сумматора, сток шестого МДП-транзистора р -типа соединен со стоком седьмого ИЦП-транзистора р -типа и с истоком восьмого МДП-транзистора р-типа,затвор которого соединен с входомпервого слагаемого сумматора, а стокподключен к стоку девятого МДП-транзистора р -типа и второго МДП-транзистора ь -типа и соединен синверсным выходом суммы сумматора,затворы седьмого и восьмого МДПтранзисторов р-типа соединенысоответственно с входами второгои первого слагаемых сумматора,исток седьмого МДП-транзисторар-тнпа соединен с истоком девятогои со стоком десятого ИДП-транзисторов р -типа, затвор шестого 1 ЯПтранзистора р -типа соединен сзатвором девятого...
Сумматор по модулю 2 -1
Номер патента: 1156063
Опубликовано: 15.05.1985
Автор: Карпухин
МПК: G06F 7/50
...выходом переноса в последующий разряд сумматора,содержит в каждом разряде элемент 63 2ИЛИ-НЕ и элемент РАВНОЗНАЧНОСТЬ, причем входы элемента ИЛИ-НЕ соединеныс соответствующими входами элементаНЕРАВНОЗНАЧНОСТЬ, а его выход соединен с другим входом элемента ИЛИ,входы элемента РАВНОЗНАЧНОСТЬ соединены соответственно с выходом элемента НЕРАВНОЗНАЧНОСТЬ и другим входомэлемента И, а его выход являетсявыходом соответствующего разрядасумматора.На чертеже изображена блок-схемапредложенного сумматора.Сумматор по модулю 2 - 1 содержитЮ одноразрядных сумматоровкаждый из которых содержит элементНЕРАВНОЗНАЧНОСТЬ 2, элемент ИЛИ-Е Э,элемент И 4, элемент ИЛИ 5, элементРАВНОЗНАЧНОСТЬ 6. Выходы 71-7 и8-8элементов НЕРАВНОЗНАЧНОСТЬ 2и ИЛИ-НЕ 3 являются...
Устройство для сложения чисел
Номер патента: 1159013
Опубликовано: 30.05.1985
Авторы: Кутепов, Подопригора, Шевяков
МПК: G06F 7/50
...разрядов каждого многоразрядного сумматора соответствующих многоразрядных сумсоединены с выходами соответствующих маторов. к159 Изобретение относится к вычислительной технике и предназначено для использования в ЦВИ.Цель изобретения - упрощение устройства и повышение его быстродействия.На чертеже представлена структурная схема предлагаемого устройства для сложения-и чисел.Устройство содержит 1 миоговходо О вых одноразрядных сумматоров 1(1 с -число групп разрядов суммируемых чисел), число входов которых равно ищ2" -1, М многоразрядных сумматоров 2, число разрядов которых равно ш+1, 15 и ш + 1 элементов задержки 3.п - 1 входов каждого многовходового сумматора 1 соединены с входами соответствующих разрядов группы исуммируемых чисел...