Одноразрядный сумматор
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
СОЮЗ СОВЕТСНИХСОЦИАЛИСТИЧЕСНИХРЕСПУБЛИН 09) (И) СУД АРСТРЕННЫЙО ДЕЛАМ ИЗОБРЕТЕН МИТЕТ СССРЙ И ОЧНРЦТИЙ К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ а сто МДП-т входо во ССС80 а Япон 1980(71) Московский ордена ТрудовогоКрасного Знамени инженерно-физический институт(56) 1. Авторское свидетельст РВ 943712, кл. С. 06 Г 7/50, 192. Опубликованная заявкВ 55-1619, кл. С 06 Р 7/50 ;(прототип).(54)(57) ОДНОРАЗРЯДНЫЙ СУММАТОР, со"держащий элемент И-ИЛИ с прямым иинверсным выходами, узел формирования суммы, содержащий три МДП-транзистора и элемент НЕ, и узел Формирования переноса, содержащий три МДПтранзистора и,элемент НЕ, причем шиныпрямого и инверсного значений первого слагаемого сумматора соединеныс первыми входами соответствующихэлементов И элемента И-ИЛИ, а шиныпрямого и инверсного значений второго слагаемого сумматора соединеныс вторыми входами соответствующихэлементов И элемента И-ИЛИ, прямойвыход элемента И-ИЛИ соединен с затворами первых МДП-транзисторов узловформирования суммы и переноса, а инверсный выход - с затворами вторыхМДП-транзисторов узлов Формированиясуммы и переноса, исток первогоМДП-транзистора узла Формирования сум- мы соединен с шиной инверсного эначения третьего слагаемого сумматора, к соединен со стоком второго ранзистора того же узла и с м элемента НЕ того же узла, выход которого соединен с выходной шиной суммы сумматора, исток второго 1 ЩП-транзистора узла формирования суммы соединен с шиной прямого значения третьего слагаемого сумматора, сток первого МДП-транзистора узла формирования переноса соединен со стоком второго МДП-транзистора того же узла и с входом элемента НЕ того же, узла, о т л и ч а ю щ и й с я тем, что, с целью упрощения, истоки первого и второго МДП-транзисторов узлаформирования переноса соединены соответственно с шиной прямого значе ния первого слагаемого и с шиной прямого значения третьего слагаемого сумматора сток первого МДП-транзи- аУ стора узла формирования суммы соединен с выходной шиной инверсного значения суммы сумматора и со стоком третьего МДП-транзистора того же узла, затвор которого подключен к выходу элемента НЕ того же узла, а исток соединен с шиной нулевого потен циала, сток первого МДП-транзистора узла формирования переноса соединен с выходной шиной переноса сумматора и со стоком третьего МДП-транзистора того же узла, затвор которого соеди, нен с зьщодом элемента НЕ того же узла и с выходной шиной инверсного значе.ния переноса сумматора, а исток соединен. с шийой нулевого потенциала,1 11176Изобретение относится к вычислительной технике и может быть использовано в больших интегральных схемах,обработки цифровой информации,Известен одноразрядный сумматорна дополняющих МДП-транзисторах, содержащий двадцать МДП-транзисторов Ц .Недостатком сумматора являетсясложность конструкции.Известен одноразрядный сумматор 1 Она МДП-транзисторах, содержащий элемент И-ИЛИ с прямым и инверсным выходами, узел формирования суммысодержащий три МДП-транзистора и элемент НЕ, и узел формирования переноса,содержащий три МДП-транзистора и элемент НЕ, причем шины прямого и инверсного значений первого слагаемого сумматора соединены с первыми входами соответствующих элементов И элемента 20И-ИЛИ, а шины прямого и инверсногозначений второго слагаемого сумматора соединены с вторыми входами соответствующих элементов И элементаИ-ИЛИ, прямой выход элемента И-ИЛИ 25соединен с затворами первых МДП-тран-зисторов узлов формирования суммы ипереноса, а инверсный выход - с затворами вторых МДП-транзисторов узловформирования суммы и переноса, исток ЗО.первого МДП-транзистора узла формирования суммы соединен с шнной инверсного значения третьего слагаемогосумматора, а сток соединен со стокомвторого МДП-транзистора того же узла35и с входом элемента НЕ того же узла,выход которого соединен с выходнойшиной суммы сумматора, исток второгоМДП-транзистора узла формированиясуммы соединен с шиной прямого значения третьего слагаемого сумматора,. исток второго МДП-транзистора узлаформирования суммы соединен с шинойпрямого значения третьего слагаемогосумматора, сток первого МДП-транзи 45стора узла формирования переноса соединен со стоком второго МДП-транзистора того же узла и с входом элемента НЕ того же узла. Кроме того,,каждый из узлОВ содержит четВертыйМДП-транзистор 2.Недостатком известного сумматораявляется сложность конструкции. Целью изобретения является упрощение одноразрядного сумматора. 55Поставленная цель достигается тем, что одноразрядный сумматор, содержащий элемент И-ИЛИ с прямым и ин 34 2версным выходами, узел формирования суммы, содержащий три МДП-транзистора и элемент НЕ, и узел формирования переноса, содержащий три МДП-транзистора и элемент НЕ, причем шины прямого и инверсного значений первого слагаемого сумматора соединены с пер-. выми входами соответствующих элементов И элемента И-ИЛИ, а шины прямого и инверсного значений второго слагаемого сумматора, соединены с вторыми входами соответствующих, Элементов И элемента И-ИЛИ, прямой выход элемента И-ИЛИ соединен с затворами первых МДП"транзисторов узлов формиро-вания суммы и переноса, а инверсный выход - с затворами вторых МДП-транзисторов узлов формирования суммы и переноса, исток первого МДП-транзистора узла формирования суммы соединен с шиной инверсного значения третьего слагаемого сумматора, а сток соединен со стоком второго МДП-транзистора того же узла и с входом элемента НЕ того же узла, выход которого соединен с выходящей шиной суммы сумматора, исток второго МДП-транзистора узла формирования суммы соединен с шиной прямого значения третьего слагаемого сумматора, сток первого МДП-транзистора узла формирования переноса соединен со стоком второго МДП-транзистора того же узла и с входом элемента НЕ того же узла, истоки первого и второго МДП-транзисторов узла формирования переноса соединены соответственно с шиной прямого значения первого слагаемого и с шиной прямого значения третьего слагаемого сумматора, сток первого МДП-транзистора узла формирования суммы соединен с выходной шинойинверсногозначения суммы сумматора и со стокомтретьего МДП-транзистора того же узла, затвор которого подключен к вы.ходу элемента НЕ того же узла, а исток. соединен с шиной нулевого потенциала,. сток первого МДП-транзистора узла формирования переноса соединен с выходной шиной переноса сумматора р со стоком третьего МДП-транзистора того же узла, затвор которого соединен с выходом элемента НЕ того же узла и с выходной шиной инверсногозначения переноса сумматора, а истоксоединен с шиной нулевого потенциалаНа чертеже представлена принципиальная схема одноразрядного сумматора.В таблице приведены состояния тран-. зисторов при подаче на входы различных значений слагаемых. Транзисторы Выходы Входы ав с 2 3 4 5 8 9 10 11 12 13 000 П 3 3 П П 3 П 3 3 П 100 3 П П 3 3 П 3 П П П 010 П 3 3 П 3 П 3 П П П,О 1 0 3 П П 3 П 3 П 3 3 3 О 001 П 3 3 П П 3 П 3 П П 0 101 3 П П 3 3 П 3 П 3 3 0 1 1 П 3 3 П 3 ПП 3 3 0 111 3 П П 3 П 3 П 3 П 3 ГСимволы П и 3 соответствуют проводя Гредлагаежй сумматор требует 14 МДПщему и запертому состояниям МДП-трай- транзисторов,что.по сравнению с извест-,зисторов. ным меньше на 2 транэистораили иа 143. 3 111Одноразрядный сумматор со)держит элемент И"ИЛИ 1,.образованный МДП-транзисторами 2-5, элементы НЕ б и 7 и МДП-транзисторы 8-13. Элемент И-ИЛИ имеет прямой выход, соединенный с затворами МДП-транзисторов 8 и 10, и инверсный выход, соединенный с затворами МДП-транзисторов 9 и 11.Одноразрядный сумматор работает следующим образом.При подаче на входы сумматора нулевых значений слагаемых отпираются МДП-транзисторы 2 и 5, а транзисторы 3 и 4 заперты.На затворах транзисторов 8 и 10 устанавливается нулевой потенциал,7634 4а на затворах транзисторов 9 и 11 высокий потенциал. Вследствие этого транзистора 8 и 10 отпираются, а транзисторы 9 и 11 - запираются. При этом на инверсном выходе суммы Я устанавливается высокий потенциал, а на выходе Я - низкий потенциал. Транзистор 12 при этом заперт, Одновременно с этим на выходе перв- -,.10 иссаР ) устанавлив ается нулевой потенциал, а на выходе Р - высокий потенциал.ректорА. Зимокосов Составитель А, Степанов Техред М, Гергель дакт Лушников аказ 7221/33 ВТираж НИИПИ Государст по делам изобр 3035, Москва, Ж одписное енного комитета СССРтений и открытий5, Раушская наб., д. лиал ППП "Патент", г. Ужгород, ул. Проектная,
СмотретьЗаявка
3569105, 06.01.1983
МОСКОВСКИЙ ОРДЕНА ТРУДОВОГО КРАСНОГО ЗНАМЕНИ ИНЖЕНЕРНО ФИЗИЧЕСКИЙ ИНСТИТУТ
ЛУБЯНОВ СЕРГЕЙ НИКОЛАЕВИЧ, ПРЯДИЛОВ ВЯЧЕСЛАВ КОНСТАНТИНОВИЧ, УСТИНОВ СЕРГЕЙ СТАНИСЛАВОВИЧ
МПК / Метки
МПК: G06F 7/50
Метки: одноразрядный, сумматор
Опубликовано: 07.10.1984
Код ссылки
<a href="https://patents.su/4-1117634-odnorazryadnyjj-summator.html" target="_blank" rel="follow" title="База патентов СССР">Одноразрядный сумматор</a>
Предыдущий патент: Сумматор по модулю два
Следующий патент: Вычислительное устройство
Случайный патент: Трубогибочный станок