Одноразрядный двоичный сумматор
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
,801149249 А вся) С 06 Р 7/50 ОПИСАНИЕ ИЗОБРЕТЕНИЯ Н АВТОРСНОМУ СВИДЕТЕЛЬСТВУ ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРГ 1 О делАм изОБРетений и ОтнРытий(56) 1. Авторское свидетельство СССРФ 943712, кл. 6 06 Р 7/50, 1980.2, Авторское свидетельство СССРВ 1034031, кл, 6 06 Р 7/50, 1980(прототип),(54) (57) одноРА 3 Рядный двоичный СУММАТОР, содержащий узел формирования суммы и узел формирования переноса, причем узел формирования суммы содержит МДП-транзисторы р-типа с первого по пятый и первый МДП-транзистор п-типа, а узел формирования переноса содержит 1 ЩП-транзисторы р -типа с шестого по десятый и второй ЩП-транзисторы п-типа, затворы .первого, второго и третьего МДП- транзистора р"тина соединены соответственно с входами первого, второго и третьего слагаемых сумматора, сток первого МДП-транзистора р-типа соединен с истоком второго МДП-транзистора р-типа, сток которого соединен со стоком третьего 1 ЯП-транзистора р-типа, со соком первого МДП-транзистора и -типа и подключен к инверсному выходу переноса сумматора, исток третьего МДП-транзистора р-типа соединен .со стоками четвертого и пятого МДП- транзисторов р-тнпа, истоки которых соединены с истоком первого МДП-транзистора р-типа, а затворы соединены соответственно с входами первого и второго слагаемых сумматора, сток шестого МДП-транзисторар -типа соединен со стоком седьмогоМДП-транзистора р -типа и с истокомвосьмого МДП-транзистора р- типа,затвор которого соединен с входомпервого слагаемого сумматора, а стокподключен к стоку девятого МДП"транзистора р -типа и второго МДП-транзистора и -типа и соединен с инверсным выходом суммы сумматора,затворы седьмого и восьмого МЦП-транзисторов р-типа соединены соответственно с входами второго и первогослагаемых сумматора, исток седьмого дМЦП-транзистора р-типа соединенс истоком девятого и со стоком десятого МДП-транзисторов р -типа,затвор шестого МДП-транзистора р-ти- Спа соединен с затвором девятого МДП-транзистора .р -типа и подключенк стоку второго МДП-транзисторар-типа, затвор десятого МПП-транзистора р -типа соединен с входомтретьего слагаемого сумматора, аисток соединен с истоком шестогоМДП-транзистора р-типа, о т л ич а ю щ и й с я тем, что, с цельюупрощения его конструкции, он содержит одиннадцатый и двенадцатыйМДП-транзисторы р-типа, причемзатвор одиннадцатого ИДП-транзисторар-типа соединен с затвором первогоМПП-транзистора в-типа н подключен к первому входу синхронизации сумматора, исток соединен с истокомпервого МДП-транзистора Р-типа,а сток подключен к шине питаниясумматора, затвор двенадцатого МДПтранзистора р-типа соединен с затво1149249 В451 ром второго МДП-транзистора и -типаи подключен к второму входу синхронизации сумматора, сток соединенс шиной питания сумматора, а исток 4Изобретение относится к вычислительной технике и может быть использовано при создании больших интегральных схем (БИС) обработки цифровойинформации.5.Известен сумматор на МДП-транзисторах, содержащий узел формированиясуммы, содержащий восемь МДП-транзисторов н -типа и восемь МДП-транзисторов р -типа, и узел формирования переноса, содержащий два МЦПтранзистора и -типа и два МДП-транзистора р -типа 1 3,Недостатком данного сумматораявляется сложность конструкции, выражающаяся в большом количествеМДП-транзисторов, используемых всумматоре,Наиболее близким к предлагаемомупо технической сущности является од"норазрядный двоичный сумматор, содержащий узел формирования суммы иузел формирования переноса, причемузел формирования суммы содержитИЦП-транзисторы р -типа с первогопо пятый и первый МДП-транзистори -типа, а узел формирования переноса содержит МДП-транзисторы р -типас шестого по десятый и второйМДП-транзистор и-типа, затворыпервого, второго и третьего ИЦП-транзисторов р -типа соединены соответственно с входами первого, второгои третьего слагаемых сумматора,сток первого МЦП-транзистора р-типасоединен с истоком второго МДП-тран 35зистора р-тнпа, сток которого соединен со стоком третьего МДП-транзистора р-типа, со стоком первогоМДП-транзистора и-типа и подключен40к инверсному выходу переноса сумматора, исток третьего МДП-транзисторар -типа соединен со стоками четвертого и пятого МДП-транзисторовр -типа, истоки которых соединеныс истоком первого МДП-транзистора соединен с истоком шестого 1 ЯП-транзистора р -типа, стоки первого и второго МДП-транзисторов и -типа соединены с нулевой шиной сумматора. р.-типа, а затворы соединены соответственно с входами первого и второго слагаемых сумматора, сток шестого МДП-транзистора р -типа соединен со стоком седьмого ИЦП-транзистора р -типа и с истоком восьмого МДП-транзистора р-типа,затвор которого соединен с входомпервого слагаемого сумматора, а стокподключен к стоку девятого МДП-транзистора р -типа и второго МДП-транзистора ь -типа и соединен синверсным выходом суммы сумматора,затворы седьмого и восьмого МДПтранзисторов р-типа соединенысоответственно с входами второгои первого слагаемых сумматора,исток седьмого МДП-транзисторар-тнпа соединен с истоком девятогои со стоком десятого ИДП-транзисторов р -типа, затвор шестого 1 ЯПтранзистора р -типа соединен сзатвором девятого МДП-транзисторар -типа и подключен к стоку второгоМДП-транзистора р -типа, затвордесятого МДП-транзисторар -типасоединен с входом третьего слагаемого сумматора, а исток соединенс истоком шестого ИДП-транзисторар -типа, сумматор содержит такжедополнительно МДП-транзисторыи -типа с третьего по десятый 2,3.Недостатком известного сумматораявляется сложность конструкции, выражающаяся в большом количествеиспользованных МДП-транзисторов,Цель изобретения - упрощение конструкции одноразрядного двоичногосумматора.Поставленная цель достигаетсятем, что одноразрядный двоичныйсумматор, содержащий узел формирования суммы и узел формированияпереноса, причем узел формированиясуммы содержит МДП-транзисторыр -типа с первого по пятый и первыйи типа, а узел фмирования переноса содержит МДПтранзисторы р-типа с шестогопо десятый и второй МДП-транзисторыи -типа, затворы первого, второгои третьего МДП-транзисторов р -типасоединены соответственно с входамипервого, второго н третьего слагаемых сумматора, сток первого 1 ЩП"транзистора р -типа соединен с истоком второго МДП-транзистора р -типа,сток которого соединен со стокомтретьего МДП-транзистора р -типа,со стоком первого ЩП-транзистораь -типа и подключен к инверсному выходу переноса сумматора, истоктретьего ИДП-транзистора Р -типасоединен со стоками четвертого ипятого МДП-транзисторов р-типа,истоки которых соединены с истоком 20первого ЗЩП-транзистора р -типа,а затворы соединены соответственнос входами первого и второго слагае.мых сумматора, сток шестого МДПтранзистора Р-типа соединен со 25стоком седьмого МДП-транзисторар -типа и с истоком восьмого ИЦПтранзистора р"типа, затвор которого соединен с входом первого слагаемого сумматора, а сток подключен З 0к стоку девятого МДП-транзисторар -типа и второго ИДП-транэистораб -типа и соединен с инверсным выходом суммы сумматора, затворыседьмого и восьмого МДП-транэистора35р -типа соединены соответственнос входами второго и первого слагаемых сумматора, исток седьмогоМДП-транзистора р-типа соединен систоком девятого и со стоком десятого МДП-транзисторов Р -типа,затвор шестого МДП-транзисторар -типа соединен с затвором девятого ИДП-транзистора р-типа и подключен к стоку второго МДП-транзистора Р-типа, затвор десятогоИДП-транзистора Р-типа соединенс входом третьего слагаемого сумматора, а исток соединен .с истокомшестого МДП-транзистора р-типа50сумматор содержит одиннадцатый идвенадцатый ИДП-транзисторы р-типа, причем затвор одиннадцатого 1149249 1МДП-транзистора р -типа соединенс затвором первого ИДП-транзистораь -типа и подключен к первому входусинхронизации сумматора, исток соединен с истоком первого МДП-транзистора Р -типа, а сток подключенк шине питания сумматора, затвордвенадцатого Щ 1 П-транзистора р -типа соединен с затвором второго МДПтранзистора и -типа и подключенк второму входу синхронизации сумматора, сток соединен с шиной питаниясумматора, а .исток - с истоком шестого МДП-транзистора Р -типа, стоки первого и второго ИДП-транзисторов в -типа соединены с нулевойшиной сумматора.На чертеже представлена принципиальная схема одноразрядного двоичногосумматора.Сумматор содержит МДП-транзисторы1-12 Р -типа, 1 ЩП-транзисторы 13и 14 и -типа, входы слагаемых 15-17,выход 18 переноса, выход 19 суммы,шину 20 питания, нулевую шину 21,а также первый и второй входы 22и 23 синхронизации.Сумматор работает следукнцим образом.На вход 22 подается сигнал уровня логической "1", при этом на выходе 15 и на затворах транзисторов7 и 9 накапливается отрицательныйзаряд. Далее подаются сигналы слагаемых на входы 15-17, и узел формирования переноса на транзисторах1-б и 13 вырабатывает инверсныйсигнал переноса на выходе 18. Навход 22 при этом подается сигналуровня логического "О". Далее навход 23 поступает сигнал уровня логической "1" и на выходе 19 накапливается отрицательный потенциал.Затем на вход 23 подается сигналлогического "О", и узел форьмрованиясуммы на транзисторах 7-12 вырабатывает инверсное значение суммы навыходе 19.По сравнению с известным предлагаемый сумматор содержит на ЗОХменьше ИДЙ-транзисторов, что вызывает также повышение надежностисумматора.1149249 г ектор И,Иуск аказ 1894 34 Тираж 710 Под НИИПИ Государственного комитета С по делам изобретений и открытий 13035, Москва, Ж, Рауаская набис СР 4/5 Патент", г, Ужгород, ул. Проектиа иал Составитель А,Стейаиоедактор Т.Кугрыиева Техред С.Мигунова
СмотретьЗаявка
3661336, 05.11.1983
ПРЕДПРИЯТИЕ ПЯ В-2892
БЫКОВ СЕРГЕЙ ВАДИМОВИЧ, КОРЯГИН ЛЕВ НИКОЛАЕВИЧ, ГУСАКОВ ОЛЕГ ИВАНОВИЧ, ЭЗЕРИН АЛЕКСАНДР АРТУРОВИЧ
МПК / Метки
МПК: G06F 7/50
Метки: двоичный, одноразрядный, сумматор
Опубликовано: 07.04.1985
Код ссылки
<a href="https://patents.su/4-1149249-odnorazryadnyjj-dvoichnyjj-summator.html" target="_blank" rel="follow" title="База патентов СССР">Одноразрядный двоичный сумматор</a>
Предыдущий патент: Последовательный сумматор
Следующий патент: Множительное устройство
Случайный патент: Соли n, n-бис-(2-карбоксиэтил)-4, 4-дипиридилия, обладающие дефолиирующим и высушивающим действием