G06F 7/50 — для сложения; для вычитания

Страница 9

Комбинационный сумматор

Загрузка...

Номер патента: 744566

Опубликовано: 30.06.1980

Авторы: Весис, Филиппова, Чернышова

МПК: G06F 7/50

Метки: комбинационный, сумматор

...- устранение указанного недостатка, т,е. Расширение Функциональных возможностей сумматора.Для достижения поставленной цели в комбинационном сумматоре, содержащем в каждом Разряде узел формирования сумкою и узел формирования переноНечетный (21-1) -й и четный (21) -Ц разряды сумматора 1 и 2 содержат узлы 3 и 4 формирования сумм; узлы 5 и б формирования переносов соответственно (21-1)-го и (21)-го разрядов сумматора 1 и 2; вход 7 инверсного значения переноса из (21-2)-го разряда; шины 8 и 9 инверсных значений слагаемых нечетного разряда сумматора 1; шины 10 и 11 прямых значейий слагаемых четного разряда сум,матора 2; выход 12 прямого значения переноса (21-1) -го разряда сумматора 1; выход инверсного значения переноса 13 (21)-го разряда...

Параллельный двоичный сумматор

Загрузка...

Номер патента: 744567

Опубликовано: 30.06.1980

Авторы: Берлин, Макаренко, Нощенко, Офин, Разин, Яблонский

МПК: G06F 7/50

Метки: двоичный, параллельный, сумматор

...сдвига. Времязадержки регистра сдвигаможно менять40щтем изменения числа его действующих " разрядов йлй изменением частоты синхронизирующих импульсов. Величина задержки регистра сдвига выбирается рав 45ной интервалу времени Т между поступлениями информации, которая:селективносуммируется в отдельной последовательности. Кодовые комбинации в каждойпоследовательности приходят с интервалом Т или кратному ему (2 Т, ЗТ ),Кодовые последовательности разделяютсямежду собой во времени. Минимальныйинтервал времени 1 между кодовымикомбинациями различных последовательностей равен 1 =1где Г - частота55 "6 йнфЪнизируюшю импульсов регистрасдвига. Максймально возможное числокодовых последовательностей, которые 7 4устройство может суммировать...

Параллельный накапливающий сумматор

Загрузка...

Номер патента: 744568

Опубликовано: 30.06.1980

Автор: Концевой

МПК: G06F 7/50

Метки: накапливающий, параллельный, сумматор

...каждом нечетном разряде сумматоравходы элемента ИЛИ 2 соединены с выходом элемента И 3, с выходом триггера 1предыдущего разряда и через элемент 10задержки - с выходом элемента И 9. Вкаждом четном разряде входы элементаИЛИ 2 соединены с выходом элемента И 4,с выходом триггера 1 предыдущего разрядаи с выходом элемента И 9.: -- .:-Рассмотрим работу сумматора, где представлены (К - 1)-й младший нечетный разряд, К-й четный разряд и (К+1)-й - старший нечетный разряд сумматора.Сумматор работает следующим образом.Допустим, что первое слагаемое а равновторому слагаемому О и равно 111. Вводслагаемых осуществляется через элементыИ 3 и 4 после подачи сигнала на шину 6.После введения первого слагаемого в сумматор триггер 1 К-го разряда, а через...

Стохастический сумматор

Загрузка...

Номер патента: 744611

Опубликовано: 30.06.1980

Авторы: Добрис, Федоров, Яковлев

МПК: G06F 7/50, G06F 7/70

Метки: стохастический, сумматор

...на чертеже.Она содержит источник 1 двоичнойслучайной последовательности ср (1) =, инвертор 2, блоки ключей3, 4, блок 5 сложения.Выход источника 1 двоичной случай.ной последовательности с р (1) = 4/2соединен с входом инвертора 2 Управляющие входы первого 3 и второго 4блок ключей подключены к выходу744611 20 30 и входу инвертора 2 соответственно,а разрядные входы соединены с разрядными шинами чисел А и 5 соответственно, Выходы первого 3 и второго 4 блоков ключей соединены с входами блока 5 сложения.Блок 5 сложения состоит издвухвходовых элементов ИЛИ (1 - разрядность двоичных чисел А и В ), Поэтомупри поступлении на вход инверторасигнала логический 0 на выходблока сложения передается число А,а при поступлении сигнала логическая1 -...

Устройство для вычитания

Загрузка...

Номер патента: 746513

Опубликовано: 05.07.1980

Автор: Баранов

МПК: G06F 7/50

Метки: вычитания

...7 и 9 И закрываюси нулевым выходом триггера 3, а эле- о менты 6 и 8 И откроются единичным выходом триггера 3.В результате инвертированный с помощью элемента 14 НЕ двоичный код уменьшаемого поступает Через элементы 8 И и 12 ИЗБ на вход регистра 2, а двоичный код вычитаемого переписывается без изменения через элемент 6 И с выхода регистра 1 на его вход.Так будет прододжатъся до тех пор, пока на выходе регистра 2 не появится импульс единицы двоичного кода уменьшаемого, который через элементы 5 И, 13 ИЛИ и элемент 5 задержки поступит на нулевой вход триггера 3. Элемент 5 35 задержки задерживает импульс единицы уменьшаемого на время его действия на выходе регистра 2. Этим обеспечивается инвертирование единицы двоичного кода уменьшаемого с...

Устройство для определения разности

Загрузка...

Номер патента: 750486

Опубликовано: 23.07.1980

Автор: Губницкий

МПК: G06F 7/50

Метки: разности

...сви- ДЕТЕ.1 ЬСТВтУЮЩИй ОО ОКОНЧа 11 ИИ ЧИСЛа А. Этот импульс через элемент ИЛИ 5 поступает на счетные входы всех (и+1) разрядов счетчика и переворачивает их в противоположное состояние. В результате этого в и разрядах счетчика 1 окажется записанным число (2 и)-А, а (и+1)-ый (знаковый) разряд окажется в единичном состоянии (при этом предполагается, что длительность импульсов на шинах 8, 9 превышает сумму задержек в первых и разрядах счетчика 1, т.е ,рп с, где - задержка импульса переноса в одном разряде счетчика 1.После этого на вход счетчика 1 с шины 7 через элемент ИЛИ 1 проходит число В.Поскольку для рассматриваемого случая А)В, то в п разрядах счетчика 1 Окажется за 1 хисанным число (2 -1) -и А+В, Для случая А.в .В будет записано...

Частотно-импульсное вычитающее устройство

Загрузка...

Номер патента: 763895

Опубликовано: 15.09.1980

Авторы: Глинкин, Фесенко

МПК: G06F 7/50

Метки: вычитающее, частотно-импульсное

...на1выходе одного из элементов И-НЕ 2 или 3, открытого в данный момент, формируется запрещающий импульс. Этот импульс блокирует прохождение импульсов частотой Г и Г на выходы устройства и поочередно переключает триггер 1 в различные состояния, по которым открывается один и закрывается другой из элементов И 4, Ь Пусть импульсы частотой Г опережают по фазе импульсы частотой Г,.а триггер 1 находится в единичномсостоянии. В этом случае на выходе элемента И-НЕ 2 формируетсязапрещающий импульс, который закрывает элементы И 4 и 5, причемимпульсу из потока частотой Г вэтом случае запрещено прохождениекак через элемент И-НЕ 3, так и навыход 7 устройства. По окончанииимпульса из потока частотой Г триггер 3 переключится в нулевое состояние,...

Устройство для сложения чисел в избыточной системе счисления

Загрузка...

Номер патента: 763896

Опубликовано: 15.09.1980

Авторы: Кашевский, Телековец

МПК: G06F 7/50

Метки: избыточной, системе, сложения, счисления, чисел

...5.Выходы переноса узлов коррекции 14 и 15 блока анализа.5 1-го разряда 1 устройства подключены к входу переноса первого разряда соответственно первого и второго двоичных сумматоров 3 и 4 следующего (1+1)-го разряда 2 устройства. При суммировании чисел в избыточной системЕ счисления с основанием р=2" входы блока анализа 5 непосредственно соединены с соответствующими входами разрядного сумматора 10. Устройство работает следующим образом.При поступлении входных аргументов по МфК шинам 6 и 7 в двоичных Сумматорах 3 и 4 образуется двоичный код суммы соответственно отрицательных и положительных цифр соответствующего разряда М входных аргументов, который суммируется с двоичным кодом состояния, поступающего со старших разрядов двоичных...

Матричный сумматор-умножитель

Загрузка...

Номер патента: 767759

Опубликовано: 30.09.1980

Авторы: Брюхович, Гриценко, Карцев

МПК: G06F 7/50

Метки: матричный, сумматор-умножитель

...блока 6 и5 7677блока 7 связаны с выходами блока 4,входы блока 8 - с выходами блока 6, первый вход блока 9 - с выходом блока 7,а управляющий вход блока 9 - со входом17 сумматора-умножителя, Второй вход 5блока 9 соединен с выходом блока 8,первый вход блока 10 - с выходом блока 7, второй вход блока 10 - с выходом блока 8, а управляюший вход блока10 - со вкодом 17. Вкод блока 11 подключен к выходам блока 8, а управляющий вход - к выходу блока 1. Выходы12, 13, 14 блоков являются выходамиустройства,Блоки 4 и 5 (фиг. 2) представляют. 15собой группы из 15. двуквходовых элементов И, где- основание используемойсистемы счисления, и имеютвертикальных входных шин с номерами О, 1,р -1 и одну горизонтальную входную шину. Блок 4 имеет э выходных...

Сумматор с функциональной зависимостью сумм от переносов и с контролем по четности

Загрузка...

Номер патента: 767763

Опубликовано: 30.09.1980

Авторы: Лысиков, Шостак

МПК: G06F 11/10, G06F 7/50

Метки: зависимостью, контролем, переносов, сумм, сумматор, функциональной, четности

...четности, первый и второй . входы которого являются первым и вторым входом устройства, первый, второй и третий выходы блока генерации и транзита переносов каждого разряда соединены соответственно с первым,.вторым и третьим входами блока формирования поразрядной суммы с функциональной зависимостью, четвертый и пятый входы которого являются входами устройства, выход блока формирования параллельного переноса каж 1 дого разряда соединен с шестым входом 767763 4.блока формирования поразрядной суммы сфункциональной зависимостью данногоразряда, с седьмым входом блока формирования поразрядной суммы с функциональнойзависимостью последующего разряда спервым входом сумматора по модулю дваданного разряда и со вторым входом сумматора по...

Устройство для сложения чисел в избыточной двоичной системе счисления

Загрузка...

Номер патента: 769538

Опубликовано: 07.10.1980

Авторы: Арцатбанов, Гречишников, Телековец

МПК: G06F 7/50

Метки: двоичной, избыточной, системе, сложения, счисления, чисел

...значений входных аргументов, а первая группа входов второго двоичного сумматора 2 соединена с шинами 7 положительных значений входных аргументов. Вторые группы входов первого и второго двоичных сумматоров 1 и 2 соединены с выходами т - 2 младших разрядов соответственно первого и второго регистров задержки 3 и 4, Выходы старших (т - 1)-ых разрядов первого и второго регистров задержки 3 и 4 подключены соответственно к третьему и четвертому входам последователь,ного сумматора 5 в избыточной двоичной системе счисления, первый и второй входы которого соединены с выходами старших т разрядов соответственно первого и второго двоичных сумматоров 1 и 2. Выходы последовательного сумматора в избыточной двоичной системе счисления 5...

Вычитающее устройство

Загрузка...

Номер патента: 771668

Опубликовано: 15.10.1980

Авторы: Гингис, Тепляков

МПК: G06F 7/50

Метки: вычитающее

...равно уменьшаемому,то на информационном выходе 9 фиксируетсянулевой код разности. двух чисел, сигнал с де 40шифратора нуля 6 устанавливает триггер знака 7 в единичное .состояние. При этом знакразности двух чисел фиксируется в виделогической "единицы",3 7 И соединен с выходом генератора, второй вхоц второго элемента И соединен с выходом первог элемента ИЛИ, а выход второго элемента И соелицен со счетцым входом первого счетчика, выход "нуль" первого и второго триггера знака соединены со входами первого элемента ИЛИ, выходы "единица" первого и второго триьчера знака соединены со вхолами второго элемента ИЛИ соответственно, выход второго элемента ИЛИ со вторым входом первого эле. мента И. 11 риццип действия этого устройства основанца...

Устройство для параллельного счета количества единиц (нулей) в двоичном числе

Загрузка...

Номер патента: 781811

Опубликовано: 23.11.1980

Авторы: Журавлев, Зайцев, Олеринский, Хамко, Цакоев

МПК: G06F 7/50

Метки: «нулей», двоичном, единиц, количества, параллельного, счета, числе

...устанавливается в одно иэ состояний "Режим 1"или "Режим 2", что и определяет функциониро.ванне устройства.В первом режиме разрешающий потенциалс первого выхода триггера 1 подается на эле.мент И 2, запрещающий потенциал - со второ.го выхода триггера на входы элементов И 3и 4. Элементы И 3 и 4 в этом режиме нефункционируют. Исходное число фиксируетсяна триггерах 5 входного регистра 6, В резуль.тате работы сумматоров 7, объединенных в группы 8 - 11, на триггерах 12 выходного регистра 13 фиксируется двоичный кол, который яв.ляется результатом подсчета единиц исходногочисла. Выдача этого кода происходит в выходные шины устройства, причем все выходныешины, кроме одной (выходной шины 14 младшего разряда), подключены к выходам триг.геров 12....

Устройство для выравнивания порядков чисел, представленных в системе остаточных классов

Загрузка...

Номер патента: 781812

Опубликовано: 23.11.1980

Авторы: Колесницкий, Червяков

МПК: G06F 7/50

Метки: выравнивания, классов, остаточных, порядков, представленных, системе, чисел

...масштабирования число записывается в виде где М - целочисленная мантисса;/И - основание системы счисления;6+и - порядок (при естественной форме записи Й =ф О),.Таким образом, мантисса и порядок записываются целыми числами.П р и м е р 1, В естественной форме чис. ло представлено в виде 0,101101. После введе.Блок-схема устройства содержит регистрыпервого и второго операндов 1 и 2, дешифрато.ры первого и второго операндов 3 и 4, сумматор 5 по модулю Р, элемент И 6, элементЗАПРЕТ 7, шифратор 8, выходной регистр 9,элемент ИЛИ 10, блок 11 управления сдвигом,блок 12 анализа разности порядков.Блок-схема, представленная на фиг. 2, содержит элемент ИЛИ 13, первую и вторую группыэлементов ИЛИ 14 и 15, первую, вторую, третью, 1 очетвертую, пятую...

Устройство для сложения чисел

Загрузка...

Номер патента: 788107

Опубликовано: 15.12.1980

Авторы: Домбровский, Узлова

МПК: G06F 7/50

Метки: сложения, чисел

...рез полусумматор 6 поступает на его выход, Если знаки разные, то на выходе элемента 9 неравнозначности появляется сигнал "1" и сигнал переноса сумматора 4 поступает на сумма.тор 5. При этом сумматор 5 вырабатываег со. ответствующий знак и циклический перенос, который вырабатывается также элементом И 8в случае поступления на вход устройства двух отрицательных чисел, При отсутствии переполне.ния сигнал на выходе полусумматора 6 соответ.ствует сигналу на выходе элемента 9 неравноэиачности. 7 4В этом случае на выходе элемента 9 неравнозначности появляется сигнал "0", который поступает на второй вход полусумматора 6, что обеспечивает прохождение сигнала переноса с сумматора 4 на выход полусумматора 6. Этот сигнал "0" одновременно поступает...

Сумматор с контролем

Загрузка...

Номер патента: 788108

Опубликовано: 15.12.1980

Авторы: Бугаенко, Корнейчук, Носаль, Савченко, Тарасенко, Торошанко

МПК: G06F 7/50

Метки: контролем, сумматор

...1 (гь 1)-го порогового элмента, выход переноса (+1)-го одноразрядно.го сумматора соединен с четвертым инверснымвходом с весом 2 .го порогового элементаи четвертым входом с весом 2 (+1)-го порогового элемента,На фиг. 1 изображена функциональная схема -го и (+1)-го разрядов сумматора; на фиг. 2 - таблица, поясняюшая работу сумматора.Устройство содержит и одноразрядных сумматоров 1, соединенных последовательно цепями переноса. Входь каждого одноразряд. ного сумматора 1 подключены ко входам соответствуюших разрядов операндов. Ко вхо. дам и выходам каждого -го 1и (1+1)-го 1. (+1) одноразрядных сумматоров подключены два девятивходовых пороговых элемента 2. ы+Ь - значения соответственно -го и (+1)-го разрядов входных операндов;- значение...

Устройство для вычисления разности двух чисел

Загрузка...

Номер патента: 788109

Опубликовано: 15.12.1980

Авторы: Воронова, Гингис

МПК: G06F 7/50

Метки: вычисления, двух, разности, чисел

...и 8, выходы которых соединены со входами элемента ИЛИ 9, выход которого подключен ко входам счетчиков 2 и 3, входы дешифратора 4 нуля соедине.45 ны с выходами разрядов счетчика 3, а выход подключен к единочному входу триггера 5 и ко входу элемента И 8, выход счетчика 2 под. ключен к единичному входу триггера 6 знака, прямой выход триггера 6 знака подключен ко входу элемента И 8 и соединен с выходом 12 знака разности устройства, прямой выход триггера 5 подключен ко входу элемента И 7, ус.тановочные выходы счетчиков 2 и 3 и нулевые выходы триггеров 5 и 6 соединены с установоч.ным входом устройства, выходы разрядов счетчика 2 соединены с выходом 1 разности устройства.Устройство работает следующим образом. 4Сигнал записи со входаО исходные...

Устройство для вычитания

Загрузка...

Номер патента: 789992

Опубликовано: 23.12.1980

Автор: Баранов

МПК: G06F 7/50

Метки: вычитания

...элемент ИЛИ 8 на первый вход полусумматора 3, на втором входе которого действует единичный сигнал единичного выхода триггера 4, обеспечивает формиронание на выходе полусумматора 3 нулевого кода, который записывается в соотнетстнующий разряд разности н регистр 1. 50 55 Так продолжается до срабатывания элемента И 7, выходной сигнал которого через элемент ИЛИ 8 поступает на первый вход полусумматора 3 и сбрасывает триггер 4 в нулевое состояние. разности записываются единичные коды только н случае срабатывания элемента И 7, выходной сигнал которогочерез элемент ИЛИ 8 полусумматор 3записывает в соответствующие разрядыразности единичные коды регистр 1.Элемент И 7 срабатывает только в слу,чае наличия в соответствующих разрядах единичного кода...

Параллельный комбинационныйсумматор

Загрузка...

Номер патента: 798827

Опубликовано: 23.01.1981

Авторы: Вълков, Корнейчук, Тарасенко, Цветанов, Цонев

МПК: G06F 7/50

Метки: комбинационныйсумматор, параллельный

...1 в 0, На,прямом выходе триггера 8 появляется Р 0 Рр который через элементы И 24 и ИЛИ 23 появляется на выходе 21 староего разряда группы (так как на втором входе элемента И 24 с шины 10 руправление через элемент НЕ 19 подается логическая единица, а на один из входов элемента И 22 с шины 10 управИ 30 р ИЛИ НЕ 31 и элемента ИЛИ 32 (фиг.2) выходом элемента И 9, к входам которого подключены первая дополнительная шина 10 установка и втораядополнительная шина 11 записьрсумматора. Второй вход элемента И 7подключен к второй дополнительнойшине 11 запись. Прямой и инверсный выходы триггера 8 1-ой группыподключены соответственно к входампервого 12 и второго 13 элементов И.группы, выходы которых соединены свходами элемента ИЛИ 14, К вторымвходам...

Двухразрядный сумматор в коде”m из

Загрузка...

Номер патента: 798828

Опубликовано: 23.01.1981

Автор: Гуменюк

МПК: G06F 7/50

Метки: двухразрядный, коде"m, сумматор

...входов элементов ИЛИ шифраторов2,8 и 9 соответственно;М - количество единицв кодовом слове;Р - основание системы счисления.Выходы элементов ИЛИ являются выходами соответствующих шифраторов2,8 и 9.Матрицы 4 и 7 представляют собойматрицы многовходоных элементов И(фиг,2). Количество входов элементаИ равно 2 М, Входы элементов И матриц4 и 7 соединены с определенными шинами кодов операндов, согласно выбранному алфавиту. Шины кодов операндов соединены с входами матриц 4 и 7.Диагональные шины, объединяющие выходы элементов И, соответствующиходинаковым результатам (учитываяперенос) сложения, соединены с группами матриц 4 и 7.Блоки 5 и б переноса представляютсобой группы из двух элементов ИЛИ,Р входов одних элементов ИЛИ соединены с 1-ми...

Устройство для сложения

Загрузка...

Номер патента: 798829

Опубликовано: 23.01.1981

Автор: Баранов

МПК: G06F 7/50

Метки: сложения

...элементов ИЛИ б и 7 действует нуле вой сигнал прямого выхода триггера 3,Единичный сигнал инверсного выхода триггера 3 поддерживает по первому входу элемент И 5 в открытом состоянии 65 Если в младших ра зрядах первоослагаемого записаны нулевьк. к щы, тона инверсном выходе регистра 1 считывается единичный сигнал, которыйпроходит на выход элемента ИЛИ б и далее на инверсный вход установки вединичное состояние триггера 3, Таким,образом, триггер 3 сохраняет нулевоесостояние, а младшие разряды второго слагаемого переписываются безизменения с выхода регистра 2 наего вход через элементы ИЛИ 7 и И 5,Так продолжается до первой младшей единицы в двоичном коде первогослагаемого которая вызывает появление нулевого сигнала на инверсномвыходе регистра...

Устройство для подсчета количестваединиц b двоичном числе

Загрузка...

Номер патента: 798830

Опубликовано: 23.01.1981

Авторы: Морозов, Сорокин

МПК: G06F 7/50

Метки: двоичном, количестваединиц, подсчета, числе

...строки устройства преобразует коды, поступающиена входы первой ивторой групп еговходов таким образом, что в коде навыходе модуля 7 все единицы сдвинутывправо, а количество единиц в выходном коде равно суммарному количеству единиц во входных кодах. Модули7 соединены между собой так, что йавходы каждой группы входов любого модуля 7 поступает код, в котором всеединицы сдвинуты вправо. В результате преобразования двоичного входного .числа модулями 7 преобразователя 5 на выходе модуля 7 последнейстроки образуется код, в котором всеединицы сдвинуты вправо, а их количество равно количеству единиц вовходном регистре 1.Другой вариант построения преобразователя 5 двоичного кода в уплотненный код показан на фиг. 3.Преобразователь 5 содержит...

Устройство для вычитания издвоичного числа постоянного кода, равного двум

Загрузка...

Номер патента: 800991

Опубликовано: 30.01.1981

Авторы: Гриненко, Жигора, Сычков, Шаехов

МПК: G06F 7/50

Метки: вычитания, двум, издвоичного, кода, постоянного, равного, числа

...элементыИЛИ., НЕ и равнозначности, вход первого разряда устройства являетсяпервым выходом устройства, входвторого разряда устройства соединенсо входом элемента НЕ, выход которогоявляется вторым выходом устройства,вход второго разряда устройства соединен с первым входом первого элемента равнозначности, второй вход которого является входом третьего разряда устройства и соединен с одним извходов первого элемента ИЛИ, другойвход которого является входом второго разряда устройства, выход первого элемента ИЛИ соединен с первым 2 О входом второго элемента равнозначности,. второй вход которого являетсявходом четвертого разряда устройства,выход первого элемента ИЛИ соединенс одним иэ входов второго элементаИЛИ, другой вход которого...

Комбинационный сумматор

Загрузка...

Номер патента: 800992

Опубликовано: 30.01.1981

Авторы: Дербунович, Шатилло

МПК: G06F 7/50

Метки: комбинационный, сумматор

...у которых входы а 3 равны 00 и 11.5 1 0 0 0 0 1 0 0 0 0 1 0 0 0 0 1 0 0 0 0 Таблица 2 1 0 0 -- 0 0 0 1 1 0 0 0 0 1 0 1 1 0 0 1 1 1 0 1 1 О 1 0 1 1 0 1 1 0 1 1 0 О 1 1 0 1 0 0 1 1 0 1 0 1 0 1 0 0 1 0 1 1 0 1 1 0 0 1 О, 1 1 1 1 0 1 0 0 0 0 50 со входами инверсных значении пер .го и второго операндов и входом прмого значения переноса из предыдущего разряда сумматора, входы четвертого элемента И соединены соответственно со входами прямых значений первого и второго операндов и входоминверсного значения переноса из предыдущего разряда сумматора, входы пятого элемента И соединены соответственно со входами инверсного значения 60 первого, прямого значения второгооперандов и входом прямого значенияпереноса из предыдущего разрядасумматора,...

Параллельный комбинационный сумма-top ha приборах c петлей гистерезиса

Загрузка...

Номер патента: 805305

Опубликовано: 15.02.1981

Автор: Баранцева

МПК: G06F 7/50

Метки: гистерезиса, комбинационный, параллельный, петлей, приборах, сумма-top

...входных приборов 1или 2. для реализации описанной функциональной работы соотвЕтствующим образом подбираются величины дополнительных падений напряжения на резисторе 5, рабочее напряжение смещенияна отражателе прибора 3 и величина ебэон генерации и,электронного гистерезиса прибора 3 (например, фиг. 26),При этом (в случае отсутстеия сигнала переноса "1" из предыдущего разряда при двух генерирующих входных 65 приборах 1 и 2) выходной прибор 3остается в состбянии отсутствия генерации (в состоянии "0 ф),Перенос "1" из предыдущего разряда производится с помощью выходногоприбора 4. Выходной прибор 4 переходит в состояние генерации (состояние "1") только при двух генерирующихвходных приборах 1 и 2, начальноерабочее напряжение смещения на...

Арифметико-логическое устройство

Загрузка...

Номер патента: 805306

Опубликовано: 15.02.1981

Авторы: Брюхович, Дуда

МПК: G06F 7/50

Метки: арифметико-логическое

...к выходам элементов ИЛИ 24йи 28, а в третьих столбцах Ьи и - к выходам элементов ИЛИ 25 и 29.Выходы элементов И групп 5. и 6, соответствующие одной н той же логической операции ИЛИ по модулю 16, объединены в одну выходную функцию, Например, ОчО; 1 чО = Оч 1 : 1 ч 1; 2 чО Оч 2 = 2 ч 2; ЗчО = ОчЗ = Зч 1 = 1 чЗ - Зч 2 = 2 чЗ = ЗчЗ = 2 ч 1 = 1 ч 2. Поэ.тому число выходов каждой из групп 5 и б равно четырем (ео - е 3, ЧО - ц 3) и они подсоединены соответственно к первым входам элементов ИЛИ 30 и 40 И 31-33 блоков .11 и 12 вывода информации.Выходы элементов И групп 4 и 7, соответствующие одной и той же логической Операции И по модулю 16, объе динены в одну выходную функцию. Например, 0 0 = 0 1 = 1 0 = 2 0 02=30=03=21=12 1 1=1 3= 3 1; 2 2=2.33...

Устройство для контроля сумматора

Загрузка...

Номер патента: 805317

Опубликовано: 15.02.1981

Авторы: Андреасян, Каграманов, Кучукян, Сароян, Сарьян

МПК: G06F 11/14, G06F 7/50

Метки: сумматора

...с нечетными входами.2.1, 2.3, 2.5,. ,2(п) устройства, другие входы вс нечетными выходами 4 О 4.1, 4.3, 4.54.(п) блока 5 Формирования дополнительных сумм а выходы - с входами элемента ИЛИ 6.Первые 2 п входов блока 5 соединены с входами 7 (7.1, 7.2, 7.37.2 п), 45 а (2 п+1)-ый вход - с входом 8 устройства. На входы,7 поступают входные операнды, а на вход 8 - перенос с предыдущих разрядов. В состав устройства входит также второй блок 9 сло- у жения по модулю два, входы которого соединены с выходами 4 (4.1, 4.2, 4.34.п) блока 5, а выход - с (и+1)-ым входом блока 1. Выходы 10 и 11 являются соответственно первым и вторым выходом устройства.Устройство работает следующим образом.Операнды и перенос с предыдущих разрядов поступают на блок 5....

Вычитающее устройство с контролем

Загрузка...

Номер патента: 807274

Опубликовано: 23.02.1981

Авторы: Корнейчук, Моллов, Тарасенко, Торошанко, Цонев

МПК: G06F 11/14, G06F 7/50

Метки: вычитающее, контролем

...Ь и заема 0 и выходом разности, В 1-го разряда, вход с весом - 1 подключен ко входу уменьшаемого Р , а вход с весом -2 к выходу заема 0 1-го разряда. Веса входов второго порогового элемента 3 равны -1, -1, +1, -1, +2, причем входы его с весом - 1 соединены со 40 входами вычитаемого Ь и заема Ои выходом разности В 1-го разряда, вход с весом +1 подключен ко входу уменьшаемого 0, а вход с весом +2 к выходу заема О 1-го разряда. Выхо ды первого и второго пороговых элементов 2 и 3 всех разрядов соединены совходами многовходового элемента ИЛИ 4, выход которого является контрольным выходом ВУ.5 О Устройство работает следующим образом.Входь первого и второго пороговых элементов 2 и 3 подключены таким образом, что при появлении ошибки на...

Одноразрядный десятичный сумматорвычитатель

Загрузка...

Номер патента: 807275

Опубликовано: 23.02.1981

Автор: Дубовец

МПК: G06F 7/50

Метки: десятичный, одноразрядный, сумматорвычитатель

...переноса сумматора-вычитателя 7 и с выходами трех его старших разрядов. Влок 13 коррекци содержит полу- сумматор 14, элемент ЛИ 15, одноразрядный сумматор 16, э емент И-ИЛИ-НЕ . 17, полусумматор 18 и элемент,К-ИЛИНЕ 19. Выход заема двЬичного сумматора-вычитателя 7 соединен с выходом заема 20, а выход бло а 12 Аормирования десятичного перен са с выходом переноса 21 десятично о сумматоравычитателя.Выходы первого, вт рого, третьего и четвертого разрядов суммы 22-25 десятичного сумматора вычитателя соединены соответственно е выходом младшего аз я а воичного с ато а-выр р умм рчитателя 7, полусуммаора 14, одноразрядного сумматора 16 элементаИ-ИЛИ-НЕ 19 (выходы и усумматора 14,одноразрядного суммат ра 16 и элемента И-ИЛИ-БЕ 19 образу т...

Суммирующее устройство

Загрузка...

Номер патента: 807276

Опубликовано: 23.02.1981

Автор: Ромадин

МПК: G06F 7/50

Метки: суммирующее

...вправо, сдвигом влево суммирующего устройства, а выход соединен со счетным входом счетного триггера, установочные. входы. которого подключены ко входу 1-го разряда второго операнда суммирующего устройства.На чертеже представлена схема 1-го разряда суммирующего устройства.устройство содержит счетный триггер 1, элемент 2 И-ЗИЛИ 2, одноразрядный сумматор 3, элемент 4 неравнозначности.В счетном триггере применен триггер типа В 5 Т, у которого установочные входы используются для парафазного приема исходной цифры операнда А (А ), а счетный вход используется дважды при сложении с цифрой операнда В и при сдвиге результата суммировайия 5. Элемент 2 И-ЗИЛИ в цепи счетного входа счетного триггера вырабатывает раздельно сигнал дополнения до полной...