G06F 7/50 — для сложения; для вычитания

Страница 2

Параллельный ферритодиодный вычитатель

Загрузка...

Номер патента: 172560

Опубликовано: 01.01.1965

Авторы: Волковицкий, Мамчиц

МПК: G06F 7/50

Метки: вычитатель, параллельный, ферритодиодный

...зуется замкнутая цепь тока, которая зависит от того, на каких выходных обмотках возник импульс напряжения, то есть от исходного кода. При этом ток протекает по шине А, если имеет место займ из последующего разряда, или по шине Б в противоположном случае.Последовательное соединение обмоток внутри каждого разряда произведено в соответствии с логическими функциями вычитателя.Возникший ток производит запись единицы в выходной сердечник в том случае, если соответствующая цепь содержит обмотку записи этого сердечника.П р и м е р: 110 - 11=011. Предварительно в состоянии 1 должны быть входные сердечники С 2, С 4, Сб, С 9, С 11 и С 15. При считывании тактом 1 (ключ КЛ открыт) потечет ток в цепи УЗ(С 2) - Д 7 - к 7(СЗ) - УЗ(С 4) - УЗ(Сб) - Д 9...

Асинхронный сумматор

Загрузка...

Номер патента: 173033

Опубликовано: 01.01.1965

Авторы: Вартанов, Ладари, Мнацаканов

МПК: G06F 7/50

Метки: асинхронный, сумматор

...первого этапа подаются высокие уровни, вырабатывает, в свою очередь, высокий уровень. Этот уровень, пройдя через ряд элементов И, принадлежащих данной группе церцрго. типа, останавливается перед элеменру-:жЦ, который соответствует концу групп;. На этом процесс выделения каждой группы первого типа считается законченным, Очевидно, что поскольку все группы первого типа начинают выделяться одновременно, то последней выделится наиболее длинная из них. Тогда, фиксируя конец процесса выделения наибольшей группы первого типа, получают конец процесса разбиения и приступают к реализации третьего этапа, для рассмотрения которого служит специальная логическая схема СКР.Входами схемы СКР служат выходы всех элементов И, которые обозначены К., Кз...

Параллельный накопительный десятичныйсумматор

Загрузка...

Номер патента: 173034

Опубликовано: 01.01.1965

Авторы: Вишневский, Койфман

МПК: G06F 7/50

Метки: десятичныйсумматор, накопительный, параллельный

...А+В) 10 (теперь А=7, В=5), то в ячейке, получается число А+В - 10. Один импульс переноса должен быть передан в ячейку старшего разряда. Для этого служит устройство 2 формирования импульса единицы переноса, которое выполнено на двух ферромагнитных кольцах с прямоугольной петлей гистерезиса.Кольца содержат по четыре обмотки. Обмотки 11 и 12 на кольце 10 - считывающие, обмотка И - записывающая, обмотка 14 - выходная. В кольцо 15 запись информации осуществляется при совпадении полутоков в обмотках 1 б и 17, обмотка 18 - считывающая, с обмотки 19 снимается выходной сигнал-импульс единицы переноса в старший разряд. 5 1 О 15 20 25 зо 35 о 45 50 Импульсы с выхода 20 ячейки поступают в обмотку И, с выхода 21 в обмотку 17, В обмотки 12 и 18...

Комбинационный двоичный сумматор-вычитатель

Загрузка...

Номер патента: 174438

Опубликовано: 01.01.1965

Авторы: Осадчий, Чистов

МПК: G06F 1/00, G06F 7/50

Метки: двоичный, комбинационный, сумматор-вычитатель

...ИЛИ на выходе, подключенных к выходам второй и третьей схемы ИЛИ - НЕ. 10 Устройство содержит две последовательновключенные схемы неравнозначности (обведены пунктиром), каждая из которых содержит три логических элемента ИЛИ - НЕ 1 - 3 и один элемент ИЛИ 4. (В практичес кой схеме элемент 4 можно исключить, построив схемы только на элементах ИЛИ - НЕ с дополнительными выходами). Уменьшаемое а, и вычитаемое Ьпоступают на вход первой схемы неравнозначности, а заем и,из младшего разряда и выходной сигнал разности 1 Г,. - (а,Ь,+ а,Ь ) - на входсхемы неравнозначности, Результирусигнал разности вычисляется по форФормирование сигнала заема п, в разряд осуществляет элемент б (в сл читания он подключен к выходам бКорректор Л. Е. Марис едактор...

174439

Загрузка...

Номер патента: 174439

Опубликовано: 01.01.1965

МПК: G06F 1/00, G06F 7/50

Метки: 174439

...работу сумматора в режиме сложения. Остановимся на случае, когда отсутствует единица переноса из младшего разряда и в данном разряде сигнал переноса также не возникает. Пусть в средней ячейке 1 хранится число 4 (фиг. 2, и) а на вход установки единицы среднего триггера 2 поступает импульс и фаза которого соответствует числу 3 (фиг, 2,в). При подаче команды сложения на входы установки нуля всех триггеров поступает несколько сдвинутый во времени одиночный импульс (фиг. 2, б), фаза которого соответствует числу О. В результате на выходах этого триггера 2 (фиг, 2, д) и средней схемы 3 (фиг. 2,е) отсутствуют импульсы, соответствующие числам 1, 2, 3 тактовой последовательности. Из фиг. 2,ж, на которой представлен процесс изменения напряжения...

Способ сложения двоичных чисел

Загрузка...

Номер патента: 176724

Опубликовано: 01.01.1965

Авторы: Агдгомелашвили, Ладари, Мнацаканов

МПК: G06F 7/50

Метки: двоичных, сложения, чисел

...умножения, которые не имеют значений, раты 1 ьтх единице на одинаковых наборах. Поэтому моукно утверждать, что одновременно в г-х и (г+1)-х разрядах величин (1)и (2) единицы встретиться не могут.Тогда, если в г-х разрядах (1) и (2) одновременно содержатся единицы, то в ближайших старших разрядах величин (1) и (2) может наблюдаться только один из следующихдвух случаев:дг+1=0 и Р;+1 О;ргг =1 и Р;+, - О,Два других случая исключаются согласно изложенному.Если имеет место первый случай, то в(г+ 2)-х разрядах может наблюдаться любаякомбинация единиц и нулей.Во втором случае в (1+2)-х разрядах будут опять иметь место вышеуказанные первыйили второй случаи и т. д.Дальнейшее описание способа для большейнаглядности продолжим на примере....

182409

Загрузка...

Номер патента: 182409

Опубликовано: 01.01.1966

МПК: G06F 7/50, G06G 7/14

Метки: 182409

...которыми включены источники напряжения. Это обеспечивает упрощение схемы и согласование уровней входного и выходного сигналов,На чертеже показана принципиальная схема предлагаемого устройства.Каждый элемент цепочки 1 сквозного переноса представляет собою переключатель тока на двух транзисторах, выполненных на триодах 2 и 3, базы которых соединены с полусумматорами соответствующих разрядов, реализующих функции Переключаемый в данном разряде ток являтся током переноса в этот разряд из предыущего младшего разряда. Выходом каждого лемента цепи сквозного переноса является оллектор триода 2, к которому подключен также выход устроиства, реализующего сигнал переноса из данного разрядаСп= ХпУпСмещение уровней выходных сигналов по отношению к...

Одноразрядный сумматор

Загрузка...

Номер патента: 184517

Опубликовано: 01.01.1966

Авторы: Мансуров, Ржанова

МПК: G06F 7/50

Метки: одноразрядный, сумматор

...устройства, по ная на базе элемента с логикой НЕ - где единице соответствует низкий ур сигнала, а нулю - высокий уровень.Рассмотрим работу схемы на следующем примере.Пусть на входы 1, 2 и агаемые а=1, в=1, с=0. Н олучить на выходе 4 сумму 5=0 оде 5 - перенос Р=1.В этом случае па входы б и 7 инверсных значений а и в слагаемых будут поданы высокие уровни, соответствующие 0, и транзисторы 8 и 9 окажутся закрытыми.Путь тока через сопротивления 10 и 11 будет закрыт, в точке 12 и на выходе 5 переноса образуются низкие уровни, соответствующие 1,Низкий уровень точки 12 вызовет отпирание транзистора 13, а поскольку транзистор 14 также будет открыт низким уровнем на входе 15 (с = 1), то образуется цепь тока через транзистор 14, транзистор 13 и...

Комбинационный двоичный сумматор

Загрузка...

Номер патента: 185573

Опубликовано: 01.01.1966

Авторы: Бродзели, Джорджишвили, Институт, Мучиаури, Шаповалова, Элизбарашвили

МПК: G06F 7/50

Метки: двоичный, комбинационный, сумматор

...разряда, 185573На другой вход схемы 8 ИЛИ линии па 1 аллельного переноса подается сигнал с выхода элемента 3 ЗАПРЕТ переноса схемы 6равнозначности.Окончательная сумма формируется при помощи схемы 9 окончательной суммы, котораясостоит из двух элементов 10, 11 ЗАПРЕТи схемы 12 ИЛИ.На меченый вход элемента 10 подводится сигнал с выхода схемы 8 ИЛИ младшего разряда - линии параллельного переноса, на запретный вход того же элементавыход элемента 7 ЗАПРЕТ данного разряда линии параллельного переноса. На запретный вход элемента 11 ЗАПРЕТ подводитсявыход схемы 8 ИЛИ данного разрядалинии параллельного переноса; на меченыйвход того же элемента - выход схемы 13ИЛИ, входы которой соединены с единичными выходами триггеров 1 и 2 регистров....

188151

Загрузка...

Номер патента: 188151

Опубликовано: 01.01.1966

МПК: G06F 7/50

Метки: 188151

...5 );О)кцость Осущсст 3 епия пз то)1 же устрОЙствс ускореппои ясси)1 и 5 ции при )иииз)ыых ДОНОписльиых 221 ратях Оооруд 0132 НИ 51.Рассмотрим - олок 1 сумматора, изображсппого пз фиг. 2. М;адппе р выходных ка ялов 26 комбинации части бокя подключеныи мздшим р разрядам регистра;) хрянепия промежуточных результатов того жс блока тяк, кяк это было описа о Быпе, Следующие р выходных каналов 27 комбинационной части 4) 0 окс ПОДК.почсиы к еле 3 Опим Р Рс 13 Р 51 Дамр(пстра 5 хранеиия промежуточных рсзульта- ТО 3, с ТсКЖЕ Чвр(.З СХСХЬ 28 29 СОВПдсиия и собирзтельпыс схемы 30, 31 подключены к и -)1 3 х О,с ко.1и с ц и О и О и ч я ст и ( ) -1 Г) 50 блока 12. Следующие р ияходпых кзпаловкомбииациопой сс -го блока подсоединеиы к следуОщи) р...

188753

Загрузка...

Номер патента: 188753

Опубликовано: 01.01.1966

Авторы: Ейбли, Иванов, Никитин, Шамашкин

МПК: G06F 7/50

Метки: 188753

...вычитаемого одинаковы, то вычитаемое сохраняется в прямом коде. 1. Поразрядное вычиуние двух чисел бр. 5 р. 4 р, Зр. 2 р, 1 р.- 0 1 0 1 0 0 0 0 1 0 1 1ф2. Определение единиц переносов в каждыйиз разрядов.5 р. 4 р. Зр. 2 р. 1 р,1 0 1 0 00 1 0 1 1 Перенос в 1-й разряд всегда равен нулю.Определенные переносы во все разряды составляют 2-й промежуточный результат:010110.Поступление нуля переноса в 6-й разрядсвидетельствует о том, что знак разности одинаков со знаком уменьшаемого, так как положителен, а сама разность должна получитьсяв прямом коде,3, Поразрядное вычитание из 1-го промежуточного результата 2-го промежуточногорезультата,бр. 5 р. 4 р. Зр. 2 р. 1 р.0 1 1 1 1 1 1-й результатО 1 0 1 1 О 2 й результат0 О 1 0 0 1 разность в прямом...

Устройство для сквозного переноса

Загрузка...

Номер патента: 179089

Опубликовано: 01.01.1966

Автор: Кушнер

МПК: G06F 7/50

Метки: переноса, сквозного

...Управляющие входы 21 вторых переключателей тока в каждом разряде (на транзисторах 9 14) соединены с выходами логических устройств типа ИЛ 1 Л или И (на чертеже не указаны) в зависимости от четности разряда. В данном случае на (и - 1) и (и+1) разряды поступают сигналы Л, т Ьг и .Х Ул+т, а на и-ый разряд - сигнал Х,+ У, Наличие тока в шине переноса 7 после п-го179 О 89 Предмет изобретения рЯл Составитспь Л. Зазирова 1 актор Л. А, Утехина скред Т, П. Курилко Корректоры; С, Н. Соколова и Ю. М. федуловаЗаказ 579/6 1 ярак 1000 формат бум, 6090/а Объем 0,21 изд, л. ПодписноЦ 11 ИИПИ Комитета по делам и,обрит иий и открытий при Совете Министров СССРМосква, 11 ептр, пр. Серова, д. 4 ипография, пр. Сапунова,(четного) разряда соотвегствует...

Устройство определения разности двух чисел

Загрузка...

Номер патента: 179990

Опубликовано: 01.01.1966

Авторы: Александров, Терешков, Хмелевской

МПК: G06F 7/50

Метки: двух, разности, чисел

...К,=1 в = О, то ",1,Р 1;д =0 и ьалссимается со средней схемы совпадения 3, подсоединенной к нулевому разряду.Импульс установки О, подаваемый по входу б, служит для первоначальной установкирегистра и триггеров 4 и 5. Зтот импульс, проходя через схему 11 ИЛИ запускает блокинг-генератор 12, переводящий сердеч;цкирегистра в состояние О. Задержанны линией 13 задержки импульс ца 5 мксек откроетключ 14, ц конденсаторы четырехполюсниковсвязи регистра разрядятся на землю,Число К непосредственно записывается в верденики рсГцстра11 ГОзициоццо-десятичном коде.Число К, и после,сосительно.; коде засп,сь 1- зется с помощьо бгокспг-генератора 12 1.5 ключа 15 прямого счета, подсоедиепссого через линию 1 б задержки. Импульсы кода числаКв сдвигают...

Б. с. березкинсумматор

Загрузка...

Номер патента: 181391

Опубликовано: 01.01.1966

МПК: G06F 7/50

Метки: березкинсумматор

...показана на чертеже,В первом цикле работы сигналы разрядных слагаемых н перенося из младшего разряда поступают по входным шинам нд входы схем У ОорязОВя пня рязр 51;ных с),мм, 1 тяктке нд Входы схем ИЛИ 2. С выхода схем ИЛ 1: 2 эти сигналы проходят нд )ход мдткорнтр- НОГО ЭЛЕМ ЕНТЯ 3, и и ХОМСПТ Н 051 В,)СПН 5 НХ НД его выходе открыл)астся с.;с ма со)п)лений 4, на Выхолс которой образуется сипгдл переноса В следующий разряд, О;повременно происходит образование разрядных сумм и схемах 1, которые через схемы ИЛИ 2 пр мажоритарный элемент 3. К момен ння истинного значения разрядной шгходе мажоритарного элемента 3 5 пдлсшй 4 запирается и подачей соо цсй команды отпирается схема сов с выхода которой сигнал суммы п необходимое устройство....

Интегрирующее устройство

Загрузка...

Номер патента: 190666

Опубликовано: 01.01.1967

Автор: Фомушкин

МПК: G06F 7/50, H03K 23/54

Метки: интегрирующее

...выхода 34 при поступлении импульсов на вход 2 через ячей ки 17,18;13,14;9,10;5,6 и 1,2. Суммарное число единиц в двух кольцевыхрегистрах однозначно определяется коэффициентом счета устройства и в рассматривае мом случае равно 3.При поступлении одного импульса на вход 3 б каждая записанная в регистрах единица сдвигается на разряд вправо (влево).В общем случае, при продвижении единицы из к разряда одного кольцевого регистра в к+1, к - 1 разряд одновременно происходит продвижение единицы из п - к разряда второго регистра в п - к - 1, и - к+1 разряд, где и - число разрядов каждого кольцевого регистра, причем общий для двух регистров разряд считается нулевым. Кратность счета устройства составляет и+1,При подаче импульса на вход 3 б (режим...

194417

Загрузка...

Номер патента: 194417

Опубликовано: 01.01.1967

МПК: G06F 7/50

Метки: 194417

...1, 2, 3, и 4 и соответственно 5,б, 7 и 8 с расположенными на ннх обмоткамисоставляют две половины сдвоенного переключателя, На вход первой половины переключателя (клемма 9) подается прямой сигнал переноса из предыдущего разряда; навход второй половины переключателя (клемма 10) подается инверсный сигнал переносаиз предыдущего разряда,Сердечники 11 и 12 образуют одноразрядный регистр суммы.На каждом сердечнике расположены обмотки начальной установки 13, записи 14 и рас аос l асс / асс ( / аос . аос " ,асс (аос / аосасс ( /аос / асс/абс, ( Р - перенос в старший ра слагаемое, 6 - второе сл194417 Предмет изобретения 71 12 2 Г 7 ставителв Л. А, МасловТехред Т, П. Курилко ррекгоры: Е. ф, Полионова и Г, И, Плешакова Редактор Л. А....

Одноразрядный двоичный сумматор

Загрузка...

Номер патента: 197281

Опубликовано: 01.01.1967

Авторы: Маслов, Московский, Потапов

МПК: G06F 7/50

Метки: двоичный, одноразрядный, сумматор

...предыдущего ра:1- 5ряда Л; 1, разнесенные по тактам Ь, г.,Последовательность поступления в сумматорслаГасх 1 ь 1 х и переноса В тс 1 спие цикла Вычисления ОднОГО 1 зазряда з 10 жет Оыть произБОльНОЙ. 10Ячейка 11 с комис;1 сац;ю 5 шым сердс:пшкомслужит для образования суммы 5 Импульспереноса в следующий разряд Л, снимаетсяс шины 12. На шины 13 и И по такту 1, подВОДЯТСЯ СООТВЕТСТВЕННО ИМПУЛЬСЫ УСТаНОВКИначального состояния и импульсы считывания суммы.Работу сумматора удобно рассмотреть приАг =Лю -- Л; 1 =.По такту гг происходит установка начального состояния сумматора, т. е. по шине 13в ячейку 8 записывается 1, а в ячейку 9 -0. При этом, если в результате предыдущих вычислений в ячейке 9 была записана, то благодаря компенсац 11 онному...

200895

Загрузка...

Номер патента: 200895

Опубликовано: 01.01.1967

МПК: G06F 7/50

Метки: 200895

...в выходной цепи такого элемента так же, как и во входных цепях, может принимать значения 1 или О. Обозначим через О первый порог, а через Оз - второй порог срабатывания, причем Ое -=- О,. Если суммарное входное воздействие порогового элемента не меньше О, и не боль=1, если 6 (";.,8 зсесли, х,. (6 или .) О,т сигнал на выходе элемента,суммарное входное воздействие элемента. зрядный сумматор на тпорогового элемента 11, порогового элемента= 3, порогового элеменОе=2, цепей 4 и б дляпервого и второго слагаа переноса из младшегвыходной цепи 7 и цепиразряд,азрядный сумматор работает следуюразом.дные цепи 4 б б повующих разрядов пех, а танке сигнал песеднего разряда. ВРедакт Заказ 3077/2 Тираж 535Ц 11 ИИПИ Комитета по делам изобретений и...

Параллельный накапливающий сумматор со сквозным переносом на феррит-транзисторныхячейках

Загрузка...

Номер патента: 203320

Опубликовано: 01.01.1967

Автор: Васильев

МПК: G06F 7/50

Метки: накапливающий, параллельный, переносом, сквозным, сумматор, феррит-транзисторныхячейках

...для обращения кода чисел, поступающих на вход сумматора (ячейки 1, 2, 3), триггера на ячейках 4, 5, б, 7 для образования поразрядной суммы по формуле: Кроме того, в состав каждого разряда сумматора входит ячейка сквозного переноса 8 для образования переноса в следующий старший разряд по формуле:5е = с(аЬ + аЬ) + аЬ.Сигнал сквозного переноса подается наклемму 9. С клеммы 10 сигнал сквозного переноса подается на старшие разряды. На 0 клемму 11 подается сигнал подмагничивания,Клемма 12 служит для установки на нульсумматора, Клемма 13 является входом разряда. По клемме 14 производится установка в нуль схем обращения кода, На клемму 15 по дается сигнал считывания обратным кодом, апо клемме 1 б - сигнал считывания прямым кодом.Выход ячейки 10...

Двоичный последовательный сумматор на феррит-диодных элементах

Загрузка...

Номер патента: 204685

Опубликовано: 01.01.1967

Авторы: Кравченко, Марчук, Чирков, Шауман

МПК: G06F 7/50

Метки: двоичный, последовательный, сумматор, феррит-диодных, элементах

...ус+ А 1 где Е,. - цифра суммы -го разряда; 55Х УгА - цифры 1-го разряда слагаемых;Х У; - инверсии цифр ко разряда слагаемых;5и 5,. - перенос из -1 и 1 - разряда.605 ги 5,. - инверсия переноса из -1 и с -- разряда,Сумматор образован из двух схем разноименности (элементы 19 - 22 и 23 - 2 б) и схемы образования переносов. 65 Двоичные коды слагаемых поступают на входь 1 Х и У последовательно, начиная с младших разрядов,Если значения складываемых разрядов оооих слагаемых оавны нулю, на входы Х и У импульсы записи пе поступают. Тогда по второму такту:на выходе элемента 19 первой схемы разноименности и на выходе элемента 27 импульсов не будет. В этом случае, если при сложении предыдущих разрядов возник переносе, то от элемента 28 в первом такте...

206156

Загрузка...

Номер патента: 206156

Опубликовано: 01.01.1967

Автор: Киселев

МПК: G06F 7/50

Метки: 206156

...шины,Так как в каждом разряде в данный моментвремени может существовать лишь один изсигналов Н, П или Е, то при каждой операции сложения разрядная триада ключей обес 20 печивает подключение выходной точки либо кшине +У, (Н,. = 1), либо к шине - У,(П, =1), либо к выходной точке предыдущегоразряда (Е, =13.В соответствии с принятыми значениямипотенциалов для значений нет переноса иесть перенос можно видеть, что схема реализует необходимое логическое выражениедля сигнала переноса:lЦаг. 2 Составитель В, Н. Жовинский Тсхрсд Л. Я, Бриккер Коррек Редактор ы: С, ф. Гоптаренко и С. А. Башлыкова орок Заказ 4603/13ЦНИИПИ Комитета Тираж 535елам пзооретепий и открытий при Сове Москва, Центр, пр. Серова, д, 4 ПодписноеМинистров СССР Типография, пр,...

Параллельный накапливающий сумматор на трехвходовых параметронах

Загрузка...

Номер патента: 206168

Опубликовано: 01.01.1967

Авторы: Зенин, Сергеев

МПК: G06F 7/50

Метки: накапливающий, параллельный, параметронах, сумматор, трехвходовых

...в третий разряд каждой группы входит три синхронизирующихпараметрона 23.Кроме того, во втором разряде каждойгруппы сумматора имеется параметрон 24,реализующий функцию ИЛИ. Параметроны2, 3, 22 во всех разрядах групп реализуютмажоритарную функцию трех переменных, такую же функцию реализует параметрон 1 впервом и во втором разрядах.В третьем разряде каждой группы параметрон 1 реализует функцию И.При появлении числа на входах 10 - 15 втечение первого периода синхронизации впределах каждой группы производится суммирование без учета переноса из предыдущихгрупп. Если такие переносы появляются, тополученные ранее промежуточные трехразрядные суммы корректируются в последующиепериоды синхронизации. Процесс суммирования заканчивается тогда, когда...

Накапливающий сумматор с фиксацией ошибкипереноса

Загрузка...

Номер патента: 208338

Опубликовано: 01.01.1968

Авторы: Ладари, Чхеидзе

МПК: G06F 11/16, G06F 7/50

Метки: накапливающий, ошибкипереноса, сумматор, фиксацией

...14 или 1 б и собирательной схемы 1 б, т, е, линия задержки 18 обеспечивает подачу сигнала на вход соответствующего ему элемента неравнозначности 17 одновременно с ожидаемым поступлением сигнала с выхода соответству ющей собирательной схемы 1 б.Выходы всех элементов неравнозначности 17 подключены ко входу 19 сборки.Перед началом работы в сумматоре может содержаться результат предыдущей опера ции, а триггер 8 находится всегда в нулевом положении. В результате высокий уровень с выхода линии задержки 7 поддерживается на соответствующих входах группы схем совпадения 2. 40Поступление на сумматор числа, которое должно сложиться с его содержимым, сопровождается засылкой импульса на счетный вход триггера 8. Поскольку слагаемые поступают...

209845

Загрузка...

Номер патента: 209845

Опубликовано: 01.01.1968

Авторы: Арзамасцев, Сидоров

МПК: G06F 7/50

Метки: 209845

...запоминание пропавшей единицы переноса на следую/ 60 щий такт (ск +2-.)с,1=1 (до того момента, когда (ет+ и-)1+1= О, Таким Образом осуществляется циклическое запоминание переноса с корректировкой возникшего искажения разрядной информации. 65 3(а+ )с 1 - ВтОРОй ПЕРЕНОС В СтаРШИй 5разрядный сумматор в период времени 1,+ т.Перенос в старший разрядный сумматор осуществляется в соответствии с выражением 10(Ь)Е / (/Ек)Е-; 1 // (сЕкк )с 1 - (сЕ/с+ ")с 1 которое реализуется на элементе 9 и диодной сборке 8.При использовании предлагаемого разряд ного сумматора в устройстве, изображенном на фиг, 2, для реализации задачи вида 5 =://, приперенТперпод, Тперен время20 сквозного переноса, необходимое для получе- НИЯ ОКОНЧатЕЛЬНОГО рЕЗуЛЬтата;...

217717

Загрузка...

Номер патента: 217717

Опубликовано: 01.01.1968

Авторы: Карпов, Лебедев

МПК: G06F 7/50

Метки: 217717

...заносятся в регистры 4 и б, при этом триггеры 6 и 7 устанавливаются в исходное 30 состояние. Вычитающие импульсы от генера3тора 1 через открытые схемы И 2 и 3 поступают в регистры-счетчики 4 и б. Регистр, в котором записано меньшее число, раньше установится в нулевое состояние. Считая число в регистре 4 уменьшаемым, можно рассматривать триггер б как триггер знака минус, так как если первый регистр раньше устанавливается в нуль, то разность отрицате,п.- на, а триггер 7 соответственно - триггер знака плюс. Предположим, что сначала на нуль установился регистр 4, тогда триггер б срабатывает, указывая, что разность отрицательная, закрывает схему И 2, открывает схему И 8. Число импульсов, равное разности чисел, поступает через схему И 8 и...

Устройство для формирования сигналов переноса

Загрузка...

Номер патента: 218532

Опубликовано: 01.01.1968

Автор: Березовой

МПК: G06F 7/50

Метки: переноса, сигналов, формирования

...значений разрядов накапливаю щего сумматора, значений разрядов поступаю. щего слагаемого и сигналов переноса, что повышает быстродействие сумматора,На чертеже представлена схема устройства для двух разрядов сумматора,Устройство содержиг триггеры 1 и 1 т сосчетным входом, элементы 2 и 21 11 на три входа, элементы 8 и 3 11 Л 11 на три входа, элементы 4 и 41 ИЛ 11 на два входа и эле.5 менты задержки 5 и 5, Тактовый сигнал подается одновременно с подачей, второго слагаемого. Работа всего разряда в целом описывается известными соотношениями для одноразрядного двоичного сумматора. Устройст.10 во для формирования сигнала переноса выдает сигнал переноса в старший разряд, если на выхсде триггера 1 существует единичный сигнал, при этом...

Накапливающий параллельный сумматор с запоминанием переносов

Загрузка...

Номер патента: 219895

Опубликовано: 01.01.1968

Автор: Левицкий

МПК: G06F 7/50

Метки: запоминанием, накапливающий, параллельный, переносов, сумматор

...незначительному усложнению устройства,Схема сумматора приведена на чертеже,10 Схема содержит триггер 1 со счетным входом, элементы И 2, 3 и 4, тактовую шину 5на ввод слагаемых, элементы ИЛИ б и 7,схему 8 формирования импульсов переноса,элемент 9 задержки, тактовую шину 10 коман 15 ды на запоминание переносов и тактовую шину 11 команды на пропускание импульсов переносов.Схема работает следующим образом.На шины 5 и 10 поступают тактовые сигна 20 лы ввода слагаемого. В случае появления навыходе триггера и схемы формирования импульса переноса последний через элемент задержки 9 и элемент И 3, которые образуюткольцо для регенсрации импульса переноса,25 поступает снова на элемент задержки для выдачи его в следующем такте. После каждоготактового...

Двоично-десятичное суммирующее устройство

Загрузка...

Номер патента: 220631

Опубликовано: 01.01.1968

Авторы: Коновалов, Коротаев, Лев

МПК: G06F 7/50

Метки: двоично-десятичное, суммирующее

...П 1 и через элемент 14 ИЛИ и один из клапанов 15 или 1 б поступает на вход счета по +1 или- 1 регистра П. Сигнал с выхода элемента задержки 9 поступает на вход схемы 21 возбуждения адресов, формирующей адрес ячейки результата.Перед появлением кода на выходе усилителей считывания 22 - 25 сигнал с выхода элемента задержки 10 гасит содержимое второго - четвертого разрядов регистра 11. Прочитанный код принимается в триггеры 2 - б регистра П через клапаны 2 б - 29 по сигналу с источника 30 сигнала приема результата. В триггер б принимается разряд переноса результата, в триггер 5 - 2 - разряды 8, 4, 2 результата в коде 8421. Первый разряд в коде результата отсутствует, так как при сложении (вычитании) четных чисел этот разряд всегда равен...

Параллельный сумматор

Загрузка...

Номер патента: 220634

Опубликовано: 01.01.1968

Автор: Зубков

МПК: G06F 7/50

Метки: параллельный, сумматор

...единицы переноса Р, и ее отрицания Р,.В исходном состоянии регистры 13 - 15 выполняют роль элементов памяти, Сигналы на шинах 23 и 34 блокируют возможность поступления на входы всех регистров сигналов, изменяющих их состояние.Сложение в сумматоре производится за два такта.В начале первого такта на шину 1 б подается управляющий сигнал, переключающий регистры 13 и 14 в режим кодово-позиционной схемы. Одновременно (или с некоторым сдвигом во времени в ту или другую сторону, но не раньше начала первого такта) на шину 2 З подается управляющий сигнал, разрешающий поступать на входы регистры 13 и 14 уровней, соответствующих следующим логическим фун кциям (аргументами которых являются сигналы на шинах 17 - 22, 45 и 4 б); функции СВ+ +СВ,...

Устройство переноса для двоичных сумматоров

Загрузка...

Номер патента: 221393

Опубликовано: 01.01.1968

Авторы: Всесоюзный, Пчахч

МПК: G06F 7/50

Метки: двоичных, переноса, сумматоров

...1 и соответственно выполняются следующие условия: (А,В,+А,В;)Р=.1 для элементов 7 (по входу 14) и (А,В, + А,В,) Р = 0 для элементов 8 (по входу 15). Указанные условия означают появление положительного минимума напрякения на выходе повторителя 7 и установление низкого (нулевого) уровня на выходе 8,Если разрешение на перенос 1 имеется для группы последовательных разрядов, то в подготовительном этапе цепь переноса будет состоять из диодов 2 и 1, включенных в проводящем состоянии, Импульс переноса 1, возникающий в одном из младших разрядов, распространяется по указанной цепи переноса с большой скоростью и завершает свой путь перед разрядом, для которого (Л; В, + А, В,) =О, и диод 1 оказывается запертым.При этом имеет место...