Патенты с меткой «кода»

Страница 57

Преобразователь двоичного кода в код по модулю к

Загрузка...

Номер патента: 1732472

Опубликовано: 07.05.1992

Автор: Музыченко

МПК: H03M 7/18

Метки: двоичного, код, кода, модулю

...)-й элемент запрета соединен входами: прямым - с выходом многопороговогоэлемента с порогом ). К, а инверсным - свыходом многопорогового элемента с порогом+ 1) К. р -й элемент ИЛИ соединенвыходом с входом р -го разряда выходногосумматора 4, а входами - с выходами элементов запрета с номерами), для которых вдвоичном представлении числа В = 2 - К вр- м разряде имеется единица (=1;В;О). Для случая, представленного на фиг, 1и 3, максимальное значение= 2. При этомблок 6 формирования вычетов содержитодин элемент запрета, прямой вход которого соединен с выходом многопорогового логического элемента 7 с порогом А = К, а инверсный - с выходом многопорогового элемента с порогом А = 2 К,Поскольку для случая.К = 11 (фиг, 1) В 1 = 5, а В 2 = 10,...

Генератор кода джонсона

Загрузка...

Номер патента: 1735837

Опубликовано: 23.05.1992

Авторы: Дорофеев, Петров

МПК: G06F 1/02

Метки: генератор, джонсона, кода

...следующего за нимобразом в устройстве ириодическое распростраединиц, что соответствгенерации кода Джонсон тся иовы ет сократения яствия зния.дставлен в а ема гене атор содержит 1 З-триггеры, 2-1-асинк-элемен Элементы 2, -2 к нвертирования об имое временное с а КБ-триггерах.о и онн Генератор работает следующимразом.При включении питания разркоторые установились в единичили нулевое состояние, иницииустановку в единицы или нулистоящие разряды. Ввиду того,мена срабатывания разрядов вфизических и технологическихне могут быть одинаковыми, го брете ф ула на, содержаи ч а ю р кода Джонс геров, о т л тем, что, с ействия, он . б, а И тригг Генератщий И трищ и й с яния быстроэлементов лью повыше"держит Нов выполне(21) 4723882/(57) Изобрет тике и...

Устройство для декодирования последовательного двоичного кода с интервалами ограниченной длины формата (2, 7)

Загрузка...

Номер патента: 1736003

Опубликовано: 23.05.1992

Автор: Певницкий

МПК: H03M 7/00

Метки: двоичного, декодирования, длины, интервалами, кода, ограниченной, последовательного, формата

...Фор 3 173600Блок 3 выполнен на элементе Г-",2=2-2 И-ЙИЛИ"НЕ 8,На диаграммах (фиг,3) обозначеныследующие сигналы: а - сигнал на вхо 5де М; б - сигнал на входе 5; в - сигнал на выходе первого разряда регистра (на фиг. 1 отсутствует); г - сигнал на выходе второго разряда регистра 1, д - сигнал на выходе третьегоразряда регистра 1; е - сигнал навыходе четвертого разряда регистра(на фиг.1 .отсутствует); ж - сигнална вьходе пятого разряда регистра 1,3 - сигнал на выходе шестого Разряда регистра 1, и - сигнал на выходеблока 3; к - сигнал на входе 6,л - сигнал на выходе 7.Устройство работает следующимобразом, 20Входная кодовая последовательность поступает на информационныйвход 4 устройства синхронно с тактовой частотой, поступающей на...

Устройство для преобразования кода

Загрузка...

Номер патента: 1736005

Опубликовано: 23.05.1992

Автор: Кордонский

МПК: H03M 7/00

Метки: кода, преобразования

...начальной установки, Последователь- . ность тактовых импульсов с шины 12 тактовых импульсов подается через первый элемент НЕ 2 на первый эле" мент 3.0, на который поступает также сигнал с прямого выхода триггера 4. Сигнал с прямого выхода триггера 4 подается, кроме того, на элемент И-НЕ 31, на который через второй элемент НЕ 28 проходит сигнал с выхода первого разряда второго счетчика 3. При этом сигналы с выходов первого и третьего разрядов второго счетчика 3 и с инверсного выхода триггерапроходят на вход синхронизации регистра 5.Информация с первого б и второго 7 блоков памяти поступает на пятый 23, седьмой 25, восьмой 26 и шестой 24 сумматоры, которые совместно с первым 19, вторым 20, третьим 21 и четвертым 22 сумматорами и регистром...

Устройство для декодирования кода нордстрома-робинсона в дискретном канале

Загрузка...

Номер патента: 1736008

Опубликовано: 23.05.1992

Авторы: Ашихмин, Зиновьев, Лицын, Портной

МПК: H03M 13/00

Метки: декодирования, дискретном, канале, кода, нордстрома-робинсона

...определяем знак элемента (полученного сложением, если в ъ 8), полученного вычитанием, если в(8) " это дает пятый ин 45 5 1736008 6сложения с образующим смежного клас-са, усеченные декодеры 2 кода Рида Маллера, блок 3 ключей, блок 4 сравнения, . выходной буферный регистр 5.Блок 1 сложения с образующим смежного класса представляет собой наборшести инверторов, инвертирующих элементы исходного вектора в соответствиис образующим данного смежного классаБлок 3 ключей представляет собойнабор ключей, которые на выход бло-,ка пропускают пять информационных символов с усеченного декодера кодаРида"Маллера, имеющего максимальнуюсумму на выходе,Блок 4 сравнения находит усеченныйдекодер кода Рида-Маллера,.давший максимальную сумму, и кодирует номер...

Преобразователь кода системы остаточных классов в позиционный код

Загрузка...

Номер патента: 1737735

Опубликовано: 30.05.1992

Авторы: Баранов, Смичкус

МПК: H03M 7/18

Метки: классов, код, кода, остаточных, позиционный, системы

...блокировку элемента И 6.Параллельный (и+1)-разрядный вычитатель 4 формирует двоичный код разности а 2 - а 1. Параллельный (и+1)-разрядный сумматор 1 формирует двоичный код суммы а 1 +а 2 Элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 7 формирует из сигналов младших разрядов остатков а 1 и а 2 единичный управляющий сигнал в случае комбинации кодов 0 - 1 и 1 - 0 и нулевой сигнал при комбинациях 0 - О и 1 - 1, Если оба остатка а 1 и б - четные или нечетные, то на выходе элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 7 действует нулевой сигнал, Если один остаток - четный, а другой - нечетный, и наоборот, то элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 7 формирует сигнал "1", при котором мультиплексоры 12(1) - 12 рп) пропускают на свои выходы параллельный 2 п-разрядный двоичный код величины, действующий на...

Устройство для контроля двоичного кода по модулю к

Загрузка...

Номер патента: 1737736

Опубликовано: 30.05.1992

Автор: Музыченко

МПК: H03M 7/20

Метки: двоичного, кода, модулю

...5, счетчиков блоков 6 и триггера 3 имеются нулевые логические сигналы. На входы 9 устройства подается контролируемый код. При этом на входы каждой группы 9, подаются разряды входного кода с одинаковыми значениями остатков их весов по модулю К.Тактовые импульсы поступают на тактовый вход многоканального преобразователя 1 параллельного кода в последовательности импульсов с выхода генератора 2 тактовых импульсов. При этом на-м выходе многоканального преобразователя 1 (выходе его -го канала), где= 1, 2р, параллельный входной код преобразуется в последовательность импульсов, число которых равно числу единичных сигналов на соответствующей группе входов 9 Импульсы с первого выхода преобразователя 1 поступают на вход элемента ИЛИ 4,1 и с...

Устройство для декодирования последовательного двоичного кода с интервалами ограниченной длины формата (2, 7)

Загрузка...

Номер патента: 1741268

Опубликовано: 15.06.1992

Автор: Певницкий

МПК: H03M 7/00

Метки: двоичного, декодирования, длины, интервалами, кода, ограниченной, последовательного, формата

...выходов третьего и четвертого разрядов сдвигающего регистра 3 и выхода элемента 2памяти, формирует сигнал в соответствии сбулевым выражением Д+АЕ+АИ, из которого с помощью элемента 2 памяти по фронтам тактовых импульсов, поступающих на 55тактовый вход 8 устройства синхронно с четными битами входной кодовой последовательности, выбирается сигнал. Блок 4, навход которого поступают сигналы с информационного входа 6 устройства, выхода третьего разряда сдвигающего регистра 3 и выход элемента 2 памяти, формирует сигнал в соответствии с булевым выражением АД+И, из которого с помощью элемента 1 памяти по фронтам тактовых импульсов, поступающих на тактовый вход 9 устройства, выбирается информационная последовательность,Элемент 2 памяти может...

Преобразователь кода системы счисления с одним основанием в код системы счисления с другим основанием

Загрузка...

Номер патента: 1741269

Опубликовано: 15.06.1992

Автор: Музыченко

МПК: H03M 7/02

Метки: другим, код, кода, одним, основанием, системы, счисления

...и прямого плеч которого соединены с вторыми входами элементов И 17 и 18 соответственно, выход элемента И 17 соединен с вторым выходом блока. а выход элемента И 18 - с входом инверсного плеча триггера 16 и первым выходом блока.Каждый из разрядов входного кода подается на информационные входы первой 7 и второй 6 групп с весами, сумма которых равна весу данного разряда входного кода.Преобразователь работает следующим образом.Входной код подается на информационные входы 6. в 1 орой и 7. первой группы ( =- 1,2,р). При этом со входом 6, второй группы он записывается в блок 2 л подсчета единиц в выходном коде группы. после чего на тактовый вход 5 подаются тактовые импульсы, которые проходят на тактовый вход блока 1,1 преобразования...

Преобразователь кода системы счисления с одним основанием в код системы счисления с другим основанием

Загрузка...

Номер патента: 1741270

Опубликовано: 15.06.1992

Автор: Музыченко

МПК: H03M 7/02

Метки: другим, код, кода, одним, основанием, системы, счисления

...импульсов 4 содержит распределитель импульсов 12. элементы И 15.Блок 2,подсчета единиц в выходном . коде(фиг,2) содержит счетные триггеры 13 и элементы ИЛИ 14..Функционирование устройства происходит следующим образом.Входной код подается на информационные входы 5,1-5.р второй группы и записывается в блоки 2,1-2.р подсчета. единиц в выходном коде группы, Одновременно входной код подается на информационные входы 6,1-6.р первой группы и поступает на информационные входы блоков 1,1-1,р пре 1741270блоки 1.1-1.р преобразования параллельно 50 55 10 15 20 25 образования параллельного кода в последовательности., импульсов, После установки блоков 2 группы на тактовый вход 10 устройства подаются тактовые импульсы, при этом го кода в...

Цифровой приемник сигналов многочастотного кода

Загрузка...

Номер патента: 1741292

Опубликовано: 15.06.1992

Автор: Охлобыстин

МПК: H04Q 1/44

Метки: кода, многочастотного, приемник, сигналов, цифровой

...В этом случае сигнал х(пТ)и весовые коэффициенты представляют"ся не однобитными, а многоразрядны 5 ми кодовыми словами.По коротким импульсам 0 (Фиг,26), Формируемым на втором тактовомвыходе блока 1 синхронизации и сле дующим с периодом Тц = ИТ, осуществ7 , 1711292 , 81 ляется обнуление (сброс) согласован- мирователя 7 импульсов по переднему .ных фильтров 2-1 - 2-Н. фронту выходного сигнала 0 блока, 6На Фиг.2 в условно показан харак" фиксации числа срабатываний формитер изменения в течение. цикла Тц вы- руется короткий положительный имходных сигналов согласованных фильт.- 5 пульс(0,у, фиг.2 ж), устанавливающий Ров 2"1 2-2, 2-3,для случая,.когда, КБ-триггер 8 в единичное состояние в обрабатываемом сигнале, помимо .(сигнал 08,фиг.2 з); на...

Преобразователь кода системы остаточных классов в напряжение

Загрузка...

Номер патента: 1742997

Опубликовано: 23.06.1992

Автор: Литвинов

МПК: H03M 1/66

Метки: классов, кода, напряжение, остаточных, системы

...подлежащее преобразованию в напряжение, записано во входные регистры 1, накапливающие сумматоры 3 и дополнительный регистр 4 обнулены. По шине 11 на 3-вход подается короткий импульс, который . устанавливает КЯ-триггер 14 в единичное состояние,.разрешая тем самым прохождение тактовых импульсов с генератора 15 тактовых импульсов через элемент И 13 на вход распределителя 12 импульсов, На выходах с 1-го по п-й распределителя 12 импульсов начнут появляться импульсы, поступающие на вторые выходы блока 8 управления и далее на управляющие входы преобразователя 2 кода, Преобразователь 2 кода может быть выполнен как комбинаци-. онное устройство или как долговременное запоминающее устройство с адресным бло-30 ком и его задачей является выдача...

Преобразователь кода семисегментного индикатора в двоично десятичный код

Загрузка...

Номер патента: 1743001

Опубликовано: 23.06.1992

Авторы: Арутюнян, Бабалянц, Саргсян, Шахкамян

МПК: H03M 7/12

Метки: двоично, десятичный, индикатора, код, кода, семисегментного

...содержит элементыНЕ 1 и 2, 2 ИЛИ 3, 2 И 4, 2 ИЛИ-НЕ 5-7,2 И-НЕ 8-10, 4 ИЛИ-НЕ 11, входные шины15 12-17, выходные шины 18-21.Входные шины 12-17 соответствуютсегментам а, Ь, б, е,и 9 семисегментногоиндикатора соответственно (фиг,2), Выход.ные шины 18-21 соответствуют двоично-де 20 сятичному коду с весами разрядов 2 О, 2, 2и 2 соответственно.Элементы 2 ИЛИ 3 и 2 И 4 формируют нашине 18 сигнал младшего разряда выходного кода (20), описываемый выражением25Ао - е(1+ а),Элементы 2 ИЛИ-НЕ 5 - 7 формируют на шине 19 сигнал второго разряда выходного30 кода(2 ), описываемый выражениемА 1-а+1+е+ ЬЭлементы 2 И - НЕ 8-10 формируют на35 шине 20 сигнал третьего разряда выходного кода (2 ), описываемый выражениемАг- Ь о(д а).Элемент 4...

Устройство для определения параметров кода автоматической локомотивной сигнализации

Загрузка...

Номер патента: 1745594

Опубликовано: 07.07.1992

Автор: Соколов

МПК: B61L 25/06

Метки: автоматической, кода, локомотивной, параметров, сигнализации

...не успевает заполняться импульса-ми, поступающими с генератора 24 импульсов. При наступлении длинногокодового интервала (например, длительностью 0,6 с) счетчик 23 успевает полностью заполниться, благодаря чему взводится четвертый триггер 20 и опрокидывается первыйодно"ви ратор 22, который открывает второй и третий управляемые ключевыеэлементы 6 .и 17 и закрывает первыйуправляемый клюцевои элемент 2.ч2 Втаком состоянии клюци будут находить,ся, например, в течение 0,1 с. Приэтом на вход Фазоврацателя 4 и наодин вход первого балгнсного модулятора 3 подается нулевой потенциал,Однако благодаря напряжению смеще"ния операционных усилителей на выхо"де блока 13 действует напряжение(сдвиг), которое заряжает конденса"тор 15. После...

Устройство для контроля структурного кода

Загрузка...

Номер патента: 1748256

Опубликовано: 15.07.1992

Автор: Ткаченко

МПК: H03M 13/00

Метки: кода, структурного

...11-.системы 35 :счисления на два. Для представления всего натурального ряда чисел.А 2 МФ зададим многочленоми - 2А= Х а(Я) ф 1(Я), .Я= - 1 где и - разрядность;а(Я), а(Я), а(Я-З)=1,2 ф(Я)А 452) - 2-Ха (К) ф(К) 2 ф(Я+1);К=З+1а(Я)=0 -в противном случае;ф 1(з)=фЯ)+ф 1(Я-З), ф(-10,ф(0) ф 1(1)=0,5, 50 Мощность 2 МФ составляет 2 ф(п),структура 2 МФ: не менее одного нуля между кодовыми группами 1011. Например, числа А от 0 до 11 представимй следующими 52 МФ: (см. таблицу).,Минимальное кодовое расстояниепредлагаемого 2 МФ равнотрем, Запрещенные группы 2 МФ: 111; 11011; 01000; 01001; 401010, 0011. Следовательно, функция контроля 2 МФ задается алгоритмом Е(ЯКа(Я)а(Я) ч а(Я) ч а(Яа(Я-З)а(Я)ч ча(Я)а(8 1)а(3 2)а 1 РЗ)аТГ 4) Разработанный метод...

Преобразователь кода в угол поворота вала

Загрузка...

Номер патента: 1751852

Опубликовано: 30.07.1992

Авторы: Никонов, Шикота

МПК: H03M 1/66

Метки: вала, кода, поворота, угол

...соз у. ЦАП 9 и ЦАП 10 представляют собой линейные перемножающего типа преобразователи, поэтому на выходе ЦАП 9 формируется напряжение минус Осоз(0 - о) з 1 пу, а на выходе ЦАП 10 - напряжение Оз 1 п(О - Д соз у. На выходе сумматора 11 формируется при этом напряжениеОсоз(О - Р)з 1 п у- Оз 1 п(0- р)соз у = - Оз 1 п (у- О+ Д = Оз 1 п(а) (1) Работа преобразователя в остальных квадрантах осуществляется с помощью управляемых инверторов 9 и 12 и управляемого переключателя 8 следующим образом,Во втором и четвертом квадрантах под действием высокого потенциала с (п) разряда регистра 13, соответствующего 90 угла Р, происходит перевод управляемого инвертора 7 а режим повторителя, а также смена входных напряжений коммутатором 8 на аналоговых...

Многоканальный преобразователь последовательного кода в параллельный

Загрузка...

Номер патента: 1751859

Опубликовано: 30.07.1992

Авторы: Друз, Рукоданов, Сметанин

МПК: H03M 9/00

Метки: кода, многоканальный, параллельный, последовательного

...кодов, и - число каналов, обслуживаемых уст. ройством, Тр - длительность одного цикла распределителя 17, выставляет первый бит информации последовательного кода по35 40 подается с первого выхода регистра 23 на вход его второго разряда. При поступлениивторого бита он записывается в первый разряд, а во второй разряд ячейки - первый бит.В следующем цикле третий бит запишется в первый разряд, второй бит - во второй разряд, первый бит - в третий разряд и т.д. При подаче адреса л-канала со счетчика 2 на входы и Р регистра 23 обеспечивается выборка и-й ячейки для .одновременной записив нее кода и считывания этого кода. Записькода в ячейку произвОдится импульсОм, который подается на С-вход регистра 23 с выхода элемента И 22...

Устройство для вычисления синдромов кода рида-соломона

Загрузка...

Номер патента: 1751860

Опубликовано: 30.07.1992

Авторы: Гвоздев, Какурина, Максимов, Типикин

МПК: H03M 13/00, H03M 13/02

Метки: вычисления, кода, рида-соломона, синдромов

...два В то же время известная схема аппаратного контроля не может охватить контролем указанные блоки 8,9 сложения, Для охвата оперативным контролем блоков 8 и 9 сложения введен дополнительный блок 10 сложения и блок 13 свертки по модулю два,1751860 Принцип аппаратного контроля устройства для вычисления синдромов основан нэ методе предсказания следующего состояния содержимых регистров 1,1-1.(2 Ц по четности, зная алгебраические правила 5 функционирования схемы Горнера для вычисления значений многочленов в корнях порождающего многочлена РС-кода. В. третьем этапе декодирования содержимое регистров 1,1, 1.2, , 1.(2 -1), 1,(2) в 1-ом 10 такте обозначим соответственно В 1), В 2 ),0)- ВЫ, В)гОпределим содержимое регистров 1,1, 1,2, , 1.(2 Е),...

Способ записи и считывания адресно-временного кода для кодирования кинопленки при проведении киносъемки

Загрузка...

Номер патента: 1753451

Опубликовано: 07.08.1992

Авторы: Нагирнер, Поташников

МПК: G03C 11/02

Метки: адресно-временного, записи, кинопленки, киносъемки, кода, кодирования, проведении, считывания

...предпоследней строки включительно, предСчитывание и анализ информации дол- ставляет чередующиеся логические едини-жны проводиться в динамике, В реальном .;:цы и нули, и пОстрочном считываниилентопротяжном тракте кинотехнического" матрицыкодограммы, дополнительно запиоборудования при движении кинопленки 55 сываютсинхронизирующую информацию вмогут возникнуть поперечные ее колебания ., последней строке и шестом и седьмом стол.и перекосы относительно продольной оси ,: бцах матрицы, причем синхрониэирующаякадра. необходимо учитывать колебанияинформация, записываемая в первой и попоперечных размеров оптической матрицы-следней строках, а также в седьмом столбцекодограммы, возникающие из-за неточнойнредставляат собой значения...

Преобразователь кода во временной интервал

Загрузка...

Номер патента: 1753512

Опубликовано: 07.08.1992

Автор: Шебанова

МПК: H03M 1/82

Метки: временной, интервал, кода

...кода во временной интервал осуществляется Следующим образом,При включении питания в начальныймомент времени обнуляются первый регистр 1 и триггер 10. В счетчике 3 начинаютформироваться коды времени, дифференцирующие М отрезков времени между каждыми двумя тактовыми импульсами, Припоступлении последовательности кода наинформационный вход по передним фронтам тактовых импульсов в первом регистре1 начинают сдвигаться биты последовательности кода. В каждый из М отрезковтекущего времени между двумя тактовымиимпульсами в блоке 4 сравнения кодов осуществляется поразрядное сравнение кодоввремени с комбинацией навыходах И младших разрядов первого регистра 1. В моментсравнения на выходе блока 4 сравнения кодов формируется логический...

Устройство для преобразования знакоразрядного кода в дополнительный двоичный код

Загрузка...

Номер патента: 1753599

Опубликовано: 07.08.1992

Авторы: Козырькова, Кошарновский, Марковский

МПК: H03M 9/00

Метки: двоичный, дополнительный, знакоразрядного, код, кода, преобразования

...может бытьзакодирдв но согласно табл, 1, 35На вхсдположительной части знакоразрядного исла 10, 11 поступают значения Х( = 1;, и);:;нр вход отрицательной частизнакоразрядногб".числа поступают значенияУ (1 -- .1,:;,"и). 40Обозначим Ъ-разряд соответствующего допоянительНого двоичного кода, Логические выражения преобразования ЗС кодав дополнительйый двоичный код имеют вид:45Ъ = Х л Уч Хь ) чЧХ л(Уч Х-л (1)Х Л Ъ Ъ-): 10 вах - 2 1 (8)Период тактовых импульсов сдвигового . регистра или длительность одноготакта об работки ЗС кода в прототипе примерно в 8раз больше 1 к .Т = 2 1 и 22101 аах 22 ф 2" 1 81 р. (9)В изобретении время получения результата составит1 т и (10) При сравнении быстродействия прототипа Т (и+1) и изобретения 1 и видно,...

Преобразователь кода азимута

Загрузка...

Номер патента: 1755276

Опубликовано: 15.08.1992

Авторы: Быкова, Киселев

МПК: G06F 7/548

Метки: азимута, кода

...элементы компараторов 15 и 16 и блока 18, выполнены на соответствующих ИС серии 533,Обозначим на входах и выходах преобразователя и его узлов через Ф, П, П и И соответственно коды, прямые потенциальные сигналы, инверсные потенциальные сигналы и инверсные импульсы (прямых импульсов в преобразователе не вырабатывается) так, что после каждой из этих букв стоит номер входа преобразователя или выхода его узла, или номер самого узла, например, Ф 28, П 29, П 37 и Й 24 обозначают код на входе 28, прямой потенциальный сигнал на входе 29, инверсный потенциальный сигнал на выходе 37 и инверсный импульс на входе 2-". оответственно,Кроме того, обозначим ПЗО = А, П 31 А 1, Ф 32 = А 910, П 21 = В; П 22 = В 1, Ф 10 = ФЗЗ Ф 35 ФЗ 6 = В 2 ВЗВ 4 В...

Устройство для преобразования двоично-десятичного кода в двоичный код и обратно

Загрузка...

Номер патента: 1755375

Опубликовано: 15.08.1992

Авторы: Тукаль, Шостак

МПК: H03M 7/12

Метки: двоично-десятичного, двоичный, код, кода, обратно, преобразования

...двоично-десятичных тетрадных эквивалентов для преобразования двоичного кода, двоичные разряды которого обозначены буквами без 55 штрихов а, б, в, г,; и, р. Предполагается,что диапазон преобразуемых двоично-десятичные кодов равен 0 - 39999, диапазон преобразуемых двоичных кодов равен 0-65535. На фиг.2 кружками обведены значения тех двоичных разрядов соответствующих дво 20 ну 71, при преобразовании двоичного кодаичные цифры с выходов элементов И 94-95 и одну двоичную цифру с шины б формирователя 11, на вход одноразрядного двоичного сумматора 18 з - одну двоичную цифру с 5 шины д формирователя 11 на фиг.3, Аналогичным образом подключаются другие входы узла 21 к выходам формирователя 11,Узлы 31 - Зп группы предназначены дляпреобразования...

Преобразователь кода

Загрузка...

Номер патента: 1757103

Опубликовано: 23.08.1992

Авторы: Кордонский, Прохоров, Рахман

МПК: H03M 7/00

Метки: кода

...преобразователя кода происходит следующим образом,По входу 10 поступают импульсы, представляющис собой код информационного сигнала (фиг.2 б), Эти импульсы подаются на информационный вход первого триггера 2, на инверсный и прямой входы синхронизации которогО подаются импульсы тактовой частоть 1 соответственно с входа 11 и с выхода элемента НЕ 1 (фиг.2 а), По положительному фронту тактовых импульсов информация переписывается на прямой выход первого триггера 2 (фиг,2 в), Последнее обеспечивает исключение возможности ошибки при приеме информации преобразователем кода, С прямого выхода первого триггера 2 информация поступает на информационный вход второго триггера 3, На выход второго триггера 3 информация переписывается по отрицательным...

Преобразователь двоичного кода в четырех-позиционный временной код

Загрузка...

Номер патента: 1757104

Опубликовано: 23.08.1992

Авторы: Довнар, Панченко

МПК: H03M 7/00

Метки: временной, двоичного, код, кода, четырех-позиционный

..."11" - элемент И 10. При этом на выходе лы, сформированные на выходе элементов элементов И 8-10 формируются соответст- И 18, 20 и 22, поступают через элемен- венно импульсы с длительностью Т 2/2 ИЛИ 24 (фиг,2 м) к входу преобразователя (фиг,2 е,ж,з), причем при поступлении ком уровня, обеспечивающего преобразовабинаций "ОО" формируются нулевые симво ние положительных импульсов (фиг,2 гл) в лы с длительностью Т 2.отрицательные (фиг.2 м 1), которые с его выСигналы, сформированные на выходе хода поступают к второму информационно- элементов И 8 и 9 (фиг,2 е,ж), поступают че- му входу сумматора, на выходе которого рез элемент ИЛИ 11 (фиг,2 и) на счетный формируется разнополярный четырехпозивход триггера 14 и управляют его переклю ционный...

Шифратор десятичного кода в двоичный код

Загрузка...

Номер патента: 1757105

Опубликовано: 23.08.1992

Автор: Филиппов

МПК: H03M 7/12

Метки: двоичный, десятичного, код, кода, шифратор

...5 останется равным логическому "О", первый выход шифра. тора закрыт логическим "О" с выхода элемента ЗИЛИ-НЕ 19, а выходы элемента 4 И-НЕ 12, 5 И.-НЕ блокируются логическим "О" с выхода элемента 2 ИЛИ-НЕ 17, соответственно выходное состояние шифратора не изменится, Аналогичное состояние на выходах шифратора будет при одновременном поступлении логических "1" на любые два или более входов шифратора, Например, при одновременном появлении уровня логической "1" на третьем и шестом входах шифратора уровень логической "1" формируется на входах элементов 5, 8, на входе элемента 2 И 16 и на втором входе элемента 4, одновременно на выходе элемента 2 ИЛ ИНЕ 19 появится уровень логического "О",поступающего на вход элемента 2 И 16, поэтому на...

Преобразователь чисел из кода системы счисления в остаточных классах в двоичный код

Загрузка...

Номер патента: 1757106

Опубликовано: 23.08.1992

Авторы: Исмаилов, Хаспулатов

МПК: H03M 7/18

Метки: двоичный, классах, код, кода, остаточных, системы, счисления, чисел

...ДМХ 1 подается остаток по модулю Р 1, наДМХ 2 - по модулю Р 4, во втором цикле наДМХ 1 - по модулю Р 2, на ДМХ 2 - помодулю РЗ, На вход ДСТ подается номерцикла, формируемый счетчйком 6, 01 - выход блока 7 памяти, подключенный к вычитателю 4, 02 - выход, подключенный ксумматору 8, в колонке ДЭ - десятичныечисла, эквивалентные двоичным числам вколонке 02,Кодировка блока 7 в общем случае при,модулях системы счисления в остаточныхклассах(ССОК) и при М одновременно обрабатываемых модулей производится следующим образом.Блок 7 должен иметь вход ДСТ для подачи номера цикла и М входов ДМХ для подачи остатков, На выходах блока будет однои то же число, но в разных системах счисления; на входе 01 - в ССОК, на 02 - в позиционной системе счисления....

Генератор опорного кода для микропроцессорной системы управления вентильного преобразователя

Загрузка...

Номер патента: 1758792

Опубликовано: 30.08.1992

Авторы: Во, Чаплыгин

МПК: H02M 1/08

Метки: вентильного, генератор, кода, микропроцессорной, опорного, преобразователя, системы

...сети 10 подключен к установочному входу счетчика 8, а источник постоянного напряжения 11 - к второму входу дополнительного кампаратара 4; на фиг. 2 и 3 - временнь,е диаграммы работы, причем диаграммы фиг. 3 являются продолжением диаграмм фиг, 2, где 12 - импульс И на выходе генератора импульсов 1, 13 - сигнал на инверсном входе первого каньюнктара 2, 14 - сигнал на выходе первого коньюнктара 2, 15 - сигнал на выходе интегратора 3, 1 б - сигнал источника постоянного напряжения 11, 17 - сигнал на выходе дополнительного компаратора 4, 18 - сигнал на выходе второго каньюнктора 5, 19 - сигнал на выходе узла задержки б, 20 - сигнал на счетном входе счетчика 8.Принцип действия устройства заключается в следующем.В момент естественной...

Преобразователь кода в пачку импульсов

Загрузка...

Номер патента: 1758876

Опубликовано: 30.08.1992

Авторы: Горбунов, Карабаза, Угланов

МПК: H03M 5/08

Метки: импульсов, кода, пачку

...кода в пачку импульсов содержит управляемый генератор 1 импульсов, состоящий иэ генератора 2 импульсов и элемента ИЗ, первый О-триггер 5 и второй 3 К-триггер 5, счетчик б импульсов, входную шину 7 управления, выходные шины 8,9,10, входную информационную шину 11,Входная информационная шина 11 соединена с информационными входами счетчика 6 импульсов, О-вход первого триггера 4 подключен к шине единичного потенциала, С-вход триггера 4 соединен с входной шиной 7 управления, прямой вход которого подключен к 1-.входу второго триггера 5, прямой выход которого соединен с третьей выходной шиной 9, С-вход триггера 5 соединен с выходом управляемого генератора 1 и с первым входом элемента ИЗ,50 55 для преобразования данных без изменения...

Устройство для преобразования двоичного унитарного кода в полный двоичный код

Загрузка...

Номер патента: 1765895

Опубликовано: 30.09.1992

Авторы: Зубков, Кравченко

МПК: H03M 7/02

Метки: двоичного, двоичный, код, кода, полный, преобразования, унитарного

...16 И формируется нулевой сигнал, Формирователь 7 устанавливается в исходное состояние.Таким образом, формирователь 7 предназначен для фиксаций последнего импульса на выходе элемента 8 ИЛИ.Устройство работает следующим образом.На фиг.1 изображена схема устройства, с помощью которого может быть осуществлено преобразование 4-значной комбинации входного унитарного двоичного кода в 3-значную комбинацию выходного полного двоичного кода,Пусть, например, на входы устройства поступает комбинация двоичного унитарного кода 1100, В этом случае единичные входные сигналы присутствуют на первых входах элементов 5, 52 И Одновременно входные сигналы, соответствующие элементам входной комбинации, подаются на входы блока 2, который формирует на выходе...