Патенты с меткой «кода»
Комбинационный преобразователь форм кода
Номер патента: 1559413
Опубликовано: 23.04.1990
Авторы: Бондарь, Мукатин, Ткаченко
МПК: H03M 7/30
Метки: кода, комбинационный, форм
...1 2 2 3 4 5 7 96: 100001 00В двоичном коде число 6 имеет вид0110.При подаче сигнала в первый и шестой разряды получают общий сигнал навыходе элемента И 2.Получение информации в двоичномкоде, состоящем из четырех разрядов,производится единичными сигналами,которые поступают на входы элементовИЛИ. Число 6 в двоичном коде имеетединичное значение в третьем и втором разрядахПри подаче на вход 1преобразователя сигнала, соответствующего шестому разряду, единичное значение Фиксируют на выходе элемента ИЛИ 4 д, соответствующего третьему разряду двоичного кода,Общий сигнал с элемента И 2 объединяющего первый и шестой разряды,поступает на вход элемента ИЛИ 4соответствующего второму разряду двоичного кода, Чтобы в первом разрядедвоичного кода было...
Цифровой групповой приемник многочастотного кода
Номер патента: 1559431
Опубликовано: 23.04.1990
Авторы: Брайнина, Стрельников
МПК: H04Q 1/457
Метки: групповой, кода, многочастотного, приемник, цифровой
...между соседними длинными пачками, можно оценитьпериод высокочастотного заполнениясигнала в области максимумов огибающей, т.е. найти среднеарифметическуючастоту. Кроме того, измеряя интервалы времени между соседними "проваламиф сигнала в области минимумов огибающей, можно найти период разиост 1ной частоты биений,В приемнике счетчик-дешифратор 7длины пачки настроен на дешифрациюпачек длиной, не меньше 8.Выделение длинных пачек эквивалентно выделению максимальных значений огибающей, Напротив, выделениеобластей знакочередования 1 и О,гдепачки отсутствуют, равноценно вьделению минимальных значений огибающей,Обработка сигнала в области максиму 9431 мов огибающей способствует повышению помехоустойчивости приема,так как отношение сигнал/помеха...
Селектор импульсно-временного кода
Номер патента: 1562974
Опубликовано: 07.05.1990
Автор: Гамбург
МПК: H03M 5/08
Метки: импульсно-временного, кода, селектор
...с выхода Римпульс переполнения поступает навторой вход. установки в нуль триггера 7, который возвращается в исходное1 нулевое ) состояние и. возвращает через элемент ИЛИ 6 в это же состояние счетчик 9,Вычислитель 2 работает следующимобразом (Лиг,3).В исходном состоянии регистр 14обнулен импульсом, поступающим на установочный вход, При включении в работу блокаимпульс установа снимается. Так как регистр 14 обнулен, а по первому входу установки подается величина Т.+Л М, то на выходе 11больш 1 е компаратора 22 потенциал нулевого уровня, на выходе Аормирователя 24 отсутствует импульс, при этом коммутатор 15 установлен так, что на его выход коммутируется двоичный код, поступающий по первому инАормационному входу от блока 1.На входы...
Преобразователь двоичного кода в уплотненный код
Номер патента: 1562975
Опубликовано: 07.05.1990
Авторы: Визор, Леонтьев, Михайлов, Троц
МПК: H03M 7/00
Метки: двоичного, код, кода, уплотненный
...и пирамидальную матрицы, причем каждая ячейка содержит элемент ИЛИ и элемент И, входы которых соединены с входами ячеек, выход элемента ИЛИ подключен45 к первому выходу ячейки, а выход элемента И - к второму выходу ячейки, входы преобразователя, взятые попарно, соединены с входами ячеек первого столбца прямоугольной матрицы, первый Выход первой ячейки и второй выход М(у)-Й ячейки г-го столбца прямоугольной матрицы (г=1 п; М - колии чество входов преобразователя; М=2 п=3,4) соединены соответственно с первым входом первой ячейки и втоЫрым входом ( в )-Й ячейки (г+1)-го2 столбца прямоугольной матрицы, первыйвыход первой ячейки и-го столбца прямоугольной матрицы, первые выходы первых ячеек и вторые выходы ( -г.)-хМ ячеек -х...
Устройство для контроля кода программ
Номер патента: 1564632
Опубликовано: 15.05.1990
Авторы: Демиденко, Календарев, Куновский, Левин
МПК: G06F 11/28
Метки: кода, программ
...сравнения. На младшие разряды первой группы входов этой схемыпоступает выход регистра 3. При выполнении текущего шага на адреснойшине формируется адрес текущей команды. Этот адрес поступает на входпервого блока 1 памяти, обеспечиваяпоявление на его вторых выходах контрольного числа. Выбранное контрольное число поступает на вторую группу входов второго мультиплексора 6и с его выходов - на вторую группувходов схемы 7 сравнения. Сигналы наее обоих входах в случае их равенства формируют нулевой сигнал, закрывающий второй элемент И 9. Затем науправляющий вход устройства подаетсясигнал чтения памяти команд, который поступает на второй, вход второгоэлемента И 9. Поскольку элемент И 9заперт сигналом с выхода схемы 7 сравнения, его выход...
Преобразователь биполярного кода
Номер патента: 1564730
Опубликовано: 15.05.1990
Автор: Левкович
МПК: H03M 5/18
Метки: биполярного, кода
...а на выходе второго дифференциального блока вырабатывается "нулевая"45последовательность. Оба эти сигналапоступают на соответствующие входыэлемента ИЛИ 3, на выходе котороговосстанавливается исходная синхрочастота. ОсобеНностью этого сигналаявляется то, что в паузе между инфор 50мационными словами синхроимпульсыотсутствуют. Поэтому, эта последовательность из и-синхроимпульсов можетбыть использована для преобразования последовательного кода в параллельный в регистре 7.Однако, при подаче чединичной" последовательности непосредственно на информационный вход регистра 7 возникает неоднозначность при записи последовательного кода из-за совпадения Фронтов синхроимпульсов и инФормационных разрядов. Применение тактируемого...
Преобразователь последовательного двоичного кода в биполярный сигнал
Номер патента: 1566484
Опубликовано: 23.05.1990
Авторы: Герасичкин, Домнин, Пузеев
Метки: биполярный, двоичного, кода, последовательного, сигнал
...регистра 3 и выхода инвертора 4 через элементы 2 ИИ-ИЛИ-НЕ 14 и 15 осуществляют коммутацию сигналов на входы ключевых элементов 8 и 9.В случае наличия на выходе передающего регистра 3 сигнала логической 11 111 сначала формируется сигнал в ключ е н ия ключевого элемента 8 , представленный низким уровнем , а затем ф о рм иру е т с я сигнал включения ключевого элемента 9 , представленный низким уровнем . Высо кий уровень означает размыкание соответствующего ключ ев ог о элемента 8 или 9 .При наличии на выходе передающего регистра 3 сигнала логического 1 Оп первым по времени Формируется сигнал включения ключевого элемента 9, а затем - ключевого элемента 8. При замыкании ключевого элемента 8 во вторичной обмотке линейного...
Декодер мажоритарного двоичного кода
Номер патента: 1566488
Опубликовано: 23.05.1990
Авторы: Данилин, Портной, Сартаков, Скороваров, Тузков, Царев
МПК: H03M 13/43
Метки: двоичного, декодер, кода, мажоритарного
...выполнение 2 из 3 проверок, На выходе мах х35 жоритарного элемента 4 появляется переданное кодовое слово, если число ошибок в принятом кодовом слове(4) 40 2 где х 1 - взятие целой части в сторону уменьшения числа.На фиг.З в пятом цикле показано исправление одиночной ошибки. Так как 45 алфавит М(п,1+1) кода содержит алфавит М(п 1) кода и инверсный ему алфавит, то в случае приема кодового слова, принадлежащего инверсии алфавита М(п 1) кода, на выходе мажоритарного элемента 4 формируется кодовое слово, инверсное переданному (фиг.З, второй цикл для случая отсутствия ошибок и третий цикл для случая одиночн й ошибки).ринятое кодовое слово с выхода регистра 2 и исправленное кодовое слово с выхода мажоритарного элемента 4 поступают на два входа...
Преобразователь двоично-десятичного кода в двоичный
Номер патента: 1569993
Опубликовано: 07.06.1990
МПК: H03M 7/12
Метки: двоично-десятичного, двоичный, кода
...синхроимпульса с разрешения потенциала на входе 7 преобразователя записывается в регистр 4.5Одновременно с записью информации в регистр 4 по этому же синхроимпульсу происходит сдвиг информации в регистре 1 на один разряд в сторону его младших разрядов. На этом первый такт преобразования заканчивается,Во втором такте работы преобразователя одновременно с чтением следующих двоичных эквивалентов из блоков 2 памяти происходит преобразование Е-рядного кода в однорядный вторым блоком 5 суммирования. Результат этого преобразования подается на второй вход первого блока 3 суммирования, По окон чании переходного процесса в блоке 3 и по приходу третьего синхроимпульса с разрешения потенциала на входе 7 преобразователя результат преобразования...
Устройство для подсчета числа единиц двоичного кода
Номер патента: 1569995
Опубликовано: 07.06.1990
Автор: Музыченко
МПК: H03M 7/20
Метки: двоичного, единиц, кода, подсчета, числа
...на вход элемента И 10;, на инверсных входах которого, соединенных с вторыми выходами блоков 8 -1 8, , - нулевые сигналы, что разрешает прохождение тактовых импульсов на выход элемента И 10 . Импульсы с вы"1хода последнего поступают через эле" мент ИЛИ 4 на соответствующие входы элементов И 112 ,и 11 ,а также наоответствующие входы элементов И 11.11; проходя при этом через элеент ИЛИ 12, на вычитающий вход блоа 8 подсчета единиц от содержимо 1 Э5 о которого при этом каждый раз отмается единица. Работа продолжаетя таким образом до появления в счетике блока 8, кода числа:ш. , Притом на втором и третьем выходах бло О а 8. появляются нулевые сигналы, а а его первом выходе - единичный, В ечение всего времени работы блока 8 одсчета...
Устройство для дешифрации двоичного кода с контролем
Номер патента: 1571589
Опубликовано: 15.06.1990
Автор: Дворкин
МПК: G06F 11/08
Метки: двоичного, дешифрации, кода, контролем
...1 не будет обнаружено контролем только в том случае, если код на выходе дешийратора 5 не будет (при двух нулях на выходах шифратора 1) отличаться от кода .= 011, Единичные состояния на выкоде шифратора не могут Ьыть изменены воздействием с выходов дешифратора 1, так как элементы И-НЕ 13,2 и 13,3 заперты нулевым уровнем; поэтому обнаруживаться контролем будут дополнительные нули только на выходах дешийратора, двоичный номер которых содержит 7 = 1 (100, 110, 101, .111). По этой же причине не обнаруживаются дополнительные нули на тех выходах дешифратора 1, двоичный номер которых имеет о = 0 (010, 001), так как нули с этик выходов не могут запереть элемент 13,1 и изменить код на выходе шийратора 5 011 111, что могло бы привести к выявлению...
Многоканальный преобразователь кода в напряжение
Номер патента: 1571765
Опубликовано: 15.06.1990
МПК: H03M 1/66
Метки: кода, многоканальный, напряжение
...коэффициентапередачи К, второго цифроаналоговогопреобразователя 8. Код коррекции изначение коэффициента К в исходномсостоянии определяются требуемым диапазоном коррекции выходного напряжения в канале и не оказывают влиянияна точность и скорость отработки изменения выходного сигнала канала, приэтом П =-КУНапряжение П с выхода цифроаналоггового преобразователя 8 поступает напервый вход сумматора 9, на второйвход которого поступает напряжениеБ, Тогда на выходе сумматора 9 формируется сигналБ =К Б +К Б =(К -3 г 1 з г гэ) Ц 1 где Кг " К з коэффициен ты передачи сумматора 9 по второмуи первому входам соответственно.Выбирая значения Кг и Кз из условий К=К 1+1 и К =1, получают Бз,==(К +1-К ) П =ПТаким образом, при пе . м обращении к каналу...
Преобразователь биполярного кода в однополярный
Номер патента: 1571770
Опубликовано: 15.06.1990
Авторы: Мазурова, Оробенко, Тяжкун
МПК: H03M 5/18
Метки: биполярного, кода, однополярный
...50 напряжение, близкое к напряжению пчтания.При увеличении напряжения /цэ/5,цо величины/Пс Г переключения транзисторов 1, 2, 6, 7 дифференциальных усилителей не происходит. Появление сигнала с пониженной амплиту 0 дой на выходе передатчика не приводят к срабатыванию преобразователя,Так выявляется недопустимо низкаяамплитуда сигнала. Дальнейшее увеличение Б положительной полярностие15 до величины цсприводит к отпиранию транзистора 6, запиранию транзистора 7. Током через резисторы 52и 37 открыты транзисторы 50 и 12,Открытый транзистор 50 через резистор 43 задает дополнительное смещение на базу транзистора 6, что приводит к уменьшению напряжения отпускания от Б (обеспечивается токомчерез резистор 39) до П к (обеспечивается суммарным током...
Устройство для формирования вычета последовательного двоичного кода по модулю
Номер патента: 1571771
Опубликовано: 15.06.1990
Авторы: Музыченко, Рыжевнин, Шлыков
МПК: H03M 7/18
Метки: вычета, двоичного, кода, модулю, последовательного, формирования
...модулю записывается код остатка по модулю К веса старшего разряда входно 5го кода с входа 15 устройства. Приэтом код с выхода счетчикапо модулю поступает на первую группу входов сумматора 9. Если в младшем разряде кода единица, то на вторуюгруппу входов сумматора 9 подаетсякод модуля К с выходов элементов Игруппы 8.1-8.Р. Сформированный навыходе сумматора 9 код записываетсяв вычитающий счетчик 11. 15При поступлении на вход 13 импульса осуществляется запуск блока3 синхронизации, на выход которогопри этом начинают проходить импульсыс входа 2. Если импульс синхронизации совпадает с тактовым, то этоттактовый импульс на выход блока 3синхронизации не проходит, чем исключается прохождение на входы счетчиков 11, 5 и делителя 6 укороченньк...
Устройство для вычисления синдромов кода рида-соломона
Номер патента: 1571773
Опубликовано: 15.06.1990
Авторы: Гвоздев, Егоров, Типикин
МПК: H03M 13/09, H03M 13/47, H03M 13/51 ...
Метки: вычисления, кода, рида-соломона, синдромов
...определяется схема соединенийдля остальных соединителей 5.Предлагаемое изобретение позволяет повысить достоверность работы устройства для вычисления синдромов кода Рида-Соломона за счет проверки в каждом такте правильности функционирования путем предсказания по четности следуюшего состояния содержимого регистров этого устройства.Формула изобретенияУстройство для вычисления синдромов кода Рида-Соломона, содержащее первый - К-й блоки сумматоров по модулю два (К - число контрольных символов в коде Рида-Соломона), выходы которых соединены с информа 1:1 онными входами одноименных буферных регистров, установочные и тактовые входы которых соответственно объединены и являются соответственно первым установочным и тактовым входами...
Преобразователь непозиционного кода в двоичный код
Номер патента: 1578810
Опубликовано: 15.07.1990
Автор: Литвинов
МПК: H03M 7/18
Метки: двоичный, код, кода, непозиционного
...ложные запуски триггеров 4 в случае равенства хотя бы одного из остатков 0 нулю.Лосде подготовки преобразователя к работе на вход 1.2 поступает импульс запуска, который переводит триггер 4 в единичное состояние, разрешая тем самым сравнение содержимого регистра 1 с нулем. Если значение остатка по основанию Р равно нулю, то сразу же по приходу разрешающего сигнала с триггера 4 на выходе .2 появляется сиг-.нал, который сбрасывает триггер 4 в нулевое и переводит следующий триггер 4 в единичное состояние. Если значение первого остатка не равно нулю,то открывается элемент И 3 сигналом с триггера 4, и тактовые импульсы с входа 13 поступают на управляющий вход входного регистра 1 группы. Каждый тактовый импульс сдвигает содержимое...
Самопроверяемое устройство для контроля кода “2 из 6
Номер патента: 1580562
Опубликовано: 23.07.1990
Авторы: Прокофьев, Сапожников
МПК: H03M 7/20
Метки: кода, самопроверяемое
...подключены соот" Изобретение относится к автоматике и предназначено для проверки правильности функционирования устройства, на выходах которых в исправномсостоянии формируются сигналы, содерфащие две логические единицы из шес 15,ти.Целью изобретения является повышение надежности. за счет упрощениясхемы,На чертеже представлена функцио 20нальная схема устройства.Устройство содержит одиннадцать,элементов,ИЛИ 1-11, семь элементовИ 12-18, первый - шестой входы 19-24устройства, первый 25 и второй 26 выходы.В таблице показаны состояния. выходов 25 и 26 устройства в зависимости от сигналов,.поступающих на еговходы 19 21 22 20,23 и 24 для всехг ф30пятнадцати (Г =15) наборов кода2из 6". Как видно из таблицы, при наличииюидвух сигналов логической...
Устройство для контроля равновесного кода
Номер патента: 1580563
Опубликовано: 23.07.1990
Автор: Музыченко
МПК: H03M 13/47, H03M 7/20
Метки: кода, равновесного
...импульсов на соответствующих информационных выходах. Им" пульсы с выхода (2 р)-го канала многоканального преобразователя 2 поступают на вычитающий вход блока 4, а с выхода р-го канала - через элемент ИЛИ 5 насуммирующий вход блока 4. Если импульс поступает только на суммирующий или только на вычитающий вход блока 4, то к его содержимому прибавляется или от его содержимого вычитается соответственно единица. Импульсы с выхода х-го канала многоканального преобразователя 2 поступают на суммирующий вход реверсивного накопителя 6,1, а с выхода (р+)-го канала - на вычитающий счетный вход реверсивного накопителя 6. 1 через элемент ИЛИ 8.1. Если импульс поступает только на суммирующий вход реверсивного накопителя 6, то к его содержимому...
Аналоговый декодер расширенного кода голея
Номер патента: 1580566
Опубликовано: 23.07.1990
Авторы: Гинзбург, Захаров, Наумов
МПК: H03M 13/02
Метки: аналоговый, голея, декодер, кода, расширенного
...Формула изобретения 1. Аналоговый декодер расширенного кода Голея, содержащий первый мультиплексор, первый информационный вход которого является информационным входом декодера, выход первого мультиплексора соединен с информационным . входой сдвигового регистра информации, выход которого подключен к второму информационному входу первого мультиплексора, второй мультиплексор, первые информационные входы которого являются входами надежности декодера, выходы второго мультиплексора соедиФны с информационными входами сдвигового регистра надежностей, последовательные выходы которого подключены к вторым информационным входам второго мультиплексора, параллельные выходы сдвигового регистра надежности соединены с информационными входамипервого...
Кодек несистематического сверточного кода
Номер патента: 1580567
Опубликовано: 23.07.1990
Авторы: Глушков, Приходько, Снисаренко, Сорока, Столяров
МПК: H03M 13/23
Метки: кода, кодек, несистематического, сверточного
...два, в котором покомпонентно сравниваются с последовательНкостью М(х)(Р + Р ), поступающейна третий вход вычислителя б с второго выхода декодера 12, т.е, 25+Р,(х) Р (х О.35Таким образом, если в канале 3связи ошибок невозникло, то в регистр 37 сдвига анализатора 9 синдрома записывается нулевой синдром, т.е.Я(х)=О. Одновременно.с этим последовательности вида (1) поступают напервый и второй входы блока 8 (сумматоры 35, 36 по модулю два), на третий и четвертый входы которого пОступают последовательности М(х) Р (х)и М(х) Р(х) с выходов декодера 13(на фиг,2 у декодера 13 первый и второй выходы объединены). На первом ивтором выходах блока 8 формируются 0 последовательности ортогональногонесистематического сверточного кодаИ(х)Ро, ,х) и М(х)-Р...
Устройство для преобразования двоично-десятичного кода в линейный код номера абонента
Номер патента: 1580585
Опубликовано: 23.07.1990
Авторы: Богоявленский, Глинтерник, Инюшин
МПК: H04M 1/23
Метки: абонента, двоично-десятичного, код, кода, линейный, номера, преобразования
...35щью дополнительного разряда первогосчетчика 2 логический "0", установ 11 11ленный сигналом пуск , открываетэлемент ИЛИ-НЕ 7, и тактовые импульлОсы генератора 5 импульсов с частотойповторения 10 Гц поступают на счетный вход второго счетчика 8 и на первый адресный вход второго блока 9постоянной памяти. На остальные адресные входы второго блока 9 поступаютразряды адреса с выходов второго счетчика 8. Двоично-десятичный код цифрыномера абонента с выходов первогоблока 3 поступает на первые входыблока 4 сравнения, на вторые входыкоторого поступают сигналы с выходоввторого блока 9. Происходит поразрядйое сравнение информации по каждомутакту перебора адресов.Под действием тактовых импульсов5510 Гц на выходах второго блока 9 формируется...
Устройство для свертки кода фибоначчи
Номер патента: 1585901
Опубликовано: 15.08.1990
Авторы: Ваховский, Коротин, Лужецкий, Попович, Стахов
МПК: H03M 13/53
Метки: кода, свертки, фибоначчи
...22 блока 1.г свертки появляется единичный сигнал, который черезэлемент ИЛИ 21 поступает на вход установки в "0" триггерА 18 блока этогоблока свертки и сбрасывает его в исходное нулевое состояние,В случае переключения триггеров17 блоков 1.1., 1.(.-1) и 1.(3.-2)свертки в состояние "000", "001",0 1 О0 1 11 0 1 Рт1 1 О1 1 19 Э 9являющееся результатом неправильногоьыполнения операции свертки исходногокода, на выходе элемента ИЛИ-НЕ 22блока 1. 1 свертки присутствует нулевойсигнал, который поступаетчерез элементИЛИ 21 на вход установки в "0" триг 30гера 18 этого блока свертки. В резуль"тате триггер 18 блока 1.х Свертки остается в единичном состоянии и единичньй сигнал с его прямого выходачерез элемент ИЛИ 2 поступает на выход 7...
Устройство для умножения троичного кода на два
Номер патента: 1587495
Опубликовано: 23.08.1990
Автор: Шароватов
МПК: G06F 7/49
Метки: два, кода, троичного, умножения
...и отрицательной полярности), где знак числа определяется знаком старшегооразряда: А = А 3 + А 3 + А 3 + На ьходе 9 устройства получают результат умножения числа на два, На фиг,2 в первом - третьем тактах показана временная диаграмма процесса умножения числа +1.3 + (-1)- 3= = -2,О на два, результат умножения равен (-1) 3 + (-1) 3= -4оУстройство работает следующим образом.При поступлении положительного импульса (первого разряда числа) на вход 7 тактовым импульсом первой фазы первого такта согласно логике работы элемента, записанной в таблице, он передается на первый вычитающий вход элемента 2 и второй складывающий вход элемента 3, а также положительный импульс с входа 8 пере. дается на первые вычитающие входы элементов 3 и 4. Тактовым...
Преобразователь кода
Номер патента: 1587637
Опубликовано: 23.08.1990
Авторы: Баскакова, Былинский, Гавриленко, Захаров, Корячко, Франк
МПК: H03M 5/12
Метки: кода
...информации. На выходе кодера 2 формируется фазоманипулируемыйкод, поступающий на выход преобразователя кода, При фаэомаиипулируемомкодировании логическая единица кодируется символами 10, логический нуль -0,1 поэтому при правильной работетри одинаковых. символа передаватьсяне могут. Это состояние контролируется блоком 4 с помощью элементов 1015 фиг.З), входы которого соединены с тремя старшими разрядами кодера 2. Если они одновременно принимают одинаковое логическое состояниепри сдвиге информации в кодер 2, товыдается сигнал в блок 3 от блока 4 на второй вход элемента, В блоке 3вырабатывается сигнал повторения передачи (если в этом есть необходимость)из регистра 1 в кодер 2. формула изобретенияПреобразователь кода, содержащий...
Преобразователь модулярного кода в позиционный код
Номер патента: 1587639
Опубликовано: 23.08.1990
Авторы: Амербаев, Пак, Суюндиков, Турмухамбетов
МПК: H03M 7/18
Метки: код, кода, модулярного, позиционный
...сумматора 7, .39 5 15876 является адресом блока 8 хранения констант ранга, следующие Й/2 разрядов сумматора 7 используются в схеме 9 сравнения с константой, которая может быть реализована посредством элемента И-НЕ, младшие Й/2 разрядов игнорируются, В и+1 такте в момент времени , по сигналу с входа 15 из блока 8 хранения констант ранга конс О такта разрядности ш через блок 10 элементов ИЛИ считывается в сумматоре 5 и константа разрядности й через блок 11 элементов ИЛИ считывается в сумматоре 6 поправки, а сигнал15 со схемы 9 сравнения с константой выдается на выход 18 устройства.В момент времени С после установления переходных процессов по сигналу с входа 14 в сумматорах 5 и 6 фик-сируется новая сумма. При этом в сумматоре 6...
Устройство для свертки двоичного кода в код по модулю
Номер патента: 1587640
Опубликовано: 23.08.1990
Авторы: Антипов, Кулыгин, Маслов, Павличенко
МПК: H03M 7/18
Метки: двоичного, код, кода, модулю, свертки
...формирование сигналов проверочной части р кодовогослова, вычисляемой как остаток от деления числа информационной части помодулю ш 2-1 (1 - положительное целое) .Схема 3 сравнения с константой выполняет сравнение с нулем и может быть реализована посредством элемента ИЛИ.-НЕ.Устройство работает следующим образом,Сумматоры 7 групп по информации группы входов 1 вычисляют значения разрядов проверочной части кодового слова. Схема 3 сравнения с константой анализирует информационную часть слона, В случае нулевой комбинации она формирует единичный сигнал, в результате элементы ИСКЛЮЧАЮЩЕЕ ИЛИ 5 изменяют нулевые значения сформированных сумматорами 7 сигналов на противоположные, обеспечивая выдачу единичных сигналов (р=ш) на выход 2, В...
Устройство для преобразования двоичного кода по модулю к
Номер патента: 1587641
Опубликовано: 23.08.1990
Автор: Музыченко
МПК: H03M 7/20
Метки: двоичного, кода, модулю, преобразования
...импульсов с выхода ; делителя 5 на выход элемента И 18,1, , Импульсы с выхода элемента И 18.1 поступают на вход элемента ИЛИ 25 20.(Р+1-1) и на вход элемента ИЛИ Импульсы, поступающие на вход элемента ИЛИ 20,(Р+:ь),проходят на его выход и поступают на вычитающий вход блока 10.1,от содержимого которого 30 ,.каждый раз вычитается единица. Приэтом импульс с выхода делителя 5 поступает на вход элемента И 18.1. через (И)тоЙК тактовых импульсов, поступающих на тактовый вход делителя 5 свыхода генератора 1, Проходя черезэлемент И 18., импульс с выхода делителя 5 поступает через элемент ИЛИ 14 на вход сброса делителя 5,возвращая его в исходное состояние. 40Пусть 10.Ь - наименьший номер блока подсчета единиц по модулю К второй подгруппы, На...
Устройство для преобразования двоичного кода по модулю к
Номер патента: 1587642
Опубликовано: 23.08.1990
Автор: Музыченко
МПК: H03M 7/20
Метки: двоичного, кода, модулю, преобразования
...с выхода элемента И 18.д(19.1)поступает через элемент ИЛИ 9 (10)на вход сброса делителя 4(5), возвращая его в исходное состояние, таким образом пересчет содержимого блоков7 и 8 подсчета единиц по модулю К всчетчик 6 по модулю К осуществляетсяс учетом весов разрядов входного кода. Далее цикл работы повторяется до обнуления блоков 7.1 (8.1),при этом на его первом выходе появляется нулевой сигнал, запрещающий прохождение импульсов с выхода делителя 4(5) на выход элемента И 18.1 (19.1), а на втором выходе - единичный сигнал, разрешающий прохождение импульсов на выходы элементов И 18.(1+1) - 18.Р (19.(1+1) - 19.К .Далее аналогичным образом осуществляется обнуление остальных блоков 7 и 8 подсчета единиц по модулю К.Пока хотя бы...
Преобразователь параллельного кода в последовательный
Номер патента: 1587643
Опубликовано: 23.08.1990
Авторы: Владыченский, Гладков
МПК: H03M 9/00
Метки: кода, параллельного, последовательный
...байта, поступившего навход 16 преобразователя. При этом код31 н1 проходит через прямой выход мультиплексора 1, а код "0" - через инверсный выход мультиплексора 1. Припередаче кода "1" любого разряда сначала появляется сигнал на выходе 20,а затем - на выходе 21. При передачекода "0" сигнал сначала появляетсяна выходе 21, а затем - на выходе 20. 55В момент действия импульса на вто ром выходе генератора 5 единичный сигнал с прямого выхода мультиплексора 1 проходит через элемен. 10, тригг р 24 и элемент 23 на информационный выход 25, а сигнал с инверсного выхода мультиплексора 1 проходит через элемент 12, элемент 23 также на третий информационный выход 25, Длительность. сигналов на выходе 25, соответствующихн 1коду 1 , приблизительно в...
Устройство для последовательного выделения нулей из двоичного кода
Номер патента: 1594534
Опубликовано: 23.09.1990
Авторы: Ларченко, Холодный, Ялинич
МПК: G11C 27/04
Метки: «нулей», выделения, двоичного, кода, последовательного
...К-го триггера 3 (непосредственно или через соответствующий элемент И 5). Таким образом, открытым будет только К-й элемент И 6. Поэтому первый тактовый импульс с входа 1 О устройства поступает на К-й выход 7 устройства. По заднему фронту тактового импульса на К-м выходе 7 устройства сформируется отрицательный перепад напряжения, который воздействует на вход синхронизации К-го триггера 3 и устанавливает этот триггер в единичное состояниее.Под действием следующего тактового импульса с входа 1 О устройства аналогичным образом происходит выделение следующего по порядку нуля и т. д.Таким образом, под действием тактовых импульсов последовательно появляются импульсы на тех выходах 7 устройства, которые соответствуют позициям нулей в двоичном...