Патенты с меткой «кода»

Страница 16

Преобразователь двоичного кода в двоично-десятичный

Загрузка...

Номер патента: 637808

Опубликовано: 15.12.1978

Авторы: Куракин, Суворин

МПК: G06F 5/02

Метки: двоично-десятичный, двоичного, кода

...в немэлементы И,первые входы которых соединены с теми разрядами регистрадвоичного числа, двоично-десятичныеэквиваленты которых не имеют единицв одних и тех же разрядах двоичнодесятичного числа, объединены вгруппы, причем вторые входы элементов И каждой группы соединены с соответствующими выходами распределителяимпульсовНа чертеже показана блок-схемаописываемого преобр ел я,Он содержит расп тель 1 импульсов, элементы егистр 3двоичного числа, -десятисумматор 4, шиФра уппы этов И,поступающий с выходов регистра 3.Получаемые, таким образом, импульсы подаются на входы шифратора, с выходов которого получают двоично- десятичный код суммы, опрошенных эа данный такт двоичных разрядов.Система элементов И 2 позволяет производить опрос восемнадцати...

Устройство для преобразования двоичного кода в квазитроичный

Загрузка...

Номер патента: 640435

Опубликовано: 30.12.1978

Автор: Шувалов

МПК: H04L 3/02

Метки: двоичного, квазитроичный, кода, преобразования

...тактовом интервале следует ненулевая 20 посылка сигнала 11, соответствует значению цифровой суммы сигнала 11 на этом следующем тактовом интервале. Уровень сигнала 12 на том тактовом интервале, за которым должна следовать нулевая посыл ка сигнала 11, не соответствует значению Сигнал 9 Сигнал бИсходные сигналы Сигнал 12 на предыдущих тактовых интервалах Сигнал 12 Сигнал 10+1 +2 +3 0 0 0 Получаемые сигналы Сигнал 9 Сигнал б+1 +2 +3 000 +1 +2 Исходные сигналы Сигнал 12 на предыдущих тактовых интервалах Сигнал 12 Сигнал 10+2 0 +1 +1 0 0 0 +1 +2 0 0 0 Получаемые сигналы 3сигналом такого триггера объединенные по схеме ИЛИ двоичный сигнал 7 (фиг, 2) и двоичный сигнал 8 (фиг. 2), причем переключение коммутатора 5 происходит в начале тактового...

Устройство для преобразования двоичного кода в двоично десятичный

Загрузка...

Номер патента: 641441

Опубликовано: 05.01.1979

Автор: Авдеев

МПК: G06F 5/00

Метки: двоично, двоичного, десятичный, кода, преобразования

...соединен со входом элемента. ИЛИ 9 с несом - 8 младшей тетрады.Вторая тетрада1 О б1+ 12+14+О 8 будет представлена нулем на выходах эле. ментов ИЛИ с весом в 8 1 и единицей на выходах элементов ИЛИ с весом - 2 - 4, образуя код 0110, т.е, этот же выход 8 элемента И 6 будет соединен также со вхо. дами элементов ИЛИ с весами - 24 второй тетралы и т, д.Таким образом, иа выходах пяти тетрадформируется эквивалентный двоичному раз ряду двоично-десятичный код. Выходы Оэлементов ИЛИ 9 соответственно соединены с первыми входами элементов И 1 второй группы. На вторые входы элементов И 1 подаются импульсы с весом - 4 - 2 - 1. с соответствующих разрядов делителя 7 и импульс с весом 8 с выхода элемента И 2 тактовой частоты. Так, например, импульсы с...

Устройство для возведения в квадрат число-импульсного кода

Загрузка...

Номер патента: 642707

Опубликовано: 15.01.1979

Автор: Скворцов

МПК: G06F 7/38

Метки: возведения, квадрат, кода, число-импульсного

...поый второго счетчика,На чертеже представлена структурная схема предлагаемого устройства, содержащая первый 1 и второй 2 счетчики, элемент И - НЕ 3 и элементь ИЛИ 4 - 8, вход устройства 9,Устройство работает следующим образом.В исходном состоянии все разряды счетчиков 1 и 2 находятся в нулевом состоянии. На выходе элемента ИЛИ 4 - состояние логического нуля, блокирующее прохождение входных импульсов с входа 9 устройства через элемент И - НЕ 3 на счетный вход второго счетчика 2, После окончания первого входного импульса, поступивщего на вход 9, первый счетчик переходп в логическое состояние "1000", т,е. переключается его первый разряд, что сдответствует квадрату числа "1". При этом на прямом выходе этого счетчика появляется...

Декодирующее устройство для четверичного помехоустойчивого кода

Загрузка...

Номер патента: 642861

Опубликовано: 15.01.1979

Авторы: Семенов, Чалдаев, Чертыковцев

МПК: H04L 3/02

Метки: декодирующее, кода, помехоустойчивого, четверичного

...четверичного помехоустойчивого кода используется два и - разрядных регистра: регистр 9 исходного кода и регистр предсказания 10. Первый разряд кодовой комбинации запоминается триггерами 11-1 и 12-1, второй разряд - триггерами 11-2 и 12-2 и т. д. В исходном состоянии все триггеры обоих регистров находятся в нулевом положении. При поступлении из линии связи на вход декодирующего устройства четверичного помехоустойчивого кода каждый фильтр блока 1 срабатывает только на определенный уровень кодовойкомбинации .1; )г, .); .1 соответственно (см. фиг. 2). Первый разряд кодовойкомбинации передается уровнем ).При поступлении на вход блока 1 сигнала А сработает фильтр 13 и через блок 2элементов ИЛИ подготовит к срабатыванию элементы И...

Преобразователь двоично-десятичного кода в код семисегментного индикатора

Загрузка...

Номер патента: 645149

Опубликовано: 30.01.1979

Автор: Филимонов

МПК: G06F 5/00

Метки: двоично-десятичного, индикатора, код, кода, семисегментного

...6, 7 О, 1, 4, 5, 8, 9 О , 1, 4, 5,8,92 разряд 2,3,67 инверсия 1разряда О, 2, 4, 6, 8 1, 3, 5 7, 9 1, 3, 5, 7, 9 О, 2, 4, б, 8 1 разряд ство работает следующим образом; на входы преобразователя пс 1 даются сигналы дво. При поступлении входных сигналов на выходах элементов 8, 9, 10, 11 появляются сигналы низкого потенциала, соответствую щие цифрам 0, 1, 7, 4, 2 и 3. На выходе элемента 14 образуются сигналы высокого потенциала для гашения пятого сегментаийдикатора при дешифрации цифр О, 1, 7, На выходе логического элемента 12, входы 1 О которого подключены ко входной шине 7 преобразователя и выходу элемента 14, образуются сигналы низкого потенциала, соответствующие цифрам 1, 7. На выходе элемента 1 Б, входы которого подключены к 15...

Преобразователь п-разрядного десятичного кода в пятиричный

Загрузка...

Номер патента: 645150

Опубликовано: 30.01.1979

Автор: Подколзин

МПК: G06F 5/02

Метки: десятичного, кода, п-разрядного, пятиричный

...соответствуют предпоследние разряды произведений, при этом между пятиричными цифрами и десятичными существуетследующая зависимость: 5 о 61 о 71 о 8 о 9 ю Оо 11 о 2 о 31 о 4 о 05 15 2, 35 4,Пример перевода десятичного целогочисла в пятиричную систему счисления: 71 о2 о 28(9Х 2 9 о 4 о5782 (.1 Ц 421 1 о 1;0( 22 21 о -+ 2 оПризнак окончанияпереводаВ соответствии с описанным алгоритмом преобразователь работает следующимобразом.Перед началом преобразования десятичное число поступает, начинаяс младших разрядов, через шифратор 1 по шинам подачи десятичных разрядов извне вдвоично-десятичный регистр 2,Из регйстр 1 а к-й разряд" переводимогочисла, представленный например, -в коде7 - 4 - 2 - 1, поступает через дешифратор...

Преобразователь двоично-десятичного кода в двоичный

Загрузка...

Номер патента: 645151

Опубликовано: 30.01.1979

Авторы: Викторов, Остафин, Романкевич, Русанова

МПК: G06F 5/02

Метки: двоично-десятичного, двоичный, кода

...сумматоров 11, 21подключены соответственно к 1-тому и( - 2)-му входам комбинационных сумматоров 21, 34. Выходы сумматора 34 подсоединены к выходным шинам 38 устройства.Старшие разряды многоразрядных комбинационных сумматоров 11 и 21 выполненыв виде элементов ИЛИ.Устройство работает следующим образом. На тетрады 1 - 4 входных полюсов подается совокупность единичных и нулевыхсигналов - код числа, например,10011001100 11001,На входы двоичных одноразрядных сумматоров и полусумматоров Б - 9 и элементИЛИ 10, составляющих многоразрядныйкомбинационный сумматор 11 через тетрадывходных полюсов 1 и 2 поступает код10011001. На сумматоре 11 происходит сложение Всех кодов:1) кода, поступающего через входныеполюса тетрады 2;2) кода, поступающего...

Преобразователь кода в аналоговые величины

Загрузка...

Номер патента: 645260

Опубликовано: 30.01.1979

Авторы: Бродовский, Каржавов, Прохорова

МПК: H03K 13/05

Метки: аналоговые, величины, кода

...точками двух резистивных делителей напряжения,построенных соответственно на резисторах 12, 13 и 14, 1 Б, включенных параллельно входу операционного усилителя 1.Входом преобразователя является вход цифрового управляемого резистора, а выходами - средние точки резистивных делителей и нулевая точка источника питания (соответственно у, и 1 и и, на чертеже).Работа преобразователя заключается в следующем,Напряжение У от источника 11 подается на вход операционного усилителя 1 через ограничивающий резистор 10, Сюда же через резистор 9 обратной связи поступает напряжение Ли с выхода операционного усилителя 2. Тогда выражения для выходных напряжений У 1 и и могут быть получены из системы уравнений, описывающей работу уст- ройства ь о , Л и=...

Преобразователь кода в напряжение

Загрузка...

Номер патента: 645261

Опубликовано: 30.01.1979

Авторы: Алексеев, Березовский, Николаев, Сидоричев, Усик

МПК: H03K 13/05

Метки: кода, напряжение

...2 - б, а выход ее подключен к входу эмит терного повторителя о. Выход последнегоподсоединяется к резистору связи и-го звена декодирующей сетки.Каждый из разрядных переключателей2 5 одним входом подключается к шине 7 25 источника опорного напряжения, другимвходом - к шине 8 источника опорного напряжения, а управляющим входом - к клемме соответствующего разрядного входа.Декодирующая сетка,1 совместно с пере- ЗО ключателями 2 - 5 составляет преобразова645261 Увых - 1 15 где К - коэффициент передачи эмиттерного повторителя.1 - КТак как К=1, то величина " яв 2" - 1ляется величиной второго порядка, малости, 20 и У=ЬТаким образом, предлагаемый преобразователь код - напряжение имеет коэффициент использования диапазона опорных...

Генератор наборного кода для многоканальных цифровых систем связи

Загрузка...

Номер патента: 645285

Опубликовано: 30.01.1979

Авторы: Вертлиб, Гордон

МПК: H04J 3/04

Метки: генератор, кода, многоканальных, наборного, связи, систем, цифровых

...выходами логических645285 Подписное Изд.125 Тираж 779 ЕПО Заказ 2705/11 Типография, пр. Сапунова, 2 элементов И - НЕ соответствующего коммутатора, а выходы логических элементов ИЛИ подключены к входам установки регистра сдвига.Структурная электрическая схема генератора приведена на чертеже.Описываемый генератор содержит генератор 1 тактовых импульсов, регистр 2 сдвига, дешифратор 3, коммутаторы 4, 5, выполненные на логических элементах 10 И - НЕ 6, 7 и ключах 8, 9, регистр-распределитель 10, логические элементы ИЛИ 11, 12 и выходной триггер 13. Выходной сигнал снимается с выхода 14.Принцип работы генератора заключается 15 в следующем.В каждом коммутаторе 4, 5 вначале осуществляется набор ключами 8, 9 требуемых комбинаций каждого канала,...

Преобразователь двоичного кода в двоично-десятично шестидесятиричный код

Загрузка...

Номер патента: 646327

Опубликовано: 05.02.1979

Авторы: Александров, Астафьев, Майоров, Полянский

МПК: G06F 5/02

Метки: двоично-десятично, двоичного, код, кода, шестидесятиричный

...Направление опроса и преобразование весов двоичных разрядов показвио на фиг, 3 стрелкой.Такая организация опроса двоичных разрядов искпючает возможность наложения импупьсов переноса на импульсы записи весов. Перед началом каждого преобразования необходимо установить в нулевое состояние триггеры разрядных ячеек блока опроса 2, счетчик 1 1, выходы элементов ИЛИ первой группы (формирования шестидесятиричного разряда). Выход элементов ИЛИ первой группы (формирования десятков градусов) устанавливается в единичное попо- жение. Импульс запуска по шине 1 поступает иа опрос четырнадцатого разряда. Если в четырнадцатом разряде Оф, то импульс запуска проходит иа опрос следующего разряда, Если в четырнадцатом разряде ф 1 ф, то на выходе...

Формирователь сигнала коррекции порогового декодера сверточного кода

Загрузка...

Номер патента: 646451

Опубликовано: 05.02.1979

Авторы: Брауде-Золотарев, Золотарев, Путрин

МПК: H03M 13/23

Метки: декодера, кода, коррекции, порогового, сверточного, сигнала, формирователь

...Ж.З Патентэ,ровКорректор Л. ВПодписноеета СССРоткрытийя изб., д. 4/5ул Проектная Редактор И, МарховскаяЗаказ 128/45ЦНИИ еселовскан нного коми ретеиий и 5, Рву аск г. Уа город 13035,илиал ПП Формирователь 2 синдрома на своих , п - 4 повиционных входах получает проверочные носледовательйости от кодера н нз канала связи. Если на п - 1 с-позиционном входе; включенном к каналу связи, также отсутствуют ошибки, то на выходе формирователя 2 синдрома выделяется последовательность нулей и на выходах пороговых абнаружителей 7, 6 и 5 выдается последо. вательность нулей, и коррекция не производится,При возникновении ошибок в канале связи на выходе формирователя 2 синдрома выделяются без размножения только ошибки в проверочных символах, г 1 а вход...

Преобразователь кода с постоянным весом в двоичный код

Загрузка...

Номер патента: 647682

Опубликовано: 15.02.1979

Авторы: Злотник, Сенченкова

МПК: G06F 5/02

Метки: весом, двоичный, код, кода, постоянным

...комбинаций 2 в зависимости от состояния шин 1 к - .возникает сигнал на выхбде только одного из элементов И З в3. Если в шинах 1 к+- 1 имеет место одна из (п - 1 с + 1) комбинаций 000, 1100, , 11.1, то возникает сигнал на выходе одного из элементов 3, - :31, и на выходе элемента ИЛИ 4 анализатора 2. При любой другой комбинации кодов в шинах 1,1 - .1 сигнал возникает на выходе одного из элементов И Зр 1 +3 анализатора 2. Сигнал на выходе элемента ИЛИ 4 открывает через элементы ИЛИ 8 - :8 элементы И 9, - :9 коммутатора 7, которые срабатывают как открытые ключи, пропуская сигналы шин 1 - :1 к в прямом коде через элементы ИЛИ 14, - :14 блока 13 на шины 15 + 15 выходного кода, При наличии сигнала на выходе одного из элементов ЗР - .З...

Устройство для функционального преобразователя кода в напряжение

Загрузка...

Номер патента: 647865

Опубликовано: 15.02.1979

Авторы: Квитка, Мартынюк, Самофалов

МПК: H03K 13/02

Метки: кода, напряжение, преобразователя, функционального

...преобразователя 3, необходимый угол наклона линейного участка достигается подачей на В,:Оды трансформатора 12 собственно преоб - разователя 3 импульсов напряжения соответствующей амплитуды, Форирование которой обеспечивается дели:елем 2 и усилителем б, В связи с тем, что коэффициенты передач по нап;.-.жению трансформатора 12 линейно.О преобразователя 3 уста;:,:п.ваются согласно весам разрядоэ двоичного кОда, то амплитуда Выходных импсль - сов в пределах каждогс участка изменяется по линейному закону.Таким образом, в процессе последовательного поступления аргумента Я нд. клемму 10 ст)10 йстза на клем -х,-ОН ."ме 11 его в результате суммирования амплитуд импульсОВг напряжсния, представляющих собой теку,;ее зна.е - ние ординаты и...

Формирователь двухчастотного вызывного последовательного кода

Загрузка...

Номер патента: 649176

Опубликовано: 25.02.1979

Авторы: Анпилов, Вишнякова

МПК: H04Q 5/12

Метки: вызывного, двухчастотного, кода, последовательного, формирователь

...двухчастотного поспедоватепьного кода рассмотрим на примере формирования кода, образованного из спедуюших одна за другой частотных посыпок - вначапе второй частоты, затемпервой, Обозначим условно этот кодоМЗвый сигнал л -1. Одиночный кодовыйсигнап 1- 1 и автоматически формируется при кратковременном замыканиивторой группы пусковых контактов (3-2)При этом от первого пускового контакта(3-2) через пусковой элемент ИЛИ 4запускается первый эпемент задержки 5,снимающий отри дате пьный запирающийпотенциал с перв,г; входов нечетныхтриггеров (7-1)-(7-(2 Я -1.От первого пускового контакта (3-2)одновременно срабатывает нечетныйтриг 1 ер (7-3), транзисторы 21, 22.которого при этом открываются. Отри 35цатецьным потенциалом свхода...

Устройство для преобразования кода в угловое положение вала

Загрузка...

Номер патента: 651391

Опубликовано: 05.03.1979

Авторы: Богачев, Гандзюк

МПК: G08C 11/00

Метки: вала, кода, положение, преобразования, угловое

...этих напряже-ний сдвинуты между собой на 120,УЦВМ определяет сектор, в которомнаходится задатпый угол, и вводйт номер этого сектора в дешифратор 4,управляющий работой секторного перьключателя 5,Одновременно с определением сек- тора УЦВМ вычисляют код, пропорцио-, нальный модулю тригОнометрической функции, выражающей отношение двух выбранных для преобразования напряжений в пределах сектора для задаваемого угла, и вводит код в преобразователь 6 код-напряжение. Логика рабож секторного переклк чателя 5, налрякения, прикладываемые ко входам преобразователя код-напри 4жение (ПКН) 6 .ц блока сравнения 7,а также вид функции, поступающей отУШЗМ, приведены в таблице. Напримеро1для угла с(, = 30 УЦВМ вычисляеткод первого сектора 000 и вводит...

Преобразователь кода в аналог

Загрузка...

Номер патента: 651474

Опубликовано: 05.03.1979

Автор: Матвеев

МПК: H03K 13/02

Метки: аналог, кода

...13 поадресу, выбранному устройством 1 и соответствующему коду числа 2З 0 Напряжение на выходе усилителя 7 нарастает по пилообразному закону. В моментсравнения .его с напряжением эталонногоисточника 9 компаратор 8 возвращает триггер 10 в исходное состояние, Поступлениеимпульсов генератора 12 в устройство 13прекращается. После паузы на. время восстановления исходных уровней в усилителе 7, не меняя адреса в устройстве 13, устройство управления 1 закрывает ключ 15,устанавливает в регистре 2. код числа 2 - 140 и реверсирует арифметический регистр в запоминающем устройстве 1. Далее ключ 15снова открывается, и происходит интегрирование нового уровня напряжения, соответствующего коду 2" - 1. Ключ 11 работает как описано выше, но в регистре...

Бесконтактный дешифратор числового кода

Загрузка...

Номер патента: 652012

Опубликовано: 15.03.1979

Авторы: Валиев, Соколов

МПК: B61L 23/14

Метки: бесконтактный, дешифратор, кода, числового

...нулевой потенциал (момент 1 на фиг. 2). Изменение потенциалов на выходах 25 и 26 триггера 19 приведет к записи 1 в ячейке 1 регистра. Возникший при этом перепад напряжения на управляющем (единичном) выходе ячейки 1, воздействует на ключ 7, закрывая его на короткое время, благодаря чему происходит заряд конденсатора в накопителе 8. После окончания воздействия перепада напряжения ключ 7 вновь открывается и блокинггенератор 9, получая инверсное питание от конденсатора накопителя 8, осуществляет генерацию коротких импульсов с высокой скважностью. При этом абсолютное значение напряжения на конденсаторе постепенно уменьшается (см. фиг. 2).Импульсы из блокинг-генератора 9 поступают на счетный вход триггера 10, благодаря чему последний...

Устройство для преобразования кода мтк-2 в код морзе

Загрузка...

Номер патента: 652719

Опубликовано: 15.03.1979

Авторы: Алиев, Грединберг, Кофман

МПК: H04L 3/04

Метки: код, кода, морзе, мтк-2, преобразования

...пятого элемента И,выход последнего соединен с первым входомэлемента ИЛИ управляющего блока, выходчетвертого элемента И подключен к второмувходу элемента ИЛИ управляющего блока,второй выход генератора подключен к вторым входам третьего и второго элементов И,при этом выход элемента ИЛИ управляющего блока подключен к продвигающему входу триггеров регистра сдвига и к первомувходу выходного согласующего блока, выходтретьего элемента И подключен к управляющим входам датчика кода МТКи триггеров регистра сдвига, выход второго элемента И подключен к второму входу выходного согласующего блока,На чертеже приведена структурная электрическая схема устройства.Устройство для преобразования кода МТКв код Морзе содержит датчик 1кода МТК, дешифратор...

Декодирующее устройство -позиционного временного кода

Загрузка...

Номер патента: 652724

Опубликовано: 15.03.1979

Авторы: Алексеев, Боровков, Гришин, Петров

МПК: H04L 17/30, H04L 27/22

Метки: временного, декодирующее, кода, позиционного

...блока задержки 2,С другого выхода формирователя 1 выпрямленные импульсы поступают на входы детекторов 4 и 7, Импульсами с выхода блока задержки 2 осуществляется:запуск распределителя 3, на выходахкотором последовательно появляютсяопорные импульсы, поступающие на входы детекторов 4 и .7, Времязадержкизайускарасйределителя 3 равно половине длительности опорного импульса.Это необходимо для совпадения выпрямленных импульсов с серединами опорных импульсов. Дополнительный распределитель 9, управляет работой детектора 4, блока памяти 5, дешнфратора 46 и через блок инверторов 8 работойдополнительного детектора 7. Детектор4 вместе с распределителями 3 и 9выделяет разрешенные кодовые комби нанни. На выходе детектора 4 появляют ся все выделяемые...

Устройство уплотнения п-разрядного двоичного кода

Загрузка...

Номер патента: 653612

Опубликовано: 25.03.1979

Авторы: Белков, Братальский, Калинчев

МПК: G06F 7/00

Метки: двоичного, кода, п-разрядного, уплотнения

...1, а второй вход - с )-м выходом регистра маски 2. Первый информационный вход )-го коммутирующего элемента 6 )-ой группы, кроме первой группы (61 к) соединен с выходом )-го коммутирующего элемента 6 ( - 1)-й группы. Второй информационный вход )-го коммутирующего элемента 6 1-й группы соединен с первым информационным входом (1 + 2 ) -го коммутирующего элемента 1-й группы; 1-й вход регистра результата 3 соединен с выходом )-го коммутирующего элемента б к-й группы; )-й вход блока управления 5 соединен с 1-м выходом регистра маски 2; 1-й разряд )-ой группы выходов блока управления 5 соединен с первым управляющим входом )-го коммутирующего элемента 6 1-й группы и со вторым управляющим входом- 2 ) -го коммутирующего элемента 6 1-й...

Устройство для проверки кода на четность

Загрузка...

Номер патента: 653616

Опубликовано: 25.03.1979

Авторы: Бондаренко, Голованевский, Дельберг, Коган, Тильман

МПК: G06F 11/10

Метки: кода, проверки, четность

...элементов 1 и 4 каждого разряда объединены, образуя выход чет, а выходы элементов 2 и 3 того же разряда объединены образуя выход нечет. Входы считывания элементов 1 и 2 и входы считывания элементов 3 и 4 каждого разряда объединены и образуют входы чет и нечет соответственно.На вход считывания элементов 1 и 2 первого разряда заведен управляющий вход 7 для опроса. Выходы элементов 1 и 4в данном разряде проверяемого кода, заведен на входы подготовки элементов 2 и 4, а также на входы гашения элементов 1 и 3.Остальные связи аналогичны связям схемы, приведенной на фиг, 1.40 В первом такте (вход 1) происходитпостоянная записьв элементы 1 и 3 и гашение информации в элементах 2 и 4, оставшейся от предыдущего цикла проверки.В следующем такте...

Приемник сигналов кода морзе

Загрузка...

Номер патента: 655082

Опубликовано: 30.03.1979

Авторы: Генкин, Степанов

МПК: H04L 15/24

Метки: кода, морзе, приемник, сигналов

...моменту времени во втором элементе задержки 6 хранится значение предыдущей посылки той же полярности, а в четвертом элементе задержки 10 - эталонное значение точки или разделительного интервала.Первый вычислитель 7 и коммутатор 8, представляющие собой комбинированные схемы, подготавливают к записи в третий элемент задержки 9 код длительности элементарной посылки с выхода четвертого элемента задержки 10, если вычислитель 7 не определил соотношение между входными сигналами, равное 1: 3 или 3: 1, с выхода второго элемента задержки 6, если определено соотношение 1: 3, или с выхода преобразователя 4, если соотношение между предшествующей и последующей посылками равно 3: 1, В первом случае эталонный код элемента минимальной длительности (точки...

Преобразователь двоичнодесятичного кода в двоичный

Загрузка...

Номер патента: 656052

Опубликовано: 05.04.1979

Автор: Омельченко

МПК: G06F 5/02

Метки: двоичнодесятичного, двоичный, кода

...запоминающего устройства Группа элементов И 17 расшифровывает содержимое счетчика 16.Преобразование осуществляется путемсуммирования двоичных эквивалентов считываемых тетрад двоично-десятичного числа.Устройство работает следующим образом.В регистр числа 2 по входной шине 1последовательно разряд за разрядом, начиная со старшего, поступают двоично-деся- О тичные тетрады преобразуемого числа, Одновременно с каждой двоично-десятичной тетрадой в блок управления 4 по управляющей шине 3 поступает синхроимпульс, задающий стартстопный режим работы устройства, Блок управления 4 вырабатывает 15сигналы, обеспечивающие функционирование всего устройства. Распределитель импульсов 6 вырабатывает распределенные во времени импульсы, число которых...

Преобразователь двоичного кода в перестановочный код

Загрузка...

Номер патента: 656053

Опубликовано: 05.04.1979

Автор: Злотник

МПК: G06F 5/02

Метки: двоичного, код, кода, перестановочный

...блока 2 и дешифратора 3 Формируют в формирователе 4 ненулевые символы Ю -2 младших разрядовперестановочного кода. Появление сигнала налюбом четном или нечетном выходе блока 2 возбуждает шину 5 или 6соответственно. При возбуждении шин5 или 6 и выхода формирователя 4 в формирователе 7 формируются ненулевыесимволы двух старших разрядов перестановочного кода. Сигналы первого Я и второго ненулевых символов возбуждают выходные шины соответственно 81- 8 П и 91- 9 пБлок преобразования младших разрядов (фиг.2) содержит дешифратор12 младших разрядов входного кода,группу элементов ИЛИ 13, первый14 и второй 15 элементы ИЛИ, которыеФормируют единичный выходной сигналпри возбуждении четного или нечетного выхода дешифратора 12.Рассмотрим работу...

Функциональный преобразователь кода в частоту

Загрузка...

Номер патента: 656077

Опубликовано: 05.04.1979

Автор: Пустыльников

МПК: G06J 1/00

Метки: кода, функциональный, частоту

...видею:К -Щ- Е(Ю 1где К- Функция, обратная функ 65 ции К(и), то есть характеристика преобразования предложенного устройства определяется функциональнымизависимостями, реализуемыми элементами 2 и 3, и взаимный подборэтих зависимостей, а также величиныотношения 1 п ( и 2, позволяет получитьразные нелинейные Функции преобразования кода в частоту без существенного усложнения схем указанныхэлементов, а, следовательно, и всегО устройства. Например, при реализации зависимости вида функции отФункции, каждая иэ которых воспроизводится достаточно просто, однаиз этих функций может быть реализована характеристикой К, а другаяхарактеристикой Г(М),В дополнительной схеме (Фиг.2)аналогично обеспечивается равновесное состояние, при которомимеет место...

Функциональный преобразователь кода в напряжение

Загрузка...

Номер патента: 656204

Опубликовано: 05.04.1979

Автор: Родионов

МПК: H03K 13/02

Метки: кода, напряжение, функциональный

...4 состоит, например, из ключа 6и запоминающего кэнденсатора 7, однаиз обклапок которого соепинена с вьжо 20дом коммутатора 3.функциональный преобразователь кодав напряжение работает следующим обрезом.,Па вход блока 1 управления поступа 25ет входной код, Весь диапазон измеренияаргумента, заданного этим кодом, разбивается старшими разрядами на 2" частей,гпе п - количество используемых старцих разряпов, которые определяют участ 30ки аппроксимации. Младшие разряды попаются на цифроаналоговый преобразова тель 2, формирукнций на своем выходенапряжение Оцдл , пропорциональное произведению младших разрядов вхопного кода йщ на напряжение Япоступающеена аналоговый вход цифроаналоговогопреобразователя 2 из блока 5 опорныхнапряжений.О цап = М щ6...

Преобразователь кода грея в двоичный код

Загрузка...

Номер патента: 658555

Опубликовано: 25.04.1979

Авторы: Воробьев, Воробьева, Грехнев

МПК: G06F 5/02

Метки: грея, двоичный, код, кода

...реобр Этв двоич регистр о предляк=Да п 1 числя1(ЛИ,ем,г (Кядов таетс цель до устройс эле содерж устройства являет Недоста изкая с гаем где й- к чество образования, связа принципом работы,элелых соевига,нтов двиг цепе последовательным- тый вход кото дом- той цени с формационным вход динен с вых Ближайшиной задачи ядержаций ревходы которо шением данватель, сонь сдвига, ыходам ре 15 ин техническим ряется преобра стра, шиена сыходь к л 1 рег управляюоторого гистр и перву й подключень нала преобразования со шими входами региста пей сдвисдвигомтветствую ва ем мост щей цепи сдвига. Другое отличи тва состоит в тоод женно о устрв нем разрядр, два эдеме1-)Е, первыйск динены с вь предлчто тригг )-Л ого с ороввозмо регистра содержат та И-НЕ и...

Преобразователь кода грея в двоичный код

Загрузка...

Номер патента: 658556

Опубликовано: 25.04.1979

Авторы: Воробьев, Воробьева, Грехнев

МПК: G06F 5/02

Метки: грея, двоичный, код, кода

...либо непосредственно регистрировать (например, индицировать без дополнительных затрат логических схем, 1 Отак как для индикации можно использоватьчерез согласующие устройства непосредственно выходы разрядов 2 + (й +1) или,подав на шину "преобразование сигнал, соответствующий логическому нулю,осуществлять по синхроимпульсам последовательную выдачу кода младшими разрядами вперед, как и в известном устройстве.Отметим, что для обеспечения правиль-Оной работы предлагаемого устройства- врежиме преобразования необходимо на третий и четвертый Д-входы первого разряда подать сигналы, соответствующие логическому нулю, а на второй Д-вход податьсигнал, соответствующий логической единице. В режиме же сдвига при последовательном приеме...