Патенты с меткой «кода»

Страница 26

Способ преобразования кода в постоянный сигнал

Загрузка...

Номер патента: 940294

Опубликовано: 30.06.1982

Авторы: Пасынков, Чайка

МПК: H03K 13/03

Метки: кода, постоянный, преобразования, сигнал

...генератора 7 преобразователи2 начинают формировать ШИС с периодомдпя первой группы Т 1 = То с Ъ и дпительностью импульсов (фиг. 2 а)(37 1 =ТО 11,ллСледует заметить, что О й 1 ЧЬ " 1.К 1Значение 1 определяется входным преобразуемым кодом.В течение времени -й преобразователь 2 открывает соответствующий ключ 3, и напряжение от-го источника 4 поступает на сумматор 5. На фнг. 2 а, б, в показаны амплитудно-временные диаграммы ШИС на входах сумматора 5. Значение напряжений Е,; выбию рается из условияЕо(4)3-причем Ко О, т.е. 1 равно весу того разряда преобразуемого кода, который предшествует-й группе. Э После суммирования результирукзцей ШИС (фиг, 2 г) фц 1 ьтруется, Среднеежачение напряжения на выходе фшьтраопределяется как сумма...

Преобразователь двоичного кода в двоично-десятичный

Загрузка...

Номер патента: 941991

Опубликовано: 07.07.1982

Автор: Кулешов

МПК: G06F 5/02

Метки: двоично-десятичный, двоичного, кода

...подключен к тактовомувходу ъ формирователя 10 последовательности импульсов, вход сброса двоично-десятичного счетчика 73 подключен к входу сброса В формирователя 10 последовательности импульсов, а выходпереполнения двоично-десятичногосчетчика 73 - к выходу е конца пачкиформирователя 10 последовательностейимпульсов, разрядные выходы двоичнодесятичного счетчика 73 соединены ссоответствующими входами элементов И74-82, первые входы которых связаныс тактовым входом 1 Формирователя 10последовательностей импульсов, выходы элементов И 74-82 соединены с со Оответствующими входами элементов ИЛИ83-91 группы, а выходы элементов ИЛИ83-91 подключены к тактовому выходуМ: формирователя 10 последовательностей импульсов. Элементы И 74-82 груп зпы в...

Преобразователь число-импульсного кода в параллельный двоичный код

Загрузка...

Номер патента: 941992

Опубликовано: 07.07.1982

Автор: Чепиков

МПК: G06F 5/04

Метки: двоичный, код, кода, параллельный, число-импульсного

...б появляется в момент появления импульса на входе 3.В таблице приведено состояние разрядов регистра,.состояние реверсивного счетчика, а также импульсы на входе и выходе регистра и импульсы на входах 5 и 6 реверсивного счетчика.смотрен элемент И 10, и входов которого соединены с выходами всех разрядов регистра, а выход элемента И 10 соединен с цепью 1 1 установки всех щ разрядов счетчика 1.Установка производится при вводе в устройство комбинации установки (например, 000, 111,1010и т.п,) в число-импульсном коде, которая дешифрируется элементом И 10 и далее по цепи 11 воздействует на счетчик. В качестве комбинации установки должна быть выбрана такая комбинация, которая встречается в преобразуемом сигнале. Этим обеспечивается...

Преобразователь последовательного кода в параллельный

Загрузка...

Номер патента: 941993

Опубликовано: 07.07.1982

Авторы: Белицкий, Гусев

МПК: G06F 5/04

Метки: кода, параллельный, последовательного

...(ГТИ) 5, имеющий жесткое самовозбуждение, ГТИ Формирует импульснуюпоследовательность, число импульсовв которой равно числу разрядов преобразуемого кода, интервал между соседними импульсами равен длительностиразряда этого кода, а скважность импульсов близка к двум. Сигналы с выхода ГТИ и входной сигнал поступаютна входы элемента И 5, который обеспечивает прохождение лишь тех импульсов ГТИ, время формирования которыхсоответствует наличию импульсов единицы во входном коде. Первый, соответствующий синхроимпульсу, и каждыйпоследующий импульс, возникающий навыходе элемента И 6, возбуждает первое звено многофазного генератора, .в котором формируется импульс, длительность которого заметно меньше,чем длительность символа...

Преобразователь кода в угол поворота вала

Загрузка...

Номер патента: 942103

Опубликовано: 07.07.1982

Автор: Хайнацкий

МПК: G08C 11/00

Метки: вала, кода, поворота, угол

...13, формирователь 14 коммутационного напряжения, блок 15 формирования импульса, второй блок 16 ключей, второй регистр 17 кода.Преобразователь работает следующим обрэом.При запитке входной обмотки .СКВТ 2 переменным напряжением 1 о с частотой Юо на его выходных обмотках индуктируются ЭДС, величины которых изменяются в Функции от углового положения сто вала (ротора) СКВТ 2 по уравнениям ОО" И О11,2 = 1-1 рСОЬ Ы о Р)Эти сигналы (1) поступают на соответствующие входы синусно-косинусно.- го делителя 3 напряжения, на цифровой (управляющий) вход которого поступает код Ярс с выхода регистра 9. Выходной.сигнал делителя 3 (сигнал рассогласования Орц,), пропорциональный разности между углом ар и углом, соответствующим выходному коду Дрс...

Устройство для формирования дополнительного кода

Загрузка...

Номер патента: 943701

Опубликовано: 15.07.1982

Автор: Баранов

МПК: G06F 5/02

Метки: дополнительного, кода, формирования

...функциональ-.ная схема устройства для формирования дополнительного кода; на фиг.2 временная диаграмма его работы.Устройство для формирования дополнительного кода содержит триггер 1, элемент И 2, элемент ИЛИ 3,два элемента задержки 4 и 5, вход 6и выход 7. Единичный вход триггераподключен к выходу элемента задержки4, вход которого подключен к улевому входу триггера 1, первому входуэлемента И 2 и входу б, Элемент ИЛИ3 подключен первым входом к выходуэлемента И 2 вторым входом - к еди 135ничному выходу триггераи выходомк выходу 7. Нулевой выход триггера 1подключен к входу элемента задержки5, выход которого подключен к второму входу элемента И 2.Устройство для формирования дополнительного кода работает следующим образом.В исходном состоянии...

Преобразователь двоичного кода в двоично-десятично шестидесятиричный код

Загрузка...

Номер патента: 943702

Опубликовано: 15.07.1982

Автор: Бердышев

МПК: H03M 7/12

Метки: двоично-десятично, двоичного, код, кода, шестидесятиричный

...предлагаемого преобразователя.Преобразователь кодов содержитрегистр сдвига 1, блок сумматоров 2, реверсивный регистр сдвига 3, корректируемую.тетраду 1, дешифратор коррекции 5, блок коррекции 6, коммутатор 7, элемент ИЛИ 8, элемент И 9, триггеры 10 и 11, входные шины 12, выходные шины 13, шину 1 ч вида преобразования, шину 15 сдвига вправо, шину 16 сдвига влево, вход 17 синхроимпульсов, вход 18 разрешения режима контроля, контрольный выход 19,Предлагаемый преобразователь имеет два режима работы: рабочий и контрольный. В рабочем режиме после установки в исходное состояние входной двоичный код по шине 12 поступает в регистр сдвига 1. Для выполнения преобразования методом сдвига и кор- ф рекции необходим выполнить опера" цию...

Преобразователь двоичного кода угла в двоично-десятично шестидесятиричный код

Загрузка...

Номер патента: 943703

Опубликовано: 15.07.1982

Автор: Сикорский

МПК: G06F 5/02

Метки: двоично-десятично, двоичного, код, кода, угла, шестидесятиричный

...операциями "Сдвиг" и "Коррекция"В общем случае при преобразовании произволь- . ного значения и-разрядного двоичного кода в выходной код количество щагов операции "Запись плюс 180 оцоп-.35 ределяется количеством кодовых посылок логической "1" исходного двоичного кода, При этом максимально необходимое для преобразования и-разрядного двоичного кода количество шагов операции "Запись плюс 1800" должно быть равно и . Каждый и"тый шаг операции "Запись плюс 180 О, обознаоя ценный в дальнейшем 3, осуществляется во время формирования и-посыл 45 ки логической "1" исходного двоич ного кода. При этом к содержимому разрядных сдвигающих регистров раз-рядов 100 ои 10 о должен быть прибавлен двоично-десятичный код угловой величины 180 о. Во...

Преобразователь двоичного кода в число-импульсный код

Загрузка...

Номер патента: 943704

Опубликовано: 15.07.1982

Автор: Дудоров

МПК: G06F 5/02

Метки: двоичного, код, кода, число-импульсный

...3. Основной и вспомогательный триггеры состоят из двух элементов И-ИЛИ-НЕ 4 и 5. Результат преобразования поступает на выход 6 преобразования. Между разрядами счетчика 1 вклюцена группа элементов 2 И-ИЛИ 7. Кроме того, преобразователь содержит триггер режима 8, входные элементы И-НЕ 9-10, элемент И-НЕ 11 обнуления, элемент И 12, информационные входы 13-14 преобразователяПреобразователь кода в число импульсов работает следующим образом.В исходном состоянии нулевой разряд счетчика 1 находится в единичном состоянии, а остальные разряды счетчика 1 и триггер переключения 8 на" ходятся в нулевом состоянии, разрешая при этом прохождение информации, которая поступает на входы 13 и 14 в парофазном последовательном коде, через входные...

Трехдекадный преобразователь двоично-десятичного кода в двоичный

Загрузка...

Номер патента: 943705

Опубликовано: 15.07.1982

Автор: Соколов

МПК: G06F 5/02

Метки: двоично-десятичного, двоичный, кода, трехдекадный

...соответственно выходами 5 твосьмого, девятого и десятого разрядов спреобразователя. сНа чертеже приведена блок-схема Рпреобразователя, РБлок-схема отключает разрядные вхо О сды преобразователя, состоящие из раз- лрядных входов сотен Х 1 - Х, разряд- . вных входов десятков Х - Х и разрядных входов единиц Х - Х, а такжеИвыходы У 1 -У преобразователя. Пре вобразователь содержит элементы ИЛИв1-12, элементы запрета 13-30, элементы И 31-35, элементы НЕ-И 36-37, тсумматоры 38-39. Процесс преобразо- Рвания проще всего прослеживается на 20 спримере конкретного числа. Пусть на ввходах преобразователя имеется число Р722, т.е, на первой тетраде 0111, авна второй и третьей - по 0010, первый вкаскад преобразования десятков при этом 25выдает...

Датчик кода морзе

Загрузка...

Номер патента: 944142

Опубликовано: 15.07.1982

Авторы: Захарченко, Лапин, Стишковский

МПК: H04L 15/04

Метки: датчик, кода, морзе

...выделитьслужебную комбинацию, соответствующую концу знака, При нажатии наклавишу, соответствующую определенной букве, цифре или знаку препинания, комбинация;кода записывается в регистр сдвига через элементыИЛИ 5 и Запрет 6. Одновременно запускается формирователь 1 и начинает,.продвигать записанный код по регистру сдвига 2. Если была нажатаклавиша первой группы 3, то вцходной сигнал последнего разряда регистра 2 сдвига поступает на формирователь 8 в прямом коде, а еслибыла нажата клавиша второй группы 4 то в инверсном.После того, как в последнем разряде регистра 2 сдвига появляетсяслужебная единица, а во всех остальных - нули, выходной сигнал элемента ИЛИ 10 закрывает элементы И 74242 4 5 1 О 5 20 25 50 35 40 45 50 и 9 и разрешает...

Преобразователь двоичного кода в позиционный код со смешанным основанием

Загрузка...

Номер патента: 945860

Опубликовано: 23.07.1982

Авторы: Баженов, Кремез, Москаленко, Роздобара, Фомин

МПК: G06F 5/02

Метки: двоичного, код, кода, основанием, позиционный, смешанным

...го ( = 1) разряда. Согласно алгорит" регистра 40 и группы элементов И 41. му обРазования весов в ФибоначчиевойСхема 9 сравнения, предназначен" системе счисЛения, вес (1 = 1) раз" ная для сравнения фибонацчиевого эк- ряда ( = 1; " ц; . Этим же сигналом вивалента и остатка, состоит из эле- .производится обнуление регистра 36, ментов И 42-44, двух элементов НЕ 45на который через группу элементов И 27 .и 46, двух триггеров 47 и 48, элемен" заносится код Фибоначчиевого веса та ИЛИ 49 и элемента И 50. о :,После этого через элемент ИЛИ 32Преобразователь работает следую- происходит обнуление вычитателя 37 и щим образом, на него через группу элементов И 25Предварительно на вычитатель 6 на- заносится Фибоначчиевый вес о. пос"1 у :капливающего...

Формирователь кода кратчайшего пути в цифровой сети связи

Загрузка...

Номер патента: 945880

Опубликовано: 23.07.1982

Авторы: Васильев, Галушко, Коновалов

МПК: G08C 19/28

Метки: кода, кратчайшего, пути, связи, сети, формирователь, цифровой

...второй группы 4 позволяет прохождение тактового импульса, появившегося на первом выходе счетчика 2 импульсов, через соответствующий эле5 9458 мент И первой группы 3 на вход первого элемента ИЛИ 9.Элементы И шестой группы 8 осуществляют поразрядное сравнение символов кодов регистров 16 и 17 на ра венство, а элементы И пятой группы 7 Фиксируют одновременное равенство символов всех сравниваемых разрядов. Если одновременное равенство разрядов наступает после первого сдвига регист 10 ра 17, то наличие единичного потенциала на выходе первого элемента И пятой группы 7 позволяет прохождение тактового импульса, появившегося на первом выходе счетчика 2 импульсов, 15 через соответствующий элемент И четвертой группы 6 на вход второго элемента ИЛИ...

Аналоговый декодер кода хэмминга

Загрузка...

Номер патента: 945986

Опубликовано: 23.07.1982

Авторы: Захаров, Наумов

МПК: H03M 13/51

Метки: аналоговый, декодер, кода, хэмминга

...контактом дополнительногопереключателя 10, первый нелодвижныйконтакт которого соединен с дополнительной входной шиной 11, а второйнеподвижный контакт подключен к выходу его последнего разряда.Работа аналогового декодера кодаХэмминга осуществляется следующим образом,На первом этапе переключатели 2и 10 находятся в нижнем положении,а кнопка 7 разомкнута. Сигналы свходной шины 3 записываются в сдвиговый регистр 1, величины надежностейс входной шины 1 1 записываются в сдвиговый регистр 9, а в маркерный сдвиговый регистр 6 записываются нули. Одновременно результаты декодированияпредыдущего кодового слова поступаютс выхода последнего разряда сдвигового регистра 1 на выходную шину 4.На втором этапе переключатели 2 и 10находятся в верхнем...

Преобразователь кода

Загрузка...

Номер патента: 945987

Опубликовано: 23.07.1982

Авторы: Герасимов, Горбачев

МПК: H03K 13/24

Метки: кода

...вычитающего счетчика 2, подансигнал тактовой частоты Ют .Устройство работает следующим образом.На входы 10 сумматора-вычитателя 9поступают параллельные кодовые прирашения с частотой Е . В каждом такте взависимости от знака кодового приращения, т. е, ф 1 " или "О в знаковом разряде, происходит суммирование или вы- .читание его из остатка суммы, подающегося на входы 11 сумматора-вычитателя9. После суммирования вновь образованнаясумма поступает в блок экспоненциальнойобработки, состоящий из суммирующегосчетчика 1, вычитающего счетчика 2,сравнивающего устройства 3, ключа 4,и делителя частоты 5, после чего на выходе устройства образуется новый остаток суммы, обработанной по экспоненциальному закону, причем экспоненциальныйспад стремится к...

Преобразователь кода из системы остаточных классов в двоичный код

Загрузка...

Номер патента: 947850

Опубликовано: 30.07.1982

Автор: Коляда

МПК: G06F 5/02

Метки: двоичный, классов, код, кода, остаточных, системы

...вход блока 8 для умножения на - РПО МОДУЛЮ Рп, . ИСКОМОЕ ЭНаЧЕНИЕ Обп,с выхода блока 8 передается на входрегистра 4 интервального индекса.Вычет осп 2, ПРедставляющий собойК младших двоичных разрядов позиционного кода числа А, с выхода блока7 поступает в К старших разрядовсдвигового регистра 10, разрядностькоторого составляет щК бит, гдеи =)( (черееиСКобозначается наименьшее целое число, не меньшее Х).Второй этап процедуры перевода числа А в двоичный код состоит из п(-1 одинаковых шагов, на 1-ом из которых (3 = 1,2 и(-1) преобразователь выполняет следующее действие. Содержимое сдвигового регистра 10сдвигается на бит вправо, а содержимое входного регистра 1, представляющее собой вектор вычетов (.йс,(-"1-(п-(1 Й1) полученный на преОС О )...

Устройство для формирования контрольного кода по модулю три

Загрузка...

Номер патента: 949658

Опубликовано: 07.08.1982

Авторы: Глынин, Кобзев, Тараев

МПК: G06F 11/08

Метки: кода, контрольного, модулю, три, формирования

...чертеже изображена структурная схема устройства для Формирования контрольного кода по модулю три.Устройство содержит узел 1 свертки, мультиплексоры 2 и 3 и элемент ИЛИ-НЕ 410Устройство работает следующим образом.На первый и второй входы устройства 1 свертки по модулю три поступает информация с двух старших разрядов контролируемого кода. На выходах узла свертки Формируются сигналы, соответ.ствующие остаткам 1, О, 2 . Сигнал, ,соответствующий остатку 1, поступает на информационные входы, начиная с первого по (1+31), мультиплексора 2 и входы, начиная со второго по (2+ЗЦ, мультигпчексора 3, Сигнал, соответствующий остатку О, поступает на информационные входы, начиная со второго по (2+ЗЦ, мультиплексора 2 и входы, начиная с...

Устройство для преобразования параллельного кода в частоту следования импульсов

Загрузка...

Номер патента: 949803

Опубликовано: 07.08.1982

Авторы: Анисимов, Глинков, Григорьян-Чтенц, Лабинов, Петрикеев, Сторожилов

МПК: H03K 13/02

Метки: импульсов, кода, параллельного, преобразования, следования, частоту

...регистр 1, блок 2 цифровых управляемых сопротивлений, управляемый генератор 3 импульсов, первый и второй элементы И 4949803 Формула изобретения 3и 5, элемент 6 задержки, элемент ИЛИ 7, дополнительный элемент 8 задержки, элемент 9 совпадения, дополнительный элемент И 10, источник 11 эталонного напряжения. 5Устройство работает следующим образом.При нулевом коде на регистре 1 управляемый генератор 3 импульсов вырабатывает сигналы, которые поступают на элемент И 10, однако импульсы не поступают на выход элемента И 10, так как на другой вход этого элемента поступаег сигнал от элемента 9, запрещающий прохождение импульсов,При наличии хотя бы одной единицы (или нескольких) на регистре 1 дополнительный элемент 10 открыт и импульс от...

Устройство для магнитной записи двоичного кода

Загрузка...

Номер патента: 951382

Опубликовано: 15.08.1982

Автор: Коваленков

МПК: G11B 5/09

Метки: двоичного, записи, кода, магнитной

...которого соединен с выход.ной шиной б. Селектор 4 вторых символов единиц годсоединен первым входом 15к входной шине 1 символов единиц,вторым входом - к выходу формирователястробирующих импульсов,а выходом - к первому входу элементаИЛИ 3. Устройство содержит также се Олектор 7 вторых символов нулей, подсоединенный первым входом к входнойшине. 8 и соединен выходом через элемент 9 задержки на половину тактового периода с вторым входом элемента 5ИЛИ 3. При этом выход формирователя 2стробирующих импульсов подключен квторому входу селектора 7 вторых символов нулей.В предложенном устройстве в про- зОцессе магнитной записи символы единиц и символы нулей поступают напервые входы соответственно селектора 4 вторых символов единиц и селектора 7...

Устройство для порогового выделения кода ” из “

Загрузка...

Номер патента: 955021

Опубликовано: 30.08.1982

Автор: Беликов

МПК: G06F 5/00

Метки: выделения, кода, порогового

...И 20 " на входы элементов И 21 и 22. Кроме того, этот нуль подается на первый вход элемента ИЛИ 23. Соответственно, на. входах элементов И 18"22 формируются логические "0" и подаются на первые входы элементов ИЛИ 24-28. На вторые входы элементов ИЛИ 23-28 подаются разряды входного кода со входов устройст" ва 30-35, соответственно, При наличии на первых .входах элементов ИЛИ 23"28 нулевого потенциала, разряды входного кода со входов преобразователя 30-35 проходят соответственно на выходы 36- 41 преобразователя. Таким образом, при подаче на вход преобразователя кода 0110100 на выходе формируетсяс7 . 955021 8код 110190. При подаче на входы 29"35 порог щ на выходных шинах сформируетпреобразователя, соответственно, ко- ся код 2 из 2, т,е....

Преобразователь двоичного кода угла в двоично-десятичный код градусов, минут и секунд

Загрузка...

Номер патента: 955022

Опубликовано: 30.08.1982

Авторы: Билибин, Гараев, Иванов, Руденко, Савельев, Сарычев

МПК: G06F 5/02

Метки: градусов, двоично-десятичный, двоичного, код, кода, минут, секунд, угла

...8-му разряду фор-мируемого кода У. Этот код подается ,со сдвигом на б разрядов вправо на входы сумматора 18, на первые входы которого заводится исходное значение кода Х. В сумматоре 18 реализуется операцияХ Х Х+, +Х.28 2 26Разряд переноса в сумматоре 18 используется для корректировки его выходного кода. Так как на. вторые входы сумматора 18 поступает инверсный код, то для правильнсй работы сумматора на входы его шести младших разрядов второй группы подаются логические единицы, а на входы десяти старших разрядов первой группы логические нули. На выходах сумматора 18 получается прямой код, который заводится на входы первой группы сумматора 20 и со сдвигом на два разряда вправо на входы второй группы этого же сумматора, На входы двух...

Преобразователь двоичного однопеременного кода в позиционный двоичный код

Загрузка...

Номер патента: 955023

Опубликовано: 30.08.1982

Автор: Голицын

МПК: G06F 5/02

Метки: двоичного, двоичный, код, кода, однопеременного, позиционный

...полусумматоров соединены последовательно от старших разрядов к младшим, причем два входа последующего блока подключены соответственно к двум выходам предыдущего блока 2,60 а два других входа подключены к соответствующей паре разрядов двоичного однопеременного кода.Блок 2 управляемых полусумматоров содержит (фиг.2) первую схему 3 отрицания равнозначности, к одному входу которой подключен вход блока управляемых полусумматоров 2, а к другому входу подключен выход элемента И 4, входы которого подключены соответственно к выходам И 5-6, Первый вход элемента И 6 подключен к входу блока 2 управляемых полусумматоров, к входу элемента НЕ 7 и первому входу элемента 8 отрицания равнозначности, второй вход которого подключен к выходу элемента...

Преобразователь двоичного кода в двоично-десятичный

Загрузка...

Номер патента: 957200

Опубликовано: 07.09.1982

Автор: Кураков

МПК: G06F 5/02

Метки: двоично-десятичный, двоичного, кода

...сумматора соединены с вторыми входами (К+1)-го сумматора, вторыевходы первого сумматора соединены сдесятым информационным входом коммутатора.На фиг. 1 приведена блок-схема преобразователя; на фиг, 2 - блок-схема соединений одного каскада преобразования,Устройство содержит каскад 1 преобразования, информационный вход 2 каскада, вход 3 управления масштабированием, выход 4 остатка каскада,информационные вл 1 ходы 5 каскада, шифратор 6, входы 7 шифратора 6, управляющие входы 8 колмутатора 9, сумматоры 10, - ,101, входы 11 и 12 суммато -ров, выходы 13 и 14 сумматоров, информационные входы 15 коммутатора 9,Увход 16 переноса сул;моторов и вход1 7 логического нуля преобразователя.Предлагаемое устройство содержитряд послсдовательно включенных...

Преобразователь кода во временной интервал

Загрузка...

Номер патента: 957429

Опубликовано: 07.09.1982

Авторы: Балуха, Глейзер

МПК: H03K 13/20

Метки: временной, интервал, кода

...через элемент ИЛИ 3 поступают навход генератора 1 в качестве запаздывающей обратной связи.Схему преобразователя в зависимости от преобразуемого кода рассмотрим для двух случаев: число,определяемое кодом старших разрядовбольше числа, определяемого кодом З 5младших разрядов (в 1); число, определяемое кодом старших разрядов меньше числа, определяемого кодом младших.разрядов (в 1 с),В первом случае на первый выход 40переключателя 2 диапазона коммутируется отвод линии задержки, задающнй частоту с периодом Т; на второйвыход-отвод линии задержки, задающий .частоту с периодом Т; -Ы, где дЙ - 45величина минимального дискретногошага преобразования.На счетный вход счетчика 14 поступают импульсы с периодом Т. Когда в счетчике 14...

Преобразователь двоичного кода в код системы остаточных классов

Загрузка...

Номер патента: 959062

Опубликовано: 15.09.1982

Автор: Коляда

МПК: G06F 5/02

Метки: двоичного, классов, код, кода, остаточных, системы

...3 Р.- основные модули ранговогоЬрасширения систе)ры остаточных клас- ЗОсов," Ри+- дополнительный модульР ) 2 с 1,. Количество разрядов входного регистра й=0 о Р(пф") . (Через 1 хобозначается наименьшее целое число,не меньшее х); блок 3 преобразователей цифр позиционного кода, состоящий иэ в: )М/В преобразователей, 1-ыйиз которых (1=1,2п преобразует1-ое число (слагаемое) позиционногопредставления исходного двоичного 40кода в системе счисления с основанием Р = 21 в код системы остаточныхклассов с модулями Р, Р 2,,рРп.р 1группа блоков суммированйя вычетов 4,з.-ый из которых (1=1,2п+1) пред-. 45назначен для,суммирования вычетов помодулю Р,; блок 4, выходные шины 5Устройство работает следующим образом,ПУсть требуется перевести в...

Преобразователь кода в напряжение

Загрузка...

Номер патента: 959273

Опубликовано: 15.09.1982

Авторы: Бабанов, Воителев

МПК: H03K 13/02

Метки: кода, напряжение

...ВВ 3 с выходом ф 0 1, переключатели 5, операционные уси" лители 6., двухрезисторные делители 7, общую шину 8 дополнительную резистивную матрицу ВВ 9, старший и младший разряды преобразуемого дво- ф ичного кода 10 и 11.Преобразователь работает следующим образом,При единичном значении разряда преобразуемого кода (10 или 11) пе" 30 реключатель 5 устанавливается в положение, когда к входу соответствующего разряда матрицы В Р 3 выводу резистора номинала 2 В подклюцается выход 2 источника 1. Одновременно ы этот сигнал поступает на неинвертирующий вход усилителя 6, навыходе которого в идеальном случае уста 3 фнавливается такой уровень, которыйиэ-за действия обратной связи черезрезисторы делителя 7 Формирует наинвертирующем .входе сигнал,...

Преобразователь двоичного кода угла в двоично-десятично шестидесятиричный код градусов, минут, секунд

Загрузка...

Номер патента: 960791

Опубликовано: 23.09.1982

Авторы: Война, Сикорский, Ярема

МПК: G06F 5/02

Метки: градусов, двоично-десятично, двоичного, код, кода, минут, секунд, угла, шестидесятиричный

...1:0 и импульс65 переноса П 1 не формируется.В интервале времени между двумя одноименными синхроимцульсамк переноса, равном Т, количество единиц число-импульсного кода, суммируемого с кодом, ранее записанным в данном разряде, не должно превышать 10 и б единиц для десятичного и шестиричного разрядов, соответственно,Действительно, если. в десятичном разряде .Формируется сумма чисел 9+10, где 9 - максимальное значение числа, хранимого в декаде, то .на выходе декады при суммировании формируется один импульс переполнения, т.е. устанавливается состояние УП;=1), а в декаде вновь Фиксируется код числа 9.Введение синхронизаторов импульсов межраэрядных переносов позволяет производить суммирование кодов параллельно и одновременно во всех разрядах...

Преобразователь двоичного кода в позиционный код со смешанным основанием

Загрузка...

Номер патента: 960792

Опубликовано: 23.09.1982

Авторы: Баженов, Москаленко, Фомин

МПК: G06F 5/02

Метки: двоичного, код, кода, основанием, позиционный, смешанным

...младшего разряда с регистра 26.20 Этот же тактовый импульс черезэлемент И 11 поступает в блок 5 анализа. знака. Если в результате вычи-.тания Фибоначчиевого веса ц; знакостатка получается положительный, 25 импульс через элементы И 33 и ИЛЙ 14устанавливает триггер 13 в единичноесостояние и записывает единицу:вмладший разряд сдвигового регистра б,после чего осуществляется сдвиг содержимого регистров б и 7 на дваразряда. В данном случае при образовании Фибоначчиевого кода используется основное контрольное свойствонормальной Формы, согласно которомув двух соседних разрядах фибоначчиеЗ 5 вого числа не могут быть две единицы, т.е. если в данном разряде фибоначчиевого кода записана "1", тов соседнем заведомо. должен быть "д".По второму...

Преобразователь кода одной позиционной системы счисления в другую

Загрузка...

Номер патента: 960793

Опубликовано: 23.09.1982

Авторы: Иваськив, Погребинский, Харам

МПК: G06F 5/02

Метки: другую, кода, одной, позиционной, системы, счисления

...сброса блока 31 местного управления, входы 38 - 40 соединяют выход "Меньше" схемы 29 сравнения соответственно с управляющим входом регистра 27, управляющим ,входом счетчика 30, входом пуска блока 31 местного управления, вход 41 подготовки цикла блока 31 местного управления соединен с выходом "Больше или равно" схемы 29 сравнения, вход 42, сброса сумматора 28 соединен с выходом сброса блока 31 местного управления, выход 43 пуска блока 31 местного управления соединен с входом опроса схемы 29 сравнения.формирователь 2 эквивалента входного кода работает следующим образом.В начальном состоянии работы формирователя в регистре 27 находится код младшего разряда регистра 1 преобразуемого числа. ОДноразрядный сумматор 28 и счетчик 30 находятся в...

Преобразователь двоичного кода в двоично-десятичный

Загрузка...

Номер патента: 960794

Опубликовано: 23.09.1982

Автор: Николаев

МПК: G06F 5/02

Метки: двоично-десятичный, двоичного, кода

...в двоичнодесятичный код. Оба умножителя 3и 4 и преобразователь 5 выполняютдся на четырехразрядных сумматорахи могут быть по своим входам расширены до заданного числа разрядов.Умножитель 3 в 1,5 раза состоит изпоследовательно соединенных четырехразрядных сумматоров (фиг.З,микросхемы 01 и 02), На самый младший вход сумматора заводится постоянно единица. Умножитель 4 в 16/15раза состоит из последовательно соединенных четырехразрядных суммато-ров и элементов задержки, Четырехразрядный преобразователь 5 кода выполнен на базе четырехразрядного сумматора (фиг.З в ,микросхема 05).Устройство работает следующим образом,Все разряды преобразуемого кода,за исключением самого младшего, заводятся на соответствующие входы умножителя 3, выходы...