Генератор опорного кода для микропроцессорной системы управления вентильного преобразователя

Номер патента: 1758792

Авторы: Во, Чаплыгин

ZIP архив

Текст

(54) ГЕНЕРАТОР ОПОРНОГО КОДА ДЛЯМИКРОПРОЦЕССОРНОЙ СИСТЕМЫ УПРАВЛЕНИЯ ВЕНТИЛЬНОГО ПРЕОБРАЗОВАТЕЛЯ изобрете ратор 10 с льсов, кон ор 9, узел лнительны стоянного ность компа импу оцесс допо 11 попай ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯПРИ ГКНТ СССР ИСАНИЕ ИЗОБ ОРСКОМУ СВИДЕТЕЛЬСТВУ(56) Чаплыгин Е.Е. Стабилизния вентильными преобразоизменениях частоты сети. -ка, 1989, ЬЬ 12, с. 32-35, рис,Авторское свидетельствоЬЬ 1674330, кл. Н 02 М 1/08, 1 ий институтинь Тьинь (Чйация управлевателями приЭлектротехни2 и 3.СССР989.(57) Сущ держит ратор 1 микроп ратор 3 истоцни 1758792 А 1 ия: устроиство соти, счетчик 8, генеъюнкторы 2, 5, 7, 6 задержки, интегй компаратор 4 и напряжения, 3 ил.Устройство относится к области преобразовательной техники и предназначено для использования в микропроцессорных системах управления фазового управления вентильных преобразователей, ведомых сетью.Известны аппаратные формирователи цифрового опорного кода (сигнала развертки) для систем управления вертикального типа, стабилизированные по отношению к изменениям частоты сети.Однако в таких устройствах для достижения точной стабилизации необходима высокая рабочая частота. Достаточно сложна аппаратурная реализация,Ближайшим по технической сущности к заявляемому устройству является генератор опорного кода, содержащий источник тактовых импульсов, каскадный делительчастоты, вычислительный узел (микрапроцессор), счетчик опорного кода и ряд логических узлов, вводимых для стабилизации опорного кода при изменении частоты сети,Устройство весьма просто и обеспечиваетвысокую точность формирования опорного кода при невысокой рабочей частоте,Недостатком устройства является невысокая надежность его работы, обуславленная тем, что опорный код вводится вмикропроцессор без остановки счетчика. Всвязи с этим велика возможность ложногосчитывания опорного кода,Цель изобретения - повышение надежности.Поставленная цель достигается тем, что генератор опорного кода для микропроцессорной системы управления вентильного преобразователя, содержащий кампаратор сети, соединенный с установочным входом счетчика, генератор импульсов, первый и второй канъюнкторы, снабжен третьим коньюнктором, узлом задержки, интегратором, дополнительным компараторам и источником постоянного напряжения, причем генератор импульсов подключен к первому входу первого конъюнктора, выход котарога через интегратор и первый вход дополнительного компаратора подключен к первому входу второго коньюнктора, выход которого через узел задержки подключен к первому входу третьего конъюнктора, выход которого подключен к счетному входу счетчика, выходы которого являются выходами генератора опорного кода, выход первого коньюнктара подключен к второму инверсному входу второго конъюнктора и второму входу третьего конъюнктора, а источник постояннога напряжения подключен к второму входу дополнительного компаратора, второй 5 10 152030 35 40 45 50 55 инверсный вход первого коньюнктора и вход разрешения ввода информации со счетчика предназначены для подключения к адресной магистрали микропроцессорной системы управления вентильного преобразователя,На фиг. 1 приведена структурная схема устройства, где генератор импульсов 1 через первый конъюнктор 2, интегратор 3, дополнительный компаратор 4, второй мультиплексор 5, узел задержки б, и третий конъюнктор 7 связан со счетным входом счетчика 8, выходы которого связаны с входами микропроцессора 9, адресная магистраль которого связана со счетчиком 8 и инверсным входам первого коньюнктора 2, выход которого связан с вторым инверсным входом второго конъюнктора 5 и вторым входом третьего конъюнктора 7, кампаратор сети 10 подключен к установочному входу счетчика 8, а источник постоянного напряжения 11 - к второму входу дополнительного кампаратара 4; на фиг. 2 и 3 - временнь,е диаграммы работы, причем диаграммы фиг. 3 являются продолжением диаграмм фиг, 2, где 12 - импульс И на выходе генератора импульсов 1, 13 - сигнал на инверсном входе первого каньюнктара 2, 14 - сигнал на выходе первого коньюнктара 2, 15 - сигнал на выходе интегратора 3, 1 б - сигнал источника постоянного напряжения 11, 17 - сигнал на выходе дополнительного компаратора 4, 18 - сигнал на выходе второго каньюнктора 5, 19 - сигнал на выходе узла задержки б, 20 - сигнал на счетном входе счетчика 8.Принцип действия устройства заключается в следующем.В момент естественной коммутации по сигналу компаратора сети 10 счетчик 8 устанавливается в исходное положение и далее переключается с частотой, задаваемой генератором 1, Микропроцессор 9 на один машинный такт ранее процедуры ввода опорного кода со счетчика 8 формирует на адресной магистрали сигнал 13, который поддерживается до конца ввода, Для исключения ошибок при вводе в устройстве блокируется переключение счетчика 8 на время существования импульса 13, что представлено на временных диаграммах сигнала на выходе первого канъюнктора 2 диаграмма 14), Устройство функционирует при условии, что длительность импульсов И на выходе генератора импульсов 1(диаграмма 12) больше, чем длительность импульсов, показанных на диаграмме 13. Это обеспечивается выбором схемного решения генератора импульсов 1. Однако блокировка переключения счетчикана время ввода мо 1758792жет вызвать ложные дополнительные переключения счетчика 8, для исключения которых введены элементы 3 - 7 и 11 устройства.Интегратор 3 с малой постоянной времени формирует импульсы, показанные на 5 диаграмме 15, На входе дополнительного компаратора 4 эти импульсы сравниваются с постоянным напряжением 16 источника 11. Выходной сигнал дополнительного компаратора 4 сдвинут по фазе относительно 10 импульсов, показанных на диаграмме 14 (см, диаграмму 17), Выходные импульсы второго конъюнктора 5 начинаются в момент среза импульсов 14 (см, диаграмму 18) и имеют нулевой активный уровень, Им пульсы 18 запускают узел задержки 6, выходные импульсы 19 которого также имеют нулевой активный уровень. Выходные импульсы 20 третьего коньюнктора 7 подаются на счетный вход счетчика 8, 20Из представленных диаграмм видно, что каждому импульсу И соответствует один и только один импульс 20, запускающий счетчик 8, формирующий опорный код.Таким образом, в данном устройстве 25 блокирование переключения счетчика на время ввода опорного кода не приводит к пропуску переключений или дополнительным переключением. Это показывает, что при повышенной надежности работы обес печивается неизменное число степеней опорного кода на периоде повторения. Формула изобретения Генератор опорного кода для микропроцессорной системы управления вентильного преобразователя, содержащий компаратор сети, соединенный с установочным входом счетчика, генератор импульсов, первый и второй конъюнкторы, о т л и ч а ющ и й с я тем, что, с целью повышения надежности, он снабжен третьим конъюнктором, узлом задержки, интегратором, дополнительным компаратором и источником постоянного напряжения, причем генератор импульсов подключен к первому входу первого конъюнктора, выход которого через интегратор и первый вход дополнительного компаратора подключен к первому входу второго конъюнктора, выход которого через узел задержки подключен к первому входу третьего конъюнктора, выход которого подключен к счетному входу счетчика, выходы которого являются выходами генератора опорного кода, выход первого конъюнктора подключен к второму инверсному входу второго конъюнктора и второму входу третьего конъюнктора, а источник постоянного напряжения подключен к второму входу дополнительного компаратора, второй инверсный вход первого конъюнктора и вход разрешения ввода информации со счетчика предназначены для подключения к адресной магистрали микропроцессорной системы управления вентильного преобразователя,1758792Составитель Е.Чаплыгин Редактор И.Касарда Техред М.Моргентал Корректор Л.Лукач Заказ 3008 Тираж Подписное ВНИИПИ Государственного комитета по изобретениям и открытиям при ГКНТ СССР113035, Москва, Ж, Раушская наб 4/5Производственно-издательский комбинат "Патент", г, Ужгород, ул.Гагарина, 101

Смотреть

Заявка

4862833, 11.06.1990

МОСКОВСКИЙ ЭНЕРГЕТИЧЕСКИЙ ИНСТИТУТ

ЧАПЛЫГИН ЕВГЕНИЙ ЕВГЕНЬЕВИЧ, ВО МИНЬ ТЬИНЬ

МПК / Метки

МПК: H02M 1/08

Метки: вентильного, генератор, кода, микропроцессорной, опорного, преобразователя, системы

Опубликовано: 30.08.1992

Код ссылки

<a href="https://patents.su/4-1758792-generator-opornogo-koda-dlya-mikroprocessornojj-sistemy-upravleniya-ventilnogo-preobrazovatelya.html" target="_blank" rel="follow" title="База патентов СССР">Генератор опорного кода для микропроцессорной системы управления вентильного преобразователя</a>

Похожие патенты