Патенты с меткой «кода»
Преобразователь кода в длительность задержки сигнала
Номер патента: 1287292
Опубликовано: 30.01.1987
Автор: Чистяков
МПК: H03M 5/08
Метки: длительность, задержки, кода, сигнала
...этом значение задержки св управляемом элементе 18 задержки может быть представлено в видек ш " (5) где ш - число включенных секций элемента 18 задержки (принимает значение от О до ш,).Как и в предлагаемом устройстве происходит компенсация несинхронности запуска по отношению к импульсам генератора 1 импульсов (в формуле (4) не содержится составляющих, зависящих от ь ).Так же как и известное устройство, преобразователь кода работает, начиная с некоторого условно принимаемого за ноль значения кода в регистре 6.Причем это исходное значение кода, а также соответствующий временной интервал могут распределяться между. различными составляющими, что позволяет формировать временные интервалы, эквивалентные временным инпостоянно укорачивается...
Устройство для контроля кода “1 из 5
Номер патента: 1288916
Опубликовано: 07.02.1987
Авторы: Иванюкович, Прокофьев, Сапожников
МПК: H03M 7/00
Метки: кода
..."0". при контроле стробирующих дешифраторов, используется управляющий вход17 устройства.Если на этот вход подать сигнал"1", то при кодовом слове "00000"на выходе элемента ИЛИ 2 будет присутствовать сигнал "1". Так как нанаборе "00000" на выходе элемента И 8будет сформирован сигнал "0" (набор 1), то на выходе 18 устройствабудет присутствовать сигнал "1",свидетельствующий об отсутствии ошибки,Предлагаемое устройство обладаетсвойством самопроверки, т.е. все егоодиночные неисправности будут обнаружены на множестве наборов входныхслов кода "1 из 5".При неисправности "Константа 0"выхода элемента И 6 на наборах 3 и 5(табл. ), которые соответствуют наборам кода "1 из 5", сигналы,на вы"ходах элементов ИИ 2 и И 8 будутравны "О". Следовательно, на...
Устройство для выделения многоразрядного кода
Номер патента: 1290294
Опубликовано: 15.02.1987
МПК: G06F 7/02
Метки: выделения, кода, многоразрядного
...кода, и-й выход которого соединен с и-м входом шифратора, 1-й выход которого является выходом -го разряда выделенного кода устройства. Формула изобретения55 1 12902Изобретение,относится к автоматике и вычислительной технике,Цель изобретения " расширение области применения за счет обеспече -.ния возможности выделения среднего 5из и кодов, где и - нечетное.На чертеже приведена схема устройства,Устройство содержит и дешифраторов 1,-1 , Сблоков выделения ми Онимального кода 2,-2 , где р;-Си+1число сочетаний из и по , блоквыделения максимального кода 3, шифратор 4, входы сравниваемых кодов5, -5 , где ш - количество разрядовсравйиваемых кодов, выходы 6,-6Блок выделения минимального кодаи+1 1 ы 1содержит -- групп диодов 7 -7по 2021П2...
Устройство для последовательного выделения нулей из двоичного кода
Номер патента: 1290323
Опубликовано: 15.02.1987
Автор: Алексеев
МПК: G06F 9/46
Метки: «нулей», выделения, двоичного, кода, последовательного
...пройдя через элементы И 4 и ИЛИ 5, поступит через элемент И 3 на информационный вход триггера 6 того разряда, в котором первый раз встретится код нуля, При подаче первого тактового импульса по входу 8 единица запишется в триггер б и появится на выходе 7 разряда, на входе которого стоит код первого нуля. После первого тактового импульса единичный потенциал пуска снимается с входа 10. Теперь потенциал логической "1" с установленного в единичное состояние триггера 6 через свой элемент ИЛИ 5 и элементы И 4 и ИЛИ 5, на входы которых поданы коды единицы, и через элемент И 3, на вход которого подан код следующего нуля, установит потенциал единицы на информационном входе соответствующего триггера 6. Под действием следующего так. - тового...
Преобразователь кода во временной интервал
Номер патента: 1290527
Опубликовано: 15.02.1987
Автор: Цивин
МПК: H03M 1/82
Метки: временной, интервал, кода
...5 управления сигналом с выхода 38 элемента 24 памяти заблокирует выход 10 8, с которого на счетчик 1 поступают синхроимпульсы 16В момент, когда на счетчике 2 устанавливается предпоследнее состояние счета, на выходе дешифратора 4 появляется сигнал 44, 15 по которому блок управления 5 устанавливает в нулевое состояние элемент 25 памяти и с выхода 6 разрешает запись в счетчик 1 кода следующего временного интервала. В момент, когда 20 на счетчике 2 устанавливается последнее состояние счета, на выходе дешифратора 4 появляется сигнал 45, по которому в блоке 5 управления устанавливается в единичное состояние элемент 27 памяти, после чего блок 5 управления в момент синхроимпульса 16 сигналом с выхода 37 элемента памяти 23 разблокирует выход 7,...
Преобразователь кода
Номер патента: 1290533
Опубликовано: 15.02.1987
МПК: H03M 5/12
Метки: кода
...когда сигнал в коде БВНимеет высокий уровень и инвертированные импульсы,. когда сигнал в коде БВН имеет низкий уровень,. т,е: навыходе преобразователя формируется сигнал в коде "Манчестер 11фиг,2 е,ж). Если элементы И-НЕ 3 и 4 реализованы на раз,яичных элементных базах, то возможно такое положение, при котором эти элементы имеют настолько разные характеристики, что при изменении внешних условий (например, температуры или напряжения питания) возникает ситуация, когда время задержки сигнала в элементе И-НЕ 4 при установлении высокого уровня на его выходе меньше времени задержки в элементе И-НЕ 3 при установлении на его выходе низкого уровня. В этом случае в выходном сигнале могут появиться ложные импульсы с длительностью...
Преобразователь последовательного кода в параллельный
Номер патента: 1290537
Опубликовано: 15.02.1987
МПК: H03M 9/00
Метки: кода, параллельный, последовательного
...выходе счетчика 12 код "0001", что соответствует единице на 1-м выходе дешифратора 5 и разрешению записи в один из регистров блока 11, Запись информации происходит по появлению на втором входе мультиплексора 14 положительного импульсас вьгхода элемента 6. 24-,й СИ устанавливает код на вьгходе счетчика 12 равным "00 О", что соответствует высокому потенциалу на втором выходе дешифратора 5 и открытому каналу для разрешения на запись в следующий регистр блока 11, 40-й СИ устанавливает код "0011" и разрешает запись в еще один регистр блока 1 и т.д.290537 50 Третий счетчик 13 считывает слова, прошедшие контроль нечетности. Его синхровход соединен с выходом элемента ИЛИ-НЕ 7, на входы которого поступают импульсы с блока 2 контроля нечетности и...
Преобразователь последовательного кода переменной длины в параллельный
Номер патента: 1290538
Опубликовано: 15.02.1987
Авторы: Джанджулян, Маргарян, Папоян, Чалахян
МПК: H03M 9/00
Метки: длины, кода, параллельный, переменной, последовательного
...в состоянии приема начального значения кода, поступающего с управляюцгих входов 18 устройства на информационные входы счетчика 8. Элемент И 12 закрыт в положительные палупериады сигнала генератора 2, поступающего на ега инверсный вход. В отрицательг.ые палупериадысигналов генератора 2 элемент И 12 открыт и тактовые сигналы с входа 20 преобразователя поступают на счетный вход счетчика 8 и на вход элемента 2 И-ИЛИ-НЕ 16, Прохождение этих сигналов на тактовый вход сдвигового регистра управляется сигналом переноса счетчика 7, На информационном входе сдвиговом регистре 1 установлен нулевой уровень, поэтому при норма- О лизации кода неиспользуемые старшие его разряды заполняются нулями. Процесс нормализации прекращается при...
Устройство для декодирования кода рида-соломона 15, 12
Номер патента: 1290540
Опубликовано: 15.02.1987
Авторы: Евтихиев, Литвинов, Матикашвили, Пучков, Руцков, Симаков, Таубкин
МПК: H03M 13/51
Метки: декодирования, кода, рида-соломона
...второй блок регистров, блоквыбора режима и кольцевой блок регистров, выходы генератора элементовполя СР(2 ) подключены к соответствующим информационным входам кольцевого блока регистров и первым информационным входам блока вычисленияпоправок, второй выход которого соединен с первым управляющим входом Окольцевого блока регистров, первыевыходы которого соединены с соответствующими вторыми информационными вхо -дами блока вычисления поправок, выходы счетчика подключены к соответ,ствующим вторым управляющим входам,кольцевого блока регистров и первыминформационным входам второго блокарегистров, первые, вторые и третьивыходы блока вычисления синдромов 20соединены соответственно с вторыми,третьими ичетвертыми информационнымивходами...
Способ аналого-цифрового преобразования с контролем выходного кода и аналого-цифровой преобразователь с контролем выходного кода
Номер патента: 1292180
Опубликовано: 23.02.1987
Автор: Рево
МПК: H03M 1/10
Метки: аналого-цифрового, аналого-цифровой, выходного, кода, контролем, преобразования
...восьмого триггера 24, если напервый вход блока 10 поступает единица, или посредством элементов 23и первого элемента 22 включение шестого и седьмого триггеров 24, еслина первый вход блока 1 О поступаетноль. По окончании контроля сигналом,поступаюшим на пятый вход блока 1 О,включается шестой триггер 24 иливосьмой триггер 24, а также с помощью элемента 25 обеспечивается прохождение сигнала, поступающего напервый вход блока 10, на третий входседьмого триггера 24, При достоверном преобразовании на выходе. седьмо-фго триггера 24 получают ноль, а принедостоверном - единицу, которые через элемент 26 поступают на седьмойвыход блока 1 О,Осуществление контроля выходного ф 5кода АЦП предлагаемым способом позволяет при незначительном...
Преобразователь двоично-десятичного кода в двоичный
Номер патента: 1292187
Опубликовано: 23.02.1987
Авторы: Жалковский, Шостак
МПК: H03M 7/12
Метки: двоично-десятичного, двоичный, кода
...значений второго,третьего и четвертого разрядов Б, два первых из которых в этом такте участвуют в вычислении на сумматоре 1 Значения второго и третьего разрядов, вырабатываемые во втором такте, участвуют в этом же такте в образовании Бзначения трех разрядов. которого (Б , Я, и Б ) снимаются са э, гвыхода 7. После выполнения второго4 .такта в регистры 2 гэ заносятся Б, Б, Я, где 1 с=2,3,4 соответственно, а также значения выходных переносов из сумматоров 1 - 1 для вычисления на них в третьем такте значений трех7 б 6 следуюших разрядов Б, Б, Я, где 3=1.,2,3. В регистр 2 г с входа 6 записывается нулевая информация.В третьем такте на сумматорах 1, -вычисляются величинызС выхода 7 при этом снимаются величины Я Б Я В конце третьего7 6такта...
Преобразователь двоично-десятичного кода в двоичный код
Номер патента: 1292188
Опубликовано: 23.02.1987
Автор: Омельченко
МПК: H03M 7/12
Метки: двоично-десятичного, двоичный, код, кода
...и третьего 20 элементов задержки на:второй 2,третий 13 и четвертый 14 элементы И. Первый, второй, третий и четвертый элементы И ксммутнруются соответствующими разрядами регистраО. Едддддичддсе состояние разряда регистра 10 разрешает прохождение соответствующего двсичногс эквивалента разряда тетрады. Нулевое состояние разряда запрещает прахажденйе двоичпагс эквивалента. Двоичный эквивалент, соответствующий младшему разряду тетрады, с выхода первого элемента И 8 поступает на первый вход первого двоичнага сумматора 15 и суммируется с эквивалентам, у которого ВР представ - ляет собой "2". Так как тетрада вслучае двоична-десятичнага числа неможет одновременно содержать единицу в разрядах, соответствующих весам 4 дд 8, то двор;чтец,д 1 завив...
Устройство для регистрации кода текущего времени
Номер патента: 1293746
Опубликовано: 28.02.1987
Авторы: Волков, Воронин, Гузеев, Дегтярев
МПК: G06K 15/00
Метки: времени, кода, регистрации, текущего
...14 устройства приходит импульс регистрации (фиг.26, момент времени 1 ). Этот импульс1поступает на входы первого 1 и второго 2 формирователей импульсов,срабатывающих по положительному перепаду на входе. формирователи импульсов 1 и 2 Формируют на выходе импульсы определенной длительности, устраняя таким образом влияние длительности входного импульса на работу устройства.Первый формирователь 1 импульсов вырабатывает импульс (фиг.23), длительностью т,;. где- длительность фронта задержанных импульсов (фиг.2 а).С выхода второго формирователя 2 импульсов на Б-вход (первый вход) второго триггера 5 поступает корот- кий импульс,длительностью (фиг.22).Таким образом, на первом входе второго элемента И 10 присутствует последовательность импульсов...
Преобразователь кода в сопротивление
Номер патента: 1293843
Опубликовано: 28.02.1987
Автор: Павлов
МПК: H03M 1/66
Метки: кода, сопротивление
...в качестведвухполюсника с управляемым сопротивлением,Цель изобретения - упрощение устройства,На чертеже представлена функциональная схема предлагаемого устройства.Преобразователь содержит резисторы 1, операционный усилитель 2, первый 3 и второй 4 источники питания ианалоговые ключи 5. Выходная шина 6устройства соединена с входом последовательной цепи из резисторов 1,а выходная шина 7 подключена к общейшине первого 3 и второго 4 источников питания и прямому входу операционного усилителя 2, выход которогосоединен с выходом последовательнойцепи иэ резисторов 1, а инверсныйвход - с выходами аналоговых ключей5, входы каждых двух соседних из которых объединены через резисторы 1последовательной цепи резисторов 1.Принцип работы...
Преобразователь последовательного кода в параллельный
Номер патента: 1297232
Опубликовано: 15.03.1987
Авторы: Корнев, Логинов, Морозов, Тимофеев, Тимохин
МПК: H03M 7/00
Метки: кода, параллельный, последовательного
...первый элемент ИЛИ Я, поступает на вход счетчика 5, разрешая просчитать импульс синхронизации, пришедший на информационный вход счетчика 5, который устанавливает на первом выходе счетчика 5 уровень логической "1"Третий элемент И 6 остается в нулевом состоянии по окончании синхроимпульса благодаря сигналу, поступающему с первого выхода счетчика 5 на соответствующий вход элемента И 6, Последующие синхроимпульсы, приходящие на вход счетчика 5, приводят к появлению единичных сигналов на следующих выходах счетчика 5. Сигналы с выхода счетчика 5 поступают одновременно на соответствующие входы дешифратора 10, элементов И 6 и 8, Прохождение сигналов по входу 18 преобразователя осуществляется следующим образом.Кодовые импульсы, которые...
Устройство для преобразования последовательного кода в параллельный
Номер патента: 1297234
Опубликовано: 15.03.1987
МПК: H03M 9/00
Метки: кода, параллельный, последовательного, преобразования
..."10", "1"; появившись в (и+1)-ом разряде регистра 1 сдвига, он поступает на вход синхронизации триггера 45 4 и передним фронтом устанавливает его выход в"1", так как на П-входах триггеров 3,4, зафиксирован сигнал "1" (не показано), а на выходе триггера 4 осталось исходное (единичное) 50 состояние. С приходом слепующего сигнала по входу б уровни сигналов, находящиеся на выходах триггеров 3 и 4, переписываются в регистр 5. На выходных шинах 7 и 8 появляется коди11 , свидетепьствующий о правильном приеме информации.Если в процессе сдвига " 1", предварительно записанной в первый разряд 34 2регистра 1 сдвига, в последнем происходит сбой типа "лишний сдвиг", то "1" перемещается с (и+1)-го разряда регистра 1 сдвигав (и+2)-й разряд или далее...
Устройство для контроля преобразования двоичного кода в код “1 из
Номер патента: 1298749
Опубликовано: 23.03.1987
Авторы: Иванюкович, Прокофьев, Сапожников
МПК: H03M 7/22
Метки: двоичного, код, кода, преобразования
...4, с выхода которого через элемент ИЛИ 18 сигнал "1" поступит на верхний, а через элемент ИЛИ 19 - на нижний входы элемента И 2, с выхода которого через элемент ИЛИ 17 - на выход 50 устройства.Выше показано, что при поступлении на входы правильно функционирующего дешифратора слова "001" на выходе 51 устройства будет сформирован сигнал "1".Следовательно, при возникновении указанной неисправности в схеме устройства на обоих его выходах 50 и 51 будут присутствовать сигналы " 1", что свидетельствует о наличии неисправности в схеме, контролирующей дешифратор.Кожно показать, что и остальные одиночные и кратные однонаправленные неисправности, возникающие в схеме предлагаемого устройства, приведут к равенству сигналов на выходах 50 и 51...
Регистр сдвига единичного кода
Номер патента: 1298805
Опубликовано: 23.03.1987
МПК: G11C 19/36
Метки: единичного, кода, регистр, сдвига
...потенциалом с инверсного выходя Ю-триггера первого разряда, т.е. с выхода элемента И - НЕ 3, а конденсатор 13 таким образом остается перезаряженным, причем потенциал выхода элемента И - НЕ 2 разблокирует для последующего срабатывания элемент И - -НЕ 4 второго разряда.При поступлении второго положительного импульса по шине 1 О переходит в единичное состояние триггер на элементах И - НЕ благодаря импульсу, действующему на выходе элемента И - НЕ 4, длительность которого определяется перезарядом конденсатора 14 через коллекторные резисторы элементов И - НЕ 5 и 6 аналогично перезаряду конденсатора 13 че рез коллекторные резисторы элементов И -НЕ 2 и 3 первого разяда.При поступлении третьего положительного импульса по шине 10 в...
Многоканальный преобразователь кода во временной интервал
Номер патента: 1298922
Опубликовано: 23.03.1987
Авторы: Бахтин, Бахтина, Дорожкин, Яцунов
МПК: H03M 1/82
Метки: временной, интервал, кода, многоканальный
...2-й, отсчитанный от текущегоквант в будущем времени.С выходов 10 блока 7 суммирования суммарный код через блок 5 ключей подается на адресные входы ЗУ 2и 3. Из ячейки ЗУ 3 с адресом, равным суммарному коду, т,е. из ячейки, 30соответствующей будущему времени,считывается ее содержимое, Если вэту ячейку в один из предыдущих квантов времени была записана заявка,то сигнал с выхода ЗУ 3 через элемент 3512 задержки изменит состояние элемента 13 памяти, с выхода которогоподается сигнал запрета на один извходов элемента И 41, Если ранее заявка не была записана, т.е. ячейка 40свободна, то состояние элемента 13памятионе изменится относительно исходного, Элемент 12 задержки необходим для четкого срабатывания элемента 13 памяти, т,е, для...
Преобразователь двоичного кода в биполярный код
Номер патента: 1298923
Опубликовано: 23.03.1987
МПК: H03M 5/18
Метки: биполярный, двоичного, код, кода
...3-5 закрытыи на выходе 20 присутствует отрицательный потенциал, определяемый цепью параметрической стабилизациинапряжения на элементах 6, 7 и 15.При отсутствии тактовых импульсовоткрывается транзистор 5 (на фиг.2паказн сигнал на ега базе) и выход20 закорачинается с выходом 21. Брезультате на выходе 20 формируетсябиполярный сигнал (фиг. 2 е).45Таким образом, жесткая привязкасигнала в паузе межцу тактовыми импульсами обеспечивает формированиеимпульсов с крутыми фронтами, чтоособенно важно при емкостном характере нагрузки (например, длинныелинии),о р м у л а изобретенияПреобразователь двоичного кода вбиполярный код, содерхащий регистр сдвига, выход котарага соединен спервым входом элемента И, выход каторога через первый резистор...
Преобразователь кода во временной интервал
Номер патента: 1300637
Опубликовано: 30.03.1987
Автор: Барышников
МПК: H03M 1/82
Метки: временной, интервал, кода
...17 заведен уровень логического нуля, и воздействие импульса одновибратора 30 (фиг,2 л) по третьему входу (С-входу) триггера 36 лишь подтверждает его нулевое состояние. То же самое происходит и от импульса дешифрато - ра 14 по первому входу триггера 36. Пятый триггер 28 под действием импульса дешифратора 14 взводится в единичное состояние. При этом с некоторой задержкой 7 через второй элемент ИЛИ вновь замыкается ключ 23 (фиг,2 в) и начинается второй в цикле преобразования линейный заряд конденсатора 26. Задержка Т определяется1задержкой в счетчике 13, дешифраторе 14, триггере 28 и элементе ИЛИ 22 и измеряется по отношению к К -1 импульсу счетной тактовой частоты.По достижению напряжения на конденсаторе 26 уровня порогового...
Преобразователь двоично-десятичного кода в двоичный
Номер патента: 1300640
Опубликовано: 30.03.1987
Авторы: Жалковский, Шостак
МПК: H03M 7/12
Метки: двоично-десятичного, двоичный, кода
...параллельным кодом на вход сдвигателя 3, Одновременно с этим в блоке 7 управления сдвигом по значению двоично-десятичной тетрады, записанной в регистре 6 тетрады, и предыдущему признаку длинного цикла преобразования, хранимому в триггере 9, на выходе 37 вырабатывается потенциал переноса в соседнюю старшую тетраду, на выходах 36-34 образуются потенциалы сдвига на 0,1 или 2 разряда влево соответственно (если все потенциалы нулевые, то на выходе сдвигателя 3 обеспечиваются нули), на выходе 33 формируется потенциал выбора режима работы накапливающего сумматора 4 ("0" - сложение, "1" - вычитание), а на выходе 38 - потенциал признака длинного цикла преобразования для обрабатываемой тетрады (табл.1).В соответствии со значением сигналов на...
Устройство для преобразования двоично-десятичного кода в двоичный
Номер патента: 1300641
Опубликовано: 30.03.1987
Автор: Шостак
МПК: H03M 7/12
Метки: двоично-десятичного, двоичный, кода, преобразования
...блока5 преобразования на ПЗУ для случая,когда в каждом такте работы устройства преобразуются две цифры десятичного операнда и шесть цифр двоичногооперанда, т.е, когда Р = 2 и 1 = б,В качестве ПЗУ применены ИС 500 РЕ 149емкостью 256 х 4. В режиме преобразования двоично-десятичного кода вдвоичный с разрешения сигнала навходе 7 устройства выбирается информация из ПЗУ 13, 13 , а в случаеобратного преобразования - из ПЗУ13 , 13 , , Выходу ПЗУ 13 , 13 и13 , 13 объединены "монтажным ИЛИ".ЗфВ табл. 1 приведен порядок записиинформации в ПЗУ 13, 133 ав табл,2 - порядок записи информации 20в ПЗУ 13 и 13Работу устройства рассмотрим вдвух режимах,Преобразование двоично-десятичного кода в двоичный. В исходном состо янин на вход 7 задания режима...
Преобразователь кода
Номер патента: 1300642
Опубликовано: 30.03.1987
Автор: Белоусов
МПК: H03M 7/14
Метки: кода
...и и-й информационный входы модуля 1 на всех его выходах будут нулевые сигналы. Если на управляющем входе единичный а на и -м инфорУ4мационном входе - нулевой сигналы, то на соответствующих выходах модуля 1 появляются единичные сигналы, число которых равно числовому значению двоичного кода на его информационных входах с первого по (и.-)-й. При единичном сигнале на и-м информационном входе модуля 1, независимо от сигналов на других его входах, на всех выходах этого модуля 1 будут единичные сигналы.Б результате совместной работы всех модулей 1 на выходах 6 с первого (верхний на фиг.1) до Я-го, где Б - число, выраженное двоичным кодом на входах 3, будут единичные сигналы, а на остальных - нулевые.Анализ показывает, что по сравнению с...
Устройство для обнаружения ошибок равновесного кода
Номер патента: 1300647
Опубликовано: 30.03.1987
Автор: Музыченко
МПК: H03M 13/51
Метки: кода, обнаружения, ошибок, равновесного
...регистра 2 памяти, если на выходе его (-1)-го разряда - единичный потенциал, а на выходе (и-х+1)-го разряда регистра 1 сдвига - единичный потенциал. При появлении единичного потенциала на выходе х-горазряда регистра 2 памяти, на выходеего (-1)-го разряда появляется нулевой потенциал. Таким образом, единичный потенциал имеет место на выходе только одного разряда регистра 2 памяти, Одновременно, по мере обнуления разрядов 1- регистра 1 сдвига, единичные потенциалы появляются на выходах от первого до х-го элементов И группы 3. В момент появления единичного потенциала на выходе р-го разряда регистра 2 памяти, где р - число единиц входного кода, единичный потенциал появляется на (и-р)-м выходе группы 3 элементов И, что вызывает...
Преобразователь цифрового кода в интервал времени
Номер патента: 1302429
Опубликовано: 07.04.1987
Автор: Шахкамян
МПК: H03M 1/00
Метки: времени, интервал, кода, цифрового
...10 и выходную шину 11,Преобразователь цифрового кода винтервал времени работает следующимобразом,Сигналом по стартовой шине 1 О, поступающим на вход занесения счетчика 1 импульсов с входных шин 9, записывается преобразуемый код, при этом на выходе триггера 9 формируется единичный потенциал (начало формирования временного интервала), открывается ключевой элемент 6, через который импульсы генератора 7 импульсов поступают на вход делителя 5 частоты, коэффициент деления которого определяет масштаб преобразования. С выхода делителя 5 частоты импульсы через упра. вляемый делитель 4 частоты поступают на вычитающий вход счетчика 1, уменьшая его содержимое на единицу. Дешифратор 2 на одном из своих выходов однозначно определяет состояние счетчика...
Преобразователь биполярного кода
Номер патента: 1302436
Опубликовано: 07.04.1987
МПК: H03M 5/18
Метки: биполярного, кода
...первого селектора 2 фронтовимпульсов (фиг.2), который вырабатывает выходной импульс по положительному Фронту входного сигнала. Этотимпульс, проходя через элемент ИЛИ 5,запускает формирователь 4 импульсов,и через открытый элемент 9 и элементИЛИ 10 устанавливает на выходе триггера 12 уровень логической " 1". На,выходе формирователя 4 импульсов сзадержкой по отношению и входному импульсу Формируется уровень логического "0". При этом триггер 8 по Б-входу и триггер 12 по К-входу оказываются отпущенными.,Через время, определяемое элементом 13 задержки, этот же импульс появляется на К-входе триггера 8, устанавливая на его выходе уровень логического "0", который запирает элемент И 9 и блокирует прохождение импульсов через него, Поскольку...
Устройство для преобразования параллельного кода в последовательный
Номер патента: 1302437
Опубликовано: 07.04.1987
Авторы: Барбаш, Петунин, Терещенков, Хазиев
МПК: H03M 7/00
Метки: кода, параллельного, последовательный, преобразования
...9 сформируется единичный сигнал, который поступит на входы элементов И 7, 8 и 13 и подготовит их к работе, а также закроет элементы И.10, 12 и 14 до тех пор, пока информационная часть кодо- граммы не будет считана с регистра 1.По окончанию действия маркера начала кодограммы откроется элемент И 7 и обеспечит прохождение синхроимпульсов на С-вход регистра 1 сдвига через элемент ИЛИ 15. При поступлении очередного синхроимпульса один элемент информации будет через открытый элемент И 8 и элемент ИЛИ 16 по ступать на выход устройства. Данный процесс будет продолжаться до тех пор, пока не будет передана вся информационная часть кодограммы.Также по окончанию действия маркера начала кодограммы откроется инверсный вход элемента И 13 и через...
Преобразователь позиционного кода из одной системы счисления в другую
Номер патента: 1302438
Опубликовано: 07.04.1987
Автор: Лебедев
МПК: H03M 7/12
Метки: другую, кода, одной, позиционного, системы, счисления
...числа в шестнадцатиричное и обратно В этом случае Б = 10, К = 16, ш = 2. В качестве шестнадцатиричных цифр используются двухразрядные десятичные числа 00, 0115.При переводе числа из десятичной системы счисления в шестнадцатиричную на вход 10 подается логический "О.". При этом константа, на которую производит умножение умножитель 7, равна 10, а работать умножитель 7 и сумма-тор 8 будут в шестнадцатиричной системе счисления.Перевод десятичного числа, например, 3875 осуществляется следующим образом.На выходах 4 элементов первой строки матрицы появятся деСятичные коды 02, 04, и 02. На выходе 5 последнего элемента первой строки матрицы поя- вится десятичный код 03,шестнадцати- ричной цифры числа шестнадцатиричных единиц содержащихся...
Устройство для контроля монотонно изменяющегося кода
Номер патента: 1304174
Опубликовано: 15.04.1987
Автор: Цыбин
МПК: H03M 7/00
Метки: изменяющегося, кода, монотонно
...на вход синхронизации триггера10 (внутри переменного интервалакоторого сформировался импульс компаратора 3), последний установится всостояние 0 по инверсному выходу.Таким образом вслед за этим прекратится подача импульсов формирователя 5 через элемент И 6 на блок 2 и внем зафиксируются два полных значениякодов, в момент сравнения которых произошел сбойПосле этого по коду науправляющих вхоцах 1 2(по адресу) с выхода блока 2 памяти может быть выведен необходимый код на приемник 4информации, что позволит провестиоценку характера сбоя,Для того, чтобы обеспечить запускустройства в любой момент времениформирования входного кода (кодоваяпоследовательность может иметь большой временной цикл формирования)по поступлении импульса с...