Патенты с меткой «кода»
Преобразователь двоичного кода в двоично-десятичный
Номер патента: 1167737
Опубликовано: 15.07.1985
Авторы: Камалягин, Письменный, Хромова
МПК: H03M 7/00
Метки: двоично-десятичный, двоичного, кода
...- упрощение структурной схемы преобразователя и уменьшение количества связей.На чертеже представлена структур О иая схема преобразователя.Схема содержит информационные входы 1, тактовый вход 2, вход 3 установки, сдвиговый регистр 4, счетчик 5 импульсов, шифратор 6, выпол ненный на ПЗУ, комбинационные двоично-десятичные сумматоры 7-10, комбинационный двоично-шестеричный сумматор 11, коммутатор 12, регистр 13, информационные выходы 14 преобразо вателя, причем элементы 7-14 представляют собой накапливающий сумматор 15; управляющий вход 16 преобразователя.Устройство работает следующим 25 образом.Для преобразования двоичного кода в двоично-десятичный на управляющем входе 16 появляется сигнал логической единицы, Импульс начальной...
Преобразователь последовательного двоичного кода в параллельный
Номер патента: 1167738
Опубликовано: 15.07.1985
МПК: H03M 7/00
Метки: двоичного, кода, параллельный, последовательного
...через элемент. И 12 поступает на выход 34 преобразователя5При отставании. переднего фронта синхроимпульсов от информационных разрядов в пределах времени задержки (фиг. 5) вначале поступают информационные разряды, которые посту лают на входы элементов И 25 и 26, но не проходят через них на счетный вход триггера 19, Затеи одновременно с информационным разрядом появляется синхроимпульс, для которого схема 25 сравнения 16 ведет себя аналогично как для ситуации, представленной на фиг, 5 а. Далее незадержанный информационны 1 разряд исчезает, но одновременно с задержанным информационным ЗО разрядом продолжает присутствовать синхроимпульс. Задержанный разряд не проходит через закрытые элементы И 29 и 24 на счетные выходы триггеров 19 и 17,...
Преобразователь кода
Номер патента: 1168922
Опубликовано: 23.07.1985
Авторы: Дашкевич, Найденов, Филиппович
МПК: G06F 5/02
Метки: кода
...и управляемый делитель частоты, информационный вход которого соединен с шиной тактовых импульсов, а управляющий вход - с выходом анализатора кодов, входы которого соедине. цы с выходами разрядов второго счетчика, выход управляемого делителя частоты - с вторым входом элемента И.На чертеже представлена фунгоциональная схема преобразователя кода.Преобразователь кода содержит управляемый делитель 1 частоты, триггер 2, элемент И 3, первый и второй счетчики ч и 5 и анализаторов б коИнформационный вход управляемого делителя 1 частоты соединен с шиной 7 тактовых импульсов, управляющий вход - с выходом анализатора б кодов, а выход управляемого делителя частоты - с вторым входом эпемента И 3,3 1168 первый вход которого соединен с выходом...
Преобразователь цифрового кода в частоту следования импульсов
Номер патента: 1169170
Опубликовано: 23.07.1985
МПК: H03M 1/86
Метки: импульсов, кода, следования, цифрового, частоту
...сравнения кодовменьше кода. И на ее втором входе,то на выходе этой декады действуетсигнал логического "0". Появлениелогической "1" на выходе декады зависит от величины сигнала на ее третьем входе, Если на третьем входедекады действует сигнал логического"0", то логическая "1" появится навыходе этой декады при НИ+1. Если на третьем входе этой декады действует сигнал логической "1", то на 15ее выходе логическая "1" появитсяпри 11 В) 1 К.Элемент 20 запрета пропускает импульсы эталонной частоты г , если совыхода старшей декады блока 5 сравнения кодов на ее вход поступает логический "0", и не пропускает импульсы частоты Й, если на выходе действует сигнал логической "1". Блок 19разделения импульсов предназначен 25для формирования двух...
Преобразователь двоичного кода в троичный код
Номер патента: 1169172
Опубликовано: 23.07.1985
Авторы: Головко, Губенко, Попельнух
МПК: H03M 7/00
Метки: двоичного, код, кода, троичный
...11691Изобретение относится к цифровой вычислительной технике и может бытьиспользовано при построении устройств передачи информации в системах управлениях технологическими процессами 5 промышленных предприятий.Цель изобретения - упрощение преобразователя.На чертеже приведена блок-схема предлагаемого преобразователя.Преобразователь содержит элементы ИЛИ 1-5, генератор 6 импульсов, счетчик 7, первый 8 и второй 9 коммутаторы, тактовый выход 10, выходы положительного 11 и отрицательного 15 12 разрядов преобразователя, вход 13 пуска преобразователя. Элементы ИЛИ 1-3 в совокупности образуют первуюгруппу 14 элементов ИЛИ, а элементы ИЛИ 4 и 5 - вторую группу 15 эле ментов ИЛИ.Предлагаемый преобразователь работает следующим образом.На входы Х...
Устройство для преобразования последовательного кода в параллельный
Номер патента: 1169173
Опубликовано: 23.07.1985
Авторы: Козлова, Севастов, Севастова
МПК: H03M 9/00
Метки: кода, параллельный, последовательного, преобразования
...в него в виде последовательного кода. Дополнительные разряды сдвигового регистра(дополнительные в сравнении с числомразрядов сдвигового регистра известного устройства) обеспечивают учетпауз, представленных некоторым числом тактов тактовой частоты, междусловами преобразуемого кода,ГОИ 9 обеспечивает передачу преобразованного кода в приемник информации и разрешает перевод сдвиговогорегистра в (исходное) состояние,позволяющее начать следующий цикл преобразования,ГОИ 10 обеспечивает установкусдвигового регистра в исходное состояние и добавление единицы в счетчик,что завершает цикл преобразованияочередного слова,Счетчик обеспечивает запоминаниетекущего количества слов, которые 55предстоит преобразовать, и через ГОИ11 - выдачу...
Приемник сигналов последовательного кода тонального избирательного вызова
Номер патента: 1169201
Опубликовано: 23.07.1985
Автор: Назаренко
МПК: H04Q 3/04
Метки: вызова, избирательного, кода, последовательного, приемник, сигналов, тонального
...Составитель В,ЗеленовРедактор В.Петраш Техред ЛЛартяшова Корректор М.Пожо Заказ 4630/55 Тираж 659 Подписное ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035, Москва, )К, Раушская наб., д. 4/5Филиал ППП "Патент", г. Ужгород, ул. Проектная, 4 Изобретение относится к электросвязи, а именно к устройствам для приема сигналов последовательного кода тонального избирательного вызова. 5Цель изобретения - повышение точности приема.На чертеже представлена функциональная электрическая схема приемника сигналов последовательного кода 10 тонального избирательного вызова.Приемник содержит первый 1 и второй 2 фильтры, первый 3 и второй 4 транзисторы, тиристор 5, первый 6 и второй 7 резисторы, конденсатор 8, 15 первый...
Электронный ключ кода морзе
Номер патента: 1170626
Опубликовано: 30.07.1985
Автор: Забиякин
МПК: H04L 15/03
Метки: ключ, кода, морзе, электронный
...второй элементы И 14 и 15.Электронный ключ кода Морзе рабо тает следующим образом.В исходном состоянии манипулятор 4 находится в нейтральном положении, регистры 13 сдвига и триггеры "Точек" и "Тире" 8 и 9 - в пулевом 30 состоянии, на выходе блоков 6 и 7 памяти текущего и очередного элементов знака - "0", регистры 13 сдвига находятся в режиме записи кода, на выходе схемы - "0".При переводе манипулятора 4 в положение два и положение "Точки", сигнал с манипулятора 4 обеспечивает запись в первый разряд регистра 13 сдвига 1, на выходе элемен та И 12 .появляется "1", которая переводит регистр 13 сдвига в режим сдвига и одновременно через элемент ИЛИ 2 запускает тактовый генератор 1, триггер "Точек" 8 переклювходы регистра сдвига,...
Преобразователь последовательного троичного кода в десятичный код
Номер патента: 1172018
Опубликовано: 07.08.1985
Авторы: Головко, Губенко, Попельнух
МПК: H03M 7/00
Метки: десятичный, код, кода, последовательного, троичного
...чертеже приведена блок-схемапредлагаемого преобразователя,Преобразователь содержит распределитель 1 импульсов, первый ивторой информационные входы 2 и 3, 3тактовый вход 4, элементы И 5-7,образующие в совокупности первуюгруппу элементов И, элементы И 8-10,образующие вторую группу элементовИ, триггеры 11-13 и 14-16, образующие соответственно первую и вторуюгруппы триггеров, элементы И 17-25,образующие в совокупности дешифратор 26 троичного кода.Предложенный преобразователь работает следующим образом.Синхроимпульсы из канала поступают на вход распределителя 1 им. пульсов, который последовательноопрашивает разряды входного кода по- щложительного и отрицательного кайалов, Для этого выходные сигналыраспределителя импульсов подаютсяна входы...
Четырехразрядный преобразователь двоичного кода в двоично десятичный
Номер патента: 1172019
Опубликовано: 07.08.1985
Авторы: Аспидов, Кириллов, Огороднов, Селетников, Якуш
МПК: H03M 7/00
Метки: двоично, двоичного, десятичный, кода, четырехразрядный
...входом первого элемента И ичетвертым входом первого элементаИСКЛЮЧАЮЩЕЕ ИЛИ, выходы первого,второго, третьего и четвертого элементов ИСКЛЮЧМОЩЕЕ ИЛИ соединены свыходами соответствующих разрядов.преобразователя, входы первого,второго и третьего разрядов которого соединены соответственно с входами первого, второго и третьегоэлементов НЕ, а вход второго разряда преобразователя соединен с третьим входом второго элемента ИСКЛЮЧАЮЩЕЕ ИЛИ.917/52 Тираж 872 Подписно ВНИИПИ Государственного комитета СССР по делам изобретений и открытий 113035,Москва, Ж, Раушская наб., д.4/Зак лиал ППП "Патент", г. Ужгород, ул,Проектная, 4 11Изобретение относится к автоматике и цифровой вычислительной технике и может быть использовано при...
Преобразователь кода системы остаточных классов в напряжение
Номер патента: 1175034
Опубликовано: 23.08.1985
Авторы: Вершков, Хлевной, Червяков, Швецов
МПК: H03M 1/66
Метки: классов, кода, напряжение, остаточных, системы
...блок 16 суммирования напряжений, блок 17 йыдачи напряжения, входные шины 35 3, Преобразователь по и. 1, о тл и ч а ю щ и й с я тем, что блок сборки сигналов сравнения выполнен на (й) элементах И, первые входы которых и второй вход первого элемента И являются входами блока сборки сигналов сравнения, каждый прямой выход (й) элементов И, начиная с первого, подключен к второму входу последующего элемента И, прямой выход (- 2) элемента И является первым выходом блока сборки сигналов сравнения, а инверсные выходы элементов И являются вторыми выходами блока сборки сигналов сравнения. 18,1 - 18 п, выходную шину 19, шину20 начала преобразования.Первый и второй преобразователи5 и 6 кодов могут быть выполнены,например, как показано на фиг, 2,для...
Преобразователь кода в частоту с переменным коэффициентом преобразования
Номер патента: 1179542
Опубликовано: 15.09.1985
Автор: Горбоненко
МПК: H03M 1/86
Метки: кода, коэффициентом, переменным, преобразования, частоту
...к выходу элемента 5 ИЛИ, первый вход которого соединен с выходомэлемента 6 задержки, выход генератора 7 тактовых импульсов подключен кк первому входу элемента 8 ИЛИ, выходкоторого подсоединен к тактИруемему ЗОвходу регистра 2 и входу элемента 6задержки. Второй .вход элемента 8 ИЛИсоединен с выходом элемента 9 задержки и входом элемента 10 задержки,выход которого подключен ко входу, управления .блока 11 коммутации кодов,выходы которого соединены со вторымивходами сумматора 1, вторые входыблока 11 коммутации кодов соединеныс выходами регистра 12 ошибки, а перОвые входы - с шиной 13 преобразуемого кода И, входы регистра 12 ошибкиподключены к информационным выходамсумматора 1 и первым входам блока 4коммутации кодов, вторые входы...
Преобразователь непозиционного кода в двоичный код
Номер патента: 1179547
Опубликовано: 15.09.1985
Авторы: Хлевной, Червяков, Швецов
МПК: H03M 7/00
Метки: двоичный, код, кода, непозиционного
...- наибольшее по величине основание,Выходы коммутаторов 1 и 2 подключены к входам схем 6 и 7 сравнениясоответственно. Если величина кодов,подаваемых с выходов счетчиков 8и 9, соответственно больше, то навыходах схем 6 и 7 сравнения формируется уровень логического 0",если меньше или равно, то формируется уровень логической "1". Счетчики 8 и 9 представляют собой двоичные суммирующие счетчики.Сумматор 10 является комбинационным сумматором по модулюР;.фьюВходы, модульного сумматора 1 о подключены к входам коммутаторов 3 и 4соответственно, которые имеютс и+1 1--групп входов по к разрядов2в каждой.Выходы коммутатора 5 подключенык входам модульного сумматора 11накапливающего типа по модулю П Р,.;:л лПричем если на выходах схем 6и 7 сравнения...
Устройство для формирования контрольного кода по модулю три
Номер патента: 1180899
Опубликовано: 23.09.1985
Авторы: Глынин, Григорьев, Тараев
МПК: G06F 11/10
Метки: кода, контрольного, модулю, три, формирования
...по модулю три соединены с выходами остатка два" и остатка один" всех г-х узлов свертки по модулю три%ды остатка два и остаткаодин 1Изобретение относится к вычислительной технике и может быть использовано в схемах контроля систем передачи и преобразования двоичной кодовой информации, в цифровых вычислительных машинах и других устройствах дискретной техники для полученияконтрольного признака - остатка помодулю три.Целью изобретения является сокращение аппаратурных затрат.На фиг 1 изображена структурнаясхема устройства для случая ш=4 ии=54; на Фиг. 2 - функциональнаясхема узла свертки по модулю три.Устроиство для формированияостатка по модулю три содержитгруппу 1 дешифраторов, пе 1 вую группу 2 узлов свертки по модулю три,первую группу 3...
Преобразователь кода в пачку импульсов
Номер патента: 1181127
Опубликовано: 23.09.1985
МПК: H03K 5/156
...подключен к входной шине 5 сигнала управления и к первому входу триггера 1, второй вход которого соединен с выходной шиной 8 и с выходом пересчетного блока,10 счетный вход которого подключен к выходной шине 7 и к выходу генератора 3 импульсов, вход которого соединен с выходом элемента И и с выходной шиной 9.35 Преобразователь кода в пачку импульсов работает следующим образом. В исходном состоянии на входной40 шине 5, выходе пересчетного блока 4 и выходной шине 8 - сигналы высокого уровня (фиг. 2 а, д). На входных шинах 6 - преобразуемый код, который сигналом низкогоуровня свыхода триг 45 гера 1 заносится в пересчетный блок 4, На выходе элемента И 2 и выкодной шине 9 - сигнал низкогоуровня, который запрещает работу генератора 3...
Четырехразрядный преобразователь двоично-десятичного кода в двоичный
Номер патента: 1181153
Опубликовано: 23.09.1985
Авторы: Аспидов, Калашников, Селетников, Шевчук
МПК: H03M 7/00
Метки: двоично-десятичного, двоичный, кода, четырехразрядный
...двоично-десятичного кода в двоичный.Цель, изобретения - упрощение четырехразрядного преобразователя.На чертеже представлена функциональная схема предлагаемого устройства. 1 ОПреобразователь содержит входы 1-4, элементы НЕ 5 и 6, элементы И 7 - 9, элементы 10 - 13 ИСКЛЮЧАЮ 111 ЕЕ ИЛИ и выходы 14 - 17,Работа предлагаемого преобразователя описывается следующими. выражениями;153 Продолжение таблицы ТТ 1 У 4 УЗ У 2 У 1 1 О 0 0 0 1 0 1 1 0 0 1 0 1 1 0 1 0 1 0 0 1 1 1 1 1 О 0 0 1 0 1 1 1 О 0 1 0 0 1 Значения разрядов входного числа Х 4 ХЗ Х 2 Х 1 Значения разрядоввыходного числаУ 1 = М 2 (Х 1,Х 4), У 2 = М 2 (Х 2) Л (Х 1, ХЗ, Х 4); (1) 20 УЗ = М 2 (ХЗ,Х 4) Л (Х 1,Х 2,ХЗ,Х 4), У 4 = М 2 (ХЗ) Л (Х 1,Х 2,ХЗ,Х 4) Л (ХЗ,Х 4) где У 1 (выход 14),...
Шифратор троичного кода
Номер патента: 1181154
Опубликовано: 23.09.1985
МПК: H03M 7/00
Метки: кода, троичного, шифратор
...шифратора троичного кода (1, О, 1), на фиг, 2 - фаэо-импульсная диаграмма его работы с условными обозначениями.10Шифратор содержит троичные логические элементы 1 и 2, информацион 1 ные входы 3-10 и выходы 11 и 12.Устройство работает следующим образом. 15Шифратор содержит два троичных логических элемента, каждый из которых выполняет троичные операции, описываемые табл. 1. Указанные операции образуют функционально полную 20 систему логических функций. Троичные логи .вские элементы могут быть реализованы, например, на магнитных логических ячейках. Общее количество импульсов, поступающихна входы . Склады- Вычитающиевающие 154 гОбозначены также (фиг. 2) фазоимпульсные диаграммы 13 и 14, первой и второй фаз тактового питания, соответственно,...
Преобразователь последовательного кода в параллельный
Номер патента: 1181155
Опубликовано: 23.09.1985
Автор: Новиков
МПК: H03M 7/00
Метки: кода, параллельный, последовательного
...со средней точкой, блок 9 пороговых элементов, блок. 10 элементов дифференцирования, первый 11 и второй 12 элементы ИЛИ, первый 13, второй 14 и третий 15 элементы задержки, выходной регистр 16, формирователь 17 импульсов.Дешифратор 5 синхросигнала содержит (фиг. 3) первую 18 и вторую 19группы элементов НЕ, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 20, первый 21 и второй 22 4 рэлементы И и элемент ИЛИ 23, выходкоторого является выходом дешифратора синхросигнала.ФПреобразователь работает следующим образом, 45 В исходном состоянии, когда сигналы на информационные входы преобразователя не подаются, на выходе Р-триггера 1 (фиг. 1) установлен уровень логического "0", Тактовые импульсы частотой 2 рР, где р - целое число, Р - частота следования...
Шифратор позиционного кода
Номер патента: 1181156
Опубликовано: 23.09.1985
Автор: Герасимов
МПК: H03M 7/00
Метки: кода, позиционного, шифратор
...является усовершенствованием изобретения по авт.св. В 875625.Цель изобретения " повышение надежности работы устройства и достоверности позиционного кода.На чертеже изображена функциональ Оная схема устройства,Шифратор содержит генератор 1 так. товых импульсов, элемент И 2, счетчик 3, блок 4 ввода информации, ком,мутатор 5, блок 6 элементов И, второй элемент И 7, вычитающий счетчик 8, дополнительный коммутатор 9,блок 10 сравнения и третий элемент И 11. сигнал логического "0". Следователь 9но, через блок 6 позиционный код со счетчика 8 на выходы шифратора не считывается.При поступлении сигнала логической "1" с блока 4 ввода информации на один из.ийформационных входов коммутатора 5 и при совпадении кодовой комбинации, снимаемой со...
Дешифратор числового кода
Номер патента: 1181157
Опубликовано: 23.09.1985
МПК: H03M 7/22
Метки: дешифратор, кода, числового
...второй счетчик 5.Пока электронный коммутатор 18 заблокирован, информация с первого 4 и второго 5 счетчиков на запоминающие блоки 7-12 не записывается. Разблокировка электронного коммутатора 18 происходит по команде с блока 20 Фиксации длинного интервала, поступающей в приемный блок 1. Эта команда Формируется в блоке 20 фикса11811ции длинного интервала по тридцать первому тактовому импульсу на первом счетчике 4.Приемный блок 1 при смене интервала на импульс на входной шине 25 выдает через третий выход сигнал в электронный коммутатор 18 и переключает генератор 3 с первого счетчика 4 на второй счетчик 5. Первый разряд ;электронного коммутатора 18 устанавли вается в единичное состояние и разрешает перезапись информации, накопленной...
Преобразователь единичного кода
Номер патента: 1182682
Опубликовано: 30.09.1985
Автор: Федоров
МПК: H03M 5/00
Метки: единичного, кода
...первого частного преобразователя 1 на т входных и в выходных шин и второго частного преобразователя на 1- ввходных 45 и И - 1 н выходных шин являются входами устройства, Ячейка преобразователя единичного кода содержит элемент 4 ИЛИ и элемент 5 И, входы которых соединены с входами 6 и 7 ячейки, 50 первый выход 8 которой подключен к выходу элемента 4 ИЛИ, а второй выход 9 - к выходу элемента 5 И. Частный преобразователь единичного кода на четное число гв или и-в входных 55 и выходных шин выполнен аналогично известному, На фиг.З приведен пример его выполнения на шесть входных и выходных шин, Входные шины 10-15 соединены с входами прямоугольной матрицы 16 в узлах которой расположены ячейки 17-25, Выходы прямоугольной матрицы 16 соединены...
Преобразователь число-импульсного кода в параллельный двоичный код
Номер патента: 1182685
Опубликовано: 30.09.1985
Авторы: Карпов, Филиппенков
МПК: H03M 7/00
Метки: двоичный, код, кода, параллельный, число-импульсного
...счетчика 5 образуется т-разрядное двоичное число, Элемент 4 задержки обеспечивает задержку тактовых им пульсов на время, равное длительнос - ти синхроимпульсов. Она необходима для того, чтобы сдвиг информации в регистре 1 сдвига происходил после Формирования импульса в цепях 6 или 7,В таблице приведено состояние разрядов регистра 1, состояние реверсивного счетчика 6, а также импульса на входе и выходе регистра 1 и импульсы на входах б и 7 реверсивного счетчика 5. В первой графе таблицы указан номер симвопа во входной последовательности импульсов, поступающих на вход устройства по цепи 2.Для определенности примем, что и =8. Предположим, что к началу момента рассмотрения в регистре 1 сдвига записано число 10011000, соответственно...
Самопроверяемый тестер для кода 3 из 6
Номер патента: 1182686
Опубликовано: 30.09.1985
Авторы: Прокофьев, Сапожников
МПК: H03M 7/20
Метки: кода, самопроверяемый, тестер
...20 ИЛИ,второй вход шестого элемента 14 Исоединен с выходом четвертого элемента 11 И, а выход - с вторым входом пятого элемента 19 ИЛИ, Выходы пятого и шестого элемента 19 и 20ИЛИ соединены соответственно с первым и вторым входами 23 и 24 устройства. Работа тестера иллюстрируется таблицей, в которой показаны состояния выходов 23 и 24 в зависимости от входных сигналов кода 3 из 6 при исправном состоянии самого тестера. Сигналы Сигналы на входах Ф 1 2 5 8 9 12на выходах 123 24 1 1 1 1 0 0 0 1 0 2 1 0 1 1 0 0 3 1 0 0 1 1 0 4 1 0 0 0 1 1 5 0 1 1 1 0 0 6 0 1 0 1 1 0 7 0 . 1 0 0 1 1 8 0 0 1 1 1 0 9 0 0 1 0 1 1 10 О 0 0 1 1 1 Изобретение относится к автоматике и вычислительной технике и предназначено для проверки исправности дискретных...
Устройство для формирования балансного троичного кода
Номер патента: 1184104
Опубликовано: 07.10.1985
Авторы: Лев, Маркарян, Парфенов
МПК: A61B 5/22
Метки: балансного, кода, троичного, формирования
...образующих одну из возможных адресных комбинаций. В момент образования каждой восьмиразрядной адресной комбинации на управляющий вход постоянного запоминающего блока 2 с 5 О второго выхода генератора Я ТИ поступает импульс, подключающий эту адресную комбинацию к восьми адресным шинам постоянного запоминающего блока 2 на время ее существования. 55 Восьмиразрядная адресная комбинация .подключает выходы определенных первой и второй групп чз восьми ячеек памяти каждая постоянного запоминающего блока на выход этого блока. Данный объем памяти постоянного запоминающего блока 2 составляет 256 х 16 двоичных ячеек.С выходов постоянного запоминающего бпока 2 первая и вторая группы из восьми двоичных символов поступают на входы соответственно...
Пороговый декодер сверточного кода
Номер патента: 1185612
Опубликовано: 15.10.1985
МПК: H03M 13/23
Метки: декодер, кода, пороговый, сверточного
...Нарушение хотя бы одного из "нулевых" интервалов эквивалентно невыполнению хотя бы одного из приведенных равенств(а) Б= О 1 к-) ю-Д- Б ( -1 - Оа- рСледует заметить, что в общем случае длины"нулевых" интервалов могут быть неодинаковыми. Так, для диффузного кода, описываемого поли- номом контролируется выполнение следующей системы равенства:/2Сп 25 Так, для кода из примера 1=4 п=4 Р " 4.2-э 1/КЕггбн 2 т.е. при нарушении шумами корректирующей способности кода, размножениеошибок будет происходить с вероятностью 1,//2,Вероятность необнаружения ошибокв предлагаемом способе уменьшитсяприблизительно в 2(" "1 раз приусловии, что г.=Сопя для всех иинтервалов, Для случая нарушениякорректирующей способности коца засчет уменьшения защитного...
Кодек каскадного мажоритарного кода
Номер патента: 1185613
Опубликовано: 15.10.1985
Авторы: Анкудинов, Немировский, Портной
МПК: H03M 13/43
Метки: каскадного, кода, кодек, мажоритарного
...с выхода счетчика 11 ошибок первого внешнего кода, на вход которого подаются ошибки с выхода блока 6 коррекции ошибок первого внешнего кода. Счетчик 11 ошибок представляет обычный двоично-десятич 20 ный счетчик до"П (длина внешних кодов кодека), старший разряд счетчика является выходом. Для простоты будем считать п=2 (щ- целое число), Таким образом, на выходе счетчика 11 появляется символ "О", если число ошибок, исправляемых первым внешним кодом, 1в , и символ ",1" в .если Третий вход управляемого фазовра 30 щателя 12 является управляющим. При поступлении нанего символа "О" информационные символы без изменения поступают на выходы управляемого фазовращателя 12. :ри поступлении на управляющий вход управляемого фазовращателя 12 символа...
Пороговый декодер сверточного кода
Номер патента: 1185629
Опубликовано: 15.10.1985
МПК: H03M 13/23
Метки: декодер, кода, пороговый, сверточного
...которые 0 О о0Т)ЛРгсг г г 1 го 1 гас рм 0 0 вы 1 + 1 5 О 50 т.е. содержит и = 12 ненулевых символов, и на вход каждого порогового блока 5-7 поступает по три из четырех нулевых символов. При этом производится правильная коррекция 3 всех К четырех ошибочных информаоционных символов . При г. я = (К о11) ) - ( 2 число нулевых символов2в анализаторе синдрома 4 составляет 4 и = (1 - 1) + 1 = 10 и на вход каждого порогового блока 5-7 поступает по четыре из четырех ненулевых символов, что также вызывает правильную коррекцию ошибочных симво лов и ненулевых символов, синдромной последовательности.Недостатком порогового декодирования является неспособность обнаруживать пакеты ошибок, отличающихся от данной структуры ошибок, а также ошибки,...
Способ записи на магнитный носитель сигналов в виде слов последовательного двоичного кода
Номер патента: 1190402
Опубликовано: 07.11.1985
Авторы: Андреев, Бескоровайный, Курмаев, Лексин, Смирнов
МПК: G11B 5/09
Метки: виде, двоичного, записи, кода, магнитный, носитель, последовательного, сигналов, слов
...СинфОрмации записывается в блок 4памяти слов, Работа блока 4 памяти регулируется устройством 5управления таким образом, что запись слов осуществляется последовательно, а воспроизведение - блокамииз двух слов, соответствующих смежным выборкам одного из источников.Сигнал на выходе блока 4 памятипоказан на фиг. 2 Г; циклическойпоследовательности слов А 1 В 1 СА 2 В 2 С 2 на выходе АЦП соотвзтствуетновая последовательность А А 2 В 1В 2 С С, где слова сгруппйрованыв субблоки АА и т.д, длиною 2 обит,Далее полученный сигнал записывается в блок 6 памяти бит, причемзапись битов каждого субблокаа 1 а 12 а 1 па 21 а 22 а 2 п и тдосуществляется последовательно, асчитывание - с чередованием битовперВОго И Второго СЛОВа и а 21 аа 2 га 1 а 2(здесь и...
Устройство для декодирования кода
Номер патента: 1190525
Опубликовано: 07.11.1985
Авторы: Анохин, Бояринов, Давыдов
МПК: H03M 13/05
Метки: декодирования, кода
...слово а = =(ао а , аВ ) сформировано с помощью матрицы К, состоящей из трех К 1, Кг, К 1 подматриц приведенных в табл. 1. В слове а разряды ао, а, а ц, а,6, айага 4 В - проверочные, остальные разряды - а1% 17ар аЗЗа 4 а 49ав - информационные. Каждому проверочному разряду соответО 15 20 ствует в матрице К столбец с однойединицей, строка, содержащая эту еницу, указывает (своими единицами)какие информационные разряды участвуют в формировании данного прове 25рочного разряда. Например, а =а+ а 7 г+ ал+ ,.+ ав.1 атрице К при декодировании сооветствует проверочная матрица Н, с30 стоящая из трех подматриц Н Нги приведенная в табл. 2. (В табл.показано также, что с входа 16 разряд А поступает на д-й разряд вхо/.блока 1, 1=1. .,78).35 К ый...
Преобразователь последовательного кода в параллельный
Номер патента: 1193655
Опубликовано: 23.11.1985
Автор: Керимов
МПК: G06F 3/00
Метки: кода, параллельный, последовательного
...4 соединены с вторыми входами выходного регистра. Триггер :5 предназначен для выдачи разреша" ющего сигнала на формирователь 2 сигналов запроса при поступлении на его первый вход сигнала элемента ИЛИ 11.Схема 7 сравнения сравнивает коды, поступающие со счетчиков 3 и 8, при равенстве на его выходе "1".Счетчик 8 предназначен для подсчитывания количества информационных битов, поступающих на первые входы 17 и .16 устройства, т.е. сигналов "Лог,1" и "Лог.О", соответственно.Счетчик 8 работает на вычитание, предварительно по установочному вхо, ду в него записывается число 10001. Счетные выходы счетчика 8 соединены с вторыми входами схемы 7 сравнения.Блок 9 управления принимает код команды из регистра 15 команд и записывает в счетчик 24. В...