Патенты с меткой «кода»

Страница 24

Преобразователь кода в частоту следования импульсов

Загрузка...

Номер патента: 860303

Опубликовано: 30.08.1981

Авторы: Розов, Седловский, Фельдман, Холодный

МПК: H03K 13/02

Метки: импульсов, кода, следования, частоту

...- зната чительное усложнение схемиой реализации.Известен также преобразователь кода в частоту следования импульсов, осуществляющий преобразование кода числа в частоту следования импуль" сов по линейному закону и содержащий генератор эталонной частоты реверсивный счетчик импульсов, два преобразователя код-аналог, управляенетй ге-. нератор импульсов, целочисленный управляемый делитель частоты и суммирующий элемент, причем выход генератора эталонной частоты подключен к первому входу реверсивного счетчика,выход которого соединен с последова"тельно включенным преобразователемкод-аналог, элементом суммирования,управляемым генератором импульсов ицелочисленным управляемым делителемчастоты, выход которого соединен совторым входом реверсивного...

Устройство для преобразования кода морзе в двоичный код

Загрузка...

Номер патента: 862378

Опубликовано: 07.09.1981

Автор: Усов

МПК: H04L 3/04

Метки: двоичный, код, кода, морзе, преобразования

...ИЛИ 5.Следовательно, токовая посылка сдлительностью от йЛ до ( И)Л будет индентифицирована как точка символа кода Морзе.3. Токовая посылка - импульс с дли.тельностью не менее ЗИ/Г. В этом случае до момента появления импульсов напервдм выходе блока 16 различения посылок работа .предложенного устройствааналогична вьпце описанной.При появлении на первом выходе блока 16 при Зй-тактовом импульсе генера8623 5тора импульсов 17, прошедшем черезэлемент И 6, положительного потенциала на выходе инвертора 2 появитсянулевой потенциал, блокирующий дальнейшее прохождение импульсов генератора импульсов 17 через элемент И 6на вход блока 6. При этом на .первомвыходе блока 16 будет находиться положительный потенциал до момента начала следующей токовой...

Преобразователь двоичного кода в двоично-десятичный

Загрузка...

Номер патента: 864278

Опубликовано: 15.09.1981

Авторы: Дубров, Ольшанская

МПК: G06F 5/02

Метки: двоично-десятичный, двоичного, кода

...из двоичногочисла двоичных кодов степеней десятичного числа 1000, 100, 10). В зависимости от значений разрядов двоичного числа вычитаемая константаможет умножаться на 1,2 или 4, т.евычитаются числа 4000, 2000, 1000, 400,200,100,40,20,10. Количество вычитаний подсчитывается двоичным счетчисоответствующую тетраду выходногорегистра 12 (тетрада тысяч, сотен,,десятков), единицы двоично-десятичного числа фиксируются в регистре 2накапливающего сумматора 1. Так, наприме, число 7695 преобразуется за 9тактов, причем в первом такте вычтено число 4000, во втором - 2000, втретьем - 1000, четвертом - 400, пя 10 том - 300, шестом -40, седьмом и восьмом - по 20, в девятом также вычтеночисло О.Блок 4 управления вычитанием осуществляет анализ всех...

Преобразователь восьмиричного кода в двоичный

Загрузка...

Номер патента: 864557

Опубликовано: 15.09.1981

Авторы: Музюкин, Цибулин

МПК: H03K 13/24

Метки: восьмиричного, двоичный, кода

...фили г. У тора 3, эмиттер - с эмиттерами транзисторов 2 и 4 и общей шиной 20,а коллектор подключен непосредственно к коллектору транзистора 5 и выходной шине 17 и через резистор 15 к шине 16 источника питания. База транзистора 2 соединена с входной шиной5 9 и эмиттером транзистора 6, а коллектор подключен непосредственно к коллектору транзистора 3 и выходнойшине 18 и через резистор 15 к шине 16 источника питания. База транзистора 3 соединена с входной шиной 10 и эмиттером транзистора 7. Базатран. зистора 4 соединена с входной шиной 11 и змиттером транзистора 5, а коллектор подключен непосредственно к 15 коллекторам транзисторов 6 и 7 и выходной шине 19 и через резистор 15 к шине 16 источника питания, База транзистора 5 соединена с...

Преобразователь двоичного кода в десятичный

Загрузка...

Номер патента: 868747

Опубликовано: 30.09.1981

Авторы: Акулова, Еманов, Кувырков, Михина

МПК: G06F 5/02

Метки: двоичного, десятичный, кода

...имеющих ту же структуру, что и матрицы для сложения весовых значений.Преобразователь работает следующим образом. На входы трехразрядных двоичнодесятичных преобразователей 1 и 2 подаются двоичные числа. Часть разрядов преобразуемого числа (со второго по четвертый) поступает на преобразователь 1, а другая часть разрядов (с шестого по восьмой - на преобразователь 2. При этом только на одном входе каждого преобразователя появляется единичный сигнал, соответствующий десятичному числу. Резулътаты преобразования, равные сумме весов дешифрируевеюх значащих разрядов преобразуемого числа, передаются на суюеирующие треугольные мат рицы сложения единиц 3, десятков и сотен 4. При появлении на входах суммирующих треугольных матриц сложения весовых...

Устройство для выделения многоразрядного кода

Загрузка...

Номер патента: 868748

Опубликовано: 30.09.1981

Авторы: Захарчук, Смагин, Трудов

МПК: G06F 7/02

Метки: выделения, кода, многоразрядного

...потоку к выходам 1717, которые оказываются подключенными(через элементы ИЛИ 22 22 и)Элементы И 20420 н соответственно, элементы ИЛИ 1919 н и мажоритарные элементы 22 в это время отключены от выходов 17, ,17 И соответственно, так как сигналы на шинах 23 н 25 в это время равны "0". При анализе первых разрядов всех чисел, поступающих на входы 18(, элемент И 20 срабатывает только в том случае, когда все эти разряды равны ф 1 ф, в случае же наличия среди первых разрядов чисел хотя бы одного "0" сигнал на выходе элемента И 20,(и соответственно на выходе 17) равен "0". Таким образом,. на выходе 17 формируется первый разряд результата, значение которого совпадает со значением первого разряда минимального числа;.После этого аналогично режиму...

Преобразователь циклического кода в аналоговый сигнал

Загрузка...

Номер патента: 869016

Опубликовано: 30.09.1981

Автор: Шульгин

МПК: H03K 13/02

Метки: аналоговый, кода, сигнал, циклического

...б разрядного тока(ГРТ) в первых и - 1 формирователях подключается к эмиттеру транзис О тора 3. При этом возможны два режима работы формирователя: з эрр ивхразрПри ЭхЭрдр, ток коллектора транзистора 3, равный разрядному току Э , вычитается из входного тока Зрозр, а их разность через неинвертирующий повторитель тока (ПТ), входное сопротивление которого по крайней мере в 2 + раз меньше сои+противления обратно смещенного коллекторного перехода транзистора 3, поступает на выход 10 формирователя, Ток базы транзистора 3 при этом практически равен нулю и не оказывает влияния на величину выходного тока формирователя.ПриЭ (Эрдр, транзистор 3 работает в режиме насыщения, и ток его базы равен разности входного и разрядного токов. С выхода...

Преобразователь биполярного кода в однополярный

Загрузка...

Номер патента: 869029

Опубликовано: 30.09.1981

Автор: Мархасев

МПК: H03K 13/24

Метки: биполярного, кода, однополярный

...7 отрицательный потенциал уменьшается и преобразуется преобразователем 8 урфвня в низкий логический уровень на его выходе. Состояние усилителя- ограничителя 6, усилителя 3 и преобразователя 4 уровня не изменяется. Низкие логические уровни на входах элементов И-НЕ 10 и 13 приводят к появлению высоких логических уровней на их выходах, Совпадение высоких логических уровней на входах элемента И-НЕ 14 приводит к появле. 5 0 15 25 30 35 40 45 50 55 60 65 нию на его выходе низкого логического уровня, при этом на шинах 25 и 26 элементов ИЛИ 18 и 19 появляются высокие логические уровни, сигналы информации единицы и тактового импульса.При появлении сигнала информации нуля, чему соответствует отрицательный потенциал на первой шине 23 и...

Устройство для контроля параллельного двоичного кода на четность

Загрузка...

Номер патента: 871166

Опубликовано: 07.10.1981

Авторы: Емец, Зуб, Свирин, Стан

МПК: G06F 11/10

Метки: двоичного, кода, параллельного, четность

...вход элемента И 10 соединен с синхронизирующим входом 17, 35а выход - с синхронизирующим входомтриггера 6 разряда регистра,Выход элемента ИЛИ 5 младшего разряда соединен с первым входом элемента И 14, второй вход которого сое Одинен с входом 17. Выход элемента И14 соединен со счетным входом триг"гера 15 четности. Информационныйвход триггера б старшего разрядасоединен с выходом 0 16Входустановки всех триггеров в нулевоесостояние на чертеже не показан.Устройство работает следующимобразом.В исходном состоянии йрямые выходы отриггеров б - 9 и 15 установлены внулевое состояние, На входах элементов И 10 - 13 соединенных с прямыми выходами триггеров 6 - 9 установлены потенциалы, запрещающие прохождение сдвигающих импульсов на синхронизирующие...

Шифратор позиционного кода

Загрузка...

Номер патента: 875625

Опубликовано: 23.10.1981

Авторы: Лукин, Нефедов, Цветков

МПК: H03K 13/24

Метки: кода, позиционного, шифратор

...на адресных входахкоммутатора 5, при которой с соответствуюшего информационного входа сит;нал логической ф 1 не проходит на его выход и невызывает вновь, остановку счетчика.10 Введение коммутатора повышает быст- родействие устройства за счет использования обычных двоичных счетчиков безобратных связей и исключения операцииподготовки к работе счетчиков и генера тора тактовых импульсов и надежностьработы. 20Шифратор позиционного кода, содержащий генератор тактовых импульсов, подключенный к первому входу элемента И, выход которого соединен со счетчир 5 ком, и блок ввода информации, о т л ич а ю ш и й с я тем, что, с целью повышения быстродействия и надежности работъ 1 в него введен коммутатор, информационные входы которого соединены с...

Преобразователь двоично-десятичного кода в двоичный

Загрузка...

Номер патента: 877521

Опубликовано: 30.10.1981

Автор: Алиев

МПК: G06F 5/02

Метки: двоично-десятичного, двоичный, кода

...навходе 9 с выхода входного регистра 1через коммутатор 2параплельно поступает на входы блока 3умножения, а с40его выхода в двоичном коде записывается через входы "параллельной записи"в счетчике-вычитателе 6 старших разрядов,Двоично-десятичный код среднего45разряда по управляющему сигналу навходе 9 с выхода входного регистра 1через. коммутатор 2 тетрад поступаетна входы блока 3 умножения, .а с.еговыхода,в двоичном коде .группируетсяпо "весам". в элементах ИЛИ 4,1-4 ивыдается через входы 1 параллельнойзаписи" ,двоичного счетчика-вычитате-ля 5Группировка по "весам" происходитследующим образом. Выходы младшего и 55среднего разрядов с 1 весом" 2 о подаются на .входы элемента ИЛИ 41 группы, авыход его соединяется,с первым входом 1...

Преобразователь двоичного кода в двоично-десятичный

Загрузка...

Номер патента: 881730

Опубликовано: 15.11.1981

Автор: Торубаров

МПК: G06F 5/02

Метки: двоично-десятичный, двоичного, кода

...соединенас первой группой выходов регистра результата,вторая группа выходов которого соединенас первой группой входов третьего сумматора;первый и второй входы младшего разрядакоторого соединены с выходами старших раэря.881730 Формула изобретенияПреобразователь двоичного кода в двоичнодесятичный, содержащий первый, второй и третий сумматоры, первый и второй блоки кор.рекции, входы которых соединены с выходами э старших разрядов первого и второго сумматоров соответственно, выход переноса первого сумматора соединен с входом переноса первого блока коррекции, о т л и ч а ю щ и й с я1 О тем, что, с целью упрощения преобразователя, он содержит блок хранения эквивалентов, регистр результата и генератор тактов, выходы которого соединены с...

Шифратор двоично-десятичного кода

Загрузка...

Номер патента: 881731

Опубликовано: 15.11.1981

Авторы: Бахирев, Соболь

МПК: H03M 13/49, H03M 7/22

Метки: двоично-десятичного, кода, шифратор

...входах первого, третьего,пятого, седьмого и девятого ключей устанав.ливается единица двоичного кода, котораяприсутствует на этих ключах в течение времени, равного длительности тактового импульса.Через время, равное задержке тактовогоимпульса на первом элементе 4 задержки, ноне 9 олее длительности тактового импульсаединица устанавливается на входах второго,третьего, шестого и седьмого ключей, Еще через время, равное задержке тактового импульса на элементах 4 и 5 задержки, единица устанавливается на входах четвертого, пятого,шестого и.седьмого ключей. После окончаниядлительности импульса с выхода второгоэлемента 5 задержки единица устанавливаетсяна входах восьмого и девятого ключей спомощью элементов НЕ 10 и 11, которая присутствует на...

Устройство для вычисления квадрата число-импульсного кода

Загрузка...

Номер патента: 881740

Опубликовано: 15.11.1981

Авторы: Каминский, Курт-Умеров

МПК: G06F 7/552

Метки: вычисления, квадрата, кода, число-импульсного

...чертеже представлена функциональнаясхема устройства.Устройство содержит накапливающийсумматор 1, триггеры 2 и 3, элементы И 4 и 5,генератор 6 импульсов (АЦП), двоичный счет.чик 7,Устройство работает следующим образом.В исходном состоянии прямые выходытриггеров 2 и 3 и счетчика 7 находятся всостоянии "0", элемент И 4 закрыт, а элемент И 5 открыт сигналом "1" на нулевомвыходе триггера 3.Первый импульс последовательности, соответствующей ординате преобразуемой величи.ны, переключает в состояние "1" триггеры2 и 3. За счет инверсии на выходе элемента И 5 триггер 3 переключается не фронтомпервого импульса, а его срезом, Поэтому элемент И 4 пропускает импульсы входной последовательности лишь посла окончания первого импульса. Переход триггера...

Преобразователь кода грея в позиционный код

Загрузка...

Номер патента: 883892

Опубликовано: 23.11.1981

Авторы: Безбатченко, Злодеев, Иванов, Игнатов, Павличенко

МПК: G06F 5/02

Метки: грея, код, кода, позиционный

...в инверсный сигнал двоичного кода и поступает на вход младшего разряда регистра 1. Остальные сигналы преобразуются в двоичный код и поступают на входы с весами 2Г ,2 блока 3 вычисления значения разрядов и суммирующих блоков 6-8 соответственно.В таблице представлены сигналы на выходах блоков 3-5 и суммирующих блоков 6-8 в зависимости от комбинаций сигналов "1" и "0" на их входах.Если на три входа блока 3 поступавт сигналы "110" соответственно, то с его выхода сигнал "0", инвертированный элементом НЕ 11 и сигнал ч ипоступавт на вход старшего раз-ряда регистра результата и на первый вход суммирувщего блока 6, на третьем входе которого будет сигнал ч1 , такои же, как и на втором входе блока 3, а на третьем входе, как и на первом входе 3 -...

Преобразователь двоичного кода в двоично-десятичный

Загрузка...

Номер патента: 883893

Опубликовано: 23.11.1981

Авторы: Демченко, Марютин

МПК: G06F 5/02

Метки: двоично-десятичный, двоичного, кода

...случаи:а) преобразуемое двоичное число равно по абсолютной величине двоичному эквиваленту. На выходах 13-15 устанавливается код (001) (строка 3 таблицы), по которому вырабатывается сигнал окончания преобразования на выходе 17 и формируется код тетрады на выходе 18. Сумматор-вычитатель производит вычитание двоичного эквивалента, при котором регистр 8 "обнуляется",3 Фзации числа шагов сравнения преобразуемого двоичного кода с задаваемыми двоичными эквивалентами, преобразование каждой тетрады начинается с выбора дво. ичного эквивалента равного 5 10 " ", Последовательность выбора двоичных эквивалентов схематически представлена в виде;Начало преобразования а блок 1 управления вырабатывает ко-:манды для перехода на следующую тетраду (в...

Устройство для контроля параллельного кода на четность

Загрузка...

Номер патента: 883910

Опубликовано: 23.11.1981

Авторы: Адамов, Мельников, Плотников

МПК: G06F 11/10

Метки: кода, параллельного, четность

...разрядов регистра, начиная с младшего. После снятия информации соответствующий разряд регистраобнуляется и осуществляется подготовка следующего элемента И группы для снятия информации со следующего более старшего разряда регистра.Элемент И-НЕ предназначен, для Формирования разрешающего сигнала на вход элемента И, который обеспечивает прохождение импульсов тактовой частоты на входы всех элементов И группы. При обнулении регистра выдается сигнал о запрещении прохождения импульсов тактовой частоты и готовности регистра к принятию для контроля следующего кода.Элемент ИЛИ предназначен для приема информации о единичных значениях разрядов и их подсчета на триг- гере со счетным входом.На чертеже изображена функциональная схема...

Преобразователь десятичного кода в двоичный и двоично десятичный с контролем ошибок

Загрузка...

Номер патента: 884134

Опубликовано: 23.11.1981

Автор: Жуков

МПК: H03K 13/24

Метки: двоично, двоичный, десятичного, десятичный, кода, контролем, ошибок

...соединены с информационными входными шинами 7, а выходы подключены к первым входам дополнительного блока 5511 элементов И, вторыв входы которого соединены с выходами двоично-десятичногосчетчика 1 2, нулевой вход которого подключен к первому выходу генератора 1, а счетный вход соединен со счетными входами двоичного счетчика 3 и выходом элемента И 13, первый вход которого соединен с нулевым выходом Й-триггера 14 и первым входом элемента 15 неравнозначно сти, второй вход - с нулевым входом Й- триггера 16 и вторым входом элемента 15 неравнозначности, а третий вход подключен ко второму выходу генератора 1, первый и третий выходы которого соединены соответственно с Й - и С-входами Д-триггеров 14 и 16, Й-входы которого подключены к выходам...

Реверсивный счетчик с обращением кода

Загрузка...

Номер патента: 884155

Опубликовано: 23.11.1981

Авторы: Алексеев, Гордонов, Куно

МПК: H03K 23/24

Метки: кода, обращением, реверсивный, счетчик

...содержит счетный триггер 3 и элемент 4 И-ИЛИ, а также дополнительный счетный триггер 5, Выход элемента 4 И-ИЛИ каждого разряда 1 соединен с выходом б дан. ного разряда, а первые входы первой и второй групп входов по И данного элемента 4 И-ИЛИ соединены соответственно с прямым и инверсным выходами счетного триггера 3 данного разряда 1, вторые входы первой и второй групп входов по И элементов 4 И-ИЛИ соединены соответственно с первой 7 и второй 8 управляющими шинами, счетный вход счет. ного триггера 3 каждого разряда 1 соединен с прямым выходом счетного триггера 3 предыдущего разряда, во всех разрядах, кроме первого, в котором счетный вход счетного триггера 3 соединен с входом 9 реверсивного счетчика с обращением кода, прямой и инверсный...

Блок контроля цифрового кода

Загрузка...

Номер патента: 886245

Опубликовано: 30.11.1981

Авторы: Блатов, Чудов

МПК: H03K 19/23

Метки: блок, кода, цифрового

...На чертеже показана структурнаясхема блока контроля цифрового кодаБлок контроля цифрового кода со;держит элемент ИЛИ 1 и группы 2-1- -2.-д полусумматоров 3, выходы пере носов которых соединены с входамиэлемента ИЛИ 1, входы полусумматоров первой группы 2-1 соединены с входами 4 блока контроля цифрового кода, а входы полусумматоров 3 бс- ЗО тальных групп, кроме первой, сое886245 Формула изобретения 2.1 8 у 7 1 2 -1 ИИПИ Заказ 10559/77 Тираж 991 Подписно илиал ППП "Патент", г.ужгород,ул.Проектная,4 динены с выходами сумм полусумматоров 3 предыдущей группы, выход и первый вход элемента И 5 соединены соответственно с дополнительным выходом б блока контроля цифрового кода. и выходом инвертора 7,вход которого соединен с выходом 8 элемента...

Датчик кода морзе

Загрузка...

Номер патента: 886294

Опубликовано: 30.11.1981

Авторы: Карпов, Князев, Курозин, Москалев, Чебулаев

МПК: H04L 15/28

Метки: датчик, кода, морзе

...продвигают сигнал по регистру 4 сдвига. С приходом третьего тактового импульса на выходе регистра 4 сдвига появляется сигнал, который Я открывает элемент ЗАПРЕТ 6.Четвертый тактовый импульс через открывшийся элемент ЗАПРЕТ 6 и элемент ЗАПРЕТ 8 поступает на распре" делитель 1 и блок 7Блок 7 закан О чивает формирование первого элемента знака Морзе длительностью 3 и начинает формирование паузы между первым и вторым элементом. В распределителе 1 сигнал с ячейки 1-2 продвигается в ячейку 1-3 и поступает иа ячейку 12-1. Но на выходе ячейки 12-1 сигнал отсутствует, так как записи сигнала в ячейку 12-1 не было (ячейка закрыта) .На пятом такте блок 7 закаичива О ет формирование паузы и начинает формирование второго элемента .знака Морзе,...

Преобразователь двоичного кода в двоично-десятичный

Загрузка...

Номер патента: 888102

Опубликовано: 07.12.1981

Авторы: Миртов, Пономарев

МПК: G06F 5/02

Метки: двоично-десятичный, двоичного, кода

...888102 Ьра 1, а входы всех последующих указан Формируются нулевые сигналы, так какных элементов И подключены соответст- ни в одной из .групп не присутствуетвенно к нулевым выходам триггеров каж- два (четыре) нуля.дой из последующих пар разрядов реги-,стра 1. Дпя преоораэования числа необхоВыходы 2 3 не ст роби руемых элемен- димо на вход 48 (фиг. 3) подать затов И подключены к управляющим вхо- пускающий импульс, По этому сигналудам распределителя импульсов. апфра- в первый.и второй триггеры 29 и 30тор 5 обеспечивает формирование вы- счетчика, заносятся две единицы, генеходных сигналов двоичных эквивалентов 10 Ратор 26 формирует равномерную послеВыходы шифратора 5 подключены к вхо- довательность импульсов, период котодам разрядов...

Преобразователь число-импульсного кода в код индикатора дальности

Загрузка...

Номер патента: 888103

Опубликовано: 07.12.1981

Автор: Михайлов

МПК: G06F 5/02

Метки: дальности, индикатора, код, кода, число-импульсного

...восьмого и девятого разрядов регистра 1. Выход десятого разряда регистра 1 соединен с его информационным входом. Выходы второго четвертого, шестого, восьмого и десятого разрядов регистра 1 подключены к первому, второму, третьему, четвертому и пятому входам регистра 2 соответственно, вход переписи информации 9 - к регистру 2.Преобразователь работает следующим образом.Сигналом "Установка исходного состояния" в регистрах установится код;1100000001 а так как фазы выходного кода взяты через разряд,начиная со второго разряда, то а. фаэных выходах регистров будет присут 881034ствовать код:10001, что соответствует числу 0.Каждый тактовый импульс передвигает записанный код на один разряд.После прихода первого за установкой исходного состояния...

Преобразователь двоично-десятичного кода в двоичный

Загрузка...

Номер патента: 888104

Опубликовано: 07.12.1981

Авторы: Евдокимов, Зубенко, Овакимов, Плющ, Стеканов

МПК: G06F 5/02

Метки: двоично-десятичного, двоичный, кода

...числа.Преобразователь содержит входы 1-4, разделенные по тетрадам, соответствующим разрядам десятичного числа, причем нулевым входам соответствуют ве,- са 1, 10, 100, 1000, суммирующий блок 5, информационные выходы 6 преобразователя, многовходовые одноразрядные сумматоры 7, группу элементов НЕ 8 и дополнительный вход 9 введения константы.Алгоритм преобразования основан на замене десятичных весов, начиная с четвертой тетрады ближайшими большими значениями двоичных разрядов, причем последние дополняются таким об. В рассматриваемом случае на входы блока суммирования поступают следующие коды:константа, поступающая с дополнительного входа 9 и равна:С = 11111000100000,а - код, поступающий с входом 1-4устройства и равный:а = 0001 00 ОООО 1000;Ь...

Преобразователь двоичного кода с масштабированием

Загрузка...

Номер патента: 888105

Опубликовано: 07.12.1981

Автор: Алексеев

МПК: G06F 5/02

Метки: двоичного, кода, масштабированием

...информационные входы которого подключены к входам преобразователя, распределитель2 импульсов, осуществляющий формирование управляющих сигналов, первый и второй выходы которого соединены соответственно с управляющими входами регистра 1 сдвига (сдвиговый вход) и блока 4 деления на два, образующего эквивалентные значения весов преобразуемого кода в выбранной системе счисления, информационные входы которого подключены к входам масштабной величины преобразователя, а выходы - к второй группе информационных входов сумматора 5 эквивалентов, первые информационные входы которого подключены к входам задания минималь О ного значения масштабной величины, выход старшего разряда регистра 1 и третий выход распределителя 2 соединены с соответствующими...

Дешифратор кода кассеты для киноаппарата

Загрузка...

Номер патента: 890351

Опубликовано: 15.12.1981

Автор: Эфроимсон

МПК: G03B 17/26

Метки: дешифратор, кассеты, киноаппарата, кода

...а другой предназначен для разрешения в кодовом пазу, при этом штоки снабжены ограничителямн перемещения.На чертеже представлен дешифратор, общий вид.3 89035Дешифратор содержит кассету 1, установленную в корпусе 2 киноаппарата (йе ,показан), К корпусу 2 жестко прикреплен перекгпочатель, выполненный в виде платы 3 с койтактами 4, 5 и 6 исполнительногомеханизма (не показан), напримергальванометра. Ключ кода выполнен в виде штоков 7 и 8 с ограничителями 9. В корпусе 2 и плате 3 выполнены направляющие отверстия б и ЕШтоки 7 и 8 установлены одним концом в направляющих. отверстия Ф корпуса 2, а другим- в направляющих отверстия. Ь платы 3, при этом конец штока (штоков), который совпадает с кодовым пазом, кассеты 1, например штока 7, западает в...

Преобразователь кода в широтномодулированный импульсный сигнал

Загрузка...

Номер патента: 890554

Опубликовано: 15.12.1981

Авторы: Казанцев, Конобасов, Курдаков, Либба, Редер

МПК: H03K 13/02

Метки: импульсный, кода, сигнал, широтномодулированный

...2, а также с первыми вторым входами элемента 3 ИЛИ.Пря 40мой выход О и инверсный выход Я В 5 триггера 2 соединены с вторыми входами элементов 4 И и 5 И, первые входыкоторйх подключены к генератору импульсоа 6, Вход обратного счета реверсивного счетчика 1 соединен с выходом элемента 4 И, а вход прямогосчета - с выходом элемента 5 И, Выходэлемента 3 ИЛИ соединен с входомпредварительной записи С реверсивногосчетчика 1, Выходом преобразователя 50является любой (прямой или инверсный)выход К 5-триггера 2.Преобразователь работает следующим образом.Ввиду того, что процессы, протека-,55ющие в преобразователе, носят периодический характер, описание работы производится с момента времени, когда на 544выходе прямого переноса Р реверсивного...

Пирамидальный дешифратор двухэлементного кода

Загрузка...

Номер патента: 890555

Опубликовано: 15.12.1981

Автор: Поддубный

МПК: H03K 13/24

Метки: двухэлементного, дешифратор, кода, пирамидальный

...соединены соответственно с первыми входами элементов И, а входы - с первой и второй входными шинами.На чертеже приведена структурная электрическая схема предлагаемого дешифратора.Дешифратор содержит одноразрядный регистр 1.сдвига, элементы 2 - 5, эле- у мент 6 НЕ. Входные сигналы поданы на входные шины 7 и 8, выходные сигналы снимаются с выходных шин 9 - 12.Принцип работы дешифратора заключается в следующем. 6Первый входной сигнал с шины 7 поступает на информационный вход регистра Т, где он считывается с помощью импуль= сов второго. входного сигнала, поступающего на шину 8 с ольшей частотой 16 следования. Взаимно противоположные познаку импульсы с вйходов регистра поступают на входы элементов 2 - 5 И, где под их воздействием...

Преобразователь двоичного кода в двоично-десятичный

Загрузка...

Номер патента: 894699

Опубликовано: 30.12.1981

Автор: Грундштейн

МПК: G06F 5/02

Метки: двоично-десятичный, двоичного, кода

...Как видно иэ таблицы, для обеспечения заданной точности необходимо анализировать состояния лишь шести старших значащих разрядов входного кода, так как погрешность не превышает половины младшего .знача щего разряда входного кода. При этом код коррекции должен иметь только пять разрядов.Для формирования кода коррек ции при преобразовании десятираэрядного кода можно использовать посто янное запомйнающее устройство сшестью входами и пятью выходами.Преобразователь работает следующим образом.Преобразуемый двоичный код пода ют на входной информационный вход 1.При преобразовании целых чисел коммутатор 4 подключает вход блока 5 пре-, образования целых чисел к информациОннОму вхОду 1 у и преООРаэУемый 55 код поступает на вход блока 5...

Преобразователь двоично-десятичного кода в код семисегментного индикатора

Загрузка...

Номер патента: 898416

Опубликовано: 15.01.1982

Авторы: Мингалеев, Пластун

МПК: G06F 5/00

Метки: двоично-десятичного, индикатора, код, кода, семисегментного

...содержит первую ступень преобразователя - элементы 1-5 и 8, вторую ступень - элементы 6, 7 и 9- 13 ЗФ На входы Х -Х преобразователя подаются кодовые комбинации в двсичной . форме (по входу Х 1 с весом 2", по входу Х -2 л, по входу Х -2 , по входу Ху -2 ф), при этом на выходах Г, -Г преобразователя появляются кодовые комбинации, однозначно соответствующие входной комбинации сигналов. При подаче двоичного кода на входы Хл -Х преобразователя "1" представляется сигналом положительной полярности, а "О"- сигналом отрицательной полярности.На выходах Гл -Г появляются положительные сигналы в соответствии с табл, 2.7 8984Если выходы Р -Г подсоединить через усилители к сегментам (1 сс) индикаторного элемента (например, люминофора) один к...