Патенты с меткой «кода»

Страница 59

Декодер балансного кода

Загрузка...

Номер патента: 1795556

Опубликовано: 15.02.1993

Авторы: Котиков, Маркин

МПК: H03M 13/00, H03M 5/16

Метки: балансного, декодер, кода

...данного троичного символа кода ЗВ 2 Т и предыдущего троичного (относительного символа кода 3 В 2 Т(0).Формирование троичных симв.лов из относительных троичных символов осуществляется в соответствии с табл. 2.5 10 15 20 де ОНЧП отсутствует 25 35 40 45 50 55 При передачи троичных символов методом ОТБС каждый троичный символ передается двумя двоичными символами,Оптимальным (с точки зрения минимизации коэффициента размножения ошибок) алгоритмом ТОБС (относительный трехпоэиционный биимпульсный сигнал) является следующий: при передаче троичного нуля оба двоичных символа одинаковы и отличаются от двоичных символов предыдущего троичного нуля; и ри передаче троичной единицы каждый двоичный символ отличается от предыдущего; при передаче троичной...

Преобразователь последовательного кода в параллельный

Загрузка...

Номер патента: 1795557

Опубликовано: 15.02.1993

Авторы: Коротынский, Куница, Лукаш

МПК: H03M 9/00

Метки: кода, параллельный, последовательного

...Счетчики 15, 22 импульсов начинают очередной цикл отсчета импульсов, Появление помехи на информационном 18 входе преобразователя приводит к проникновению ее на выходы элементов 9 и 10. При этом счетчик 15 импульсов будет сброшен в исходное состояние и на время действия этой помехи заблокирован, Счетчик 14 импульсов наоборот будет разблокирован и на время действия этой помехи будет производить отсчет импульсов. Окончание помехи приведет их к исходному состоянию, Счетчик 14 импульсов будет сброшен и заблокирован, а счетчик 15 импульсов начнет снова отсчетимпульсовТем временем счетчик 22 им 102025 30 35 40 45 помех, или даже сброшен в этот момент, то код на его выходе не будет равен коду счетчика 22 импульсов. В результате этого...

Устройство для коррекции и декодирования избыточного кода

Загрузка...

Номер патента: 1795560

Опубликовано: 15.02.1993

Автор: Ткаченко

МПК: H03M 13/00

Метки: декодирования, избыточного, кода, коррекции

...для С 1 =Ск+1 == СтО. Устройство содержит порого мент 1, детектор 2, входы 31 - Зт ус1795560 30 информационный вход 4 и выход 5 неисправности устройства.Входы 31-Зк устройства соединены с прямыми входами элементов 1 и 2, входы Зк 1-3.1 устройства соединены с инверсными входами элементов 1 и 2, вход Зт устройства соединен с инверсным входом элемента 2, выход которого является выходом 5 неиспрайности устройства, информационный выход 4 устройства соединен с выходом элемента 1,Детектор реализован так, как это указано в аналоге.Введенный детектор 2 позволяет осуществлять контроль Т-СК, а новая организация связей между входами 3 устройства и пороговым элементом 1 с прямыми и инверсными входами позволяет исправлять и декодировать Т-СК,Существо...

Устройство для формирования кода текущего состояния критической ситуации технического объекта

Загрузка...

Номер патента: 1797098

Опубликовано: 23.02.1993

Авторы: Каримов, Ларченко, Миронов, Молин, Пряхина, Юсупова, Ярцев

МПК: G05B 23/02, G08G 5/00

Метки: кода, критической, объекта, ситуации, состояния, текущего, технического, формирования

...15 сравнения формирует на выходе сигнал логической единицы в том случае, если содержимое блока 16 буфернойпамяти, коммутируемого коммутатором 18,меньше содержимого блока 17 буферной памяти.Блок 17 буферной памяти служит дляопределения кода смежного состояния, соответствующего активному переходу с максимальным приоритетом.Работа устройства происходит следующим образом см,фиг, 1).Функционирование блока 22 микропрограммного управления основано на потактовом формировании кода состоянияработы устройства, который хранится вовнутренней памяти данного блоха и определяет;сигналыуправления блоками 14,4,6, 16,17;коды следующих состояний, в которыепроисходит переход из данного состояния,При поступлении внешнего сигнала"Сброс" обнуляется...

Устройство для преобразования чисел из кода системы остаточных классов в позиционный код с контролем ошибок

Загрузка...

Номер патента: 1797119

Опубликовано: 23.02.1993

Авторы: Бережной, Оленев, Червяков

МПК: G06F 11/08, H03M 7/18

Метки: классов, код, кода, контролем, остаточных, ошибок, позиционный, преобразования, системы, чисел

...Рр, Сумматор по модулю 9-накап 5 ливающего типа, количество разрядов соразмерно с величиной Рл. Блок умножения10 выполняет операцию арифметическогоумножения величин остатка по модулю отчисла а; на 81 - ортогональный базис.Устройство работает следующим образом.На вход 17 запуска подается импульс,который устанавливает триггер 4 в единичное состояние и одновременно устанавливает первый 2 и второй 11 счетчики внулевое состояние, Единичный уровень свыхода триггера 4 подается на вторые входыпервого 5 и второго 7 элементов И, что раз-решает прохождение тактовых импульсов с20 тактового входа 16 на счетный вход первогосчетчика 2,При поступлении первого тактового импульса на счетный вход первого счетчика 2на.его выходе...

Преобразователь четырехпозиционного временного кода в двоичный код

Загрузка...

Номер патента: 1797162

Опубликовано: 23.02.1993

Авторы: Довнар, Панченко

МПК: H03M 7/00

Метки: временного, двоичный, код, кода, четырехпозиционного

...интервала Т 2(фиг. 2, а) поступает на входы детекторов55 импульсов 1 и 2, с помощью которых разделяется соответственно на последовательности положительных (фиг. 2, б) иОтрицательных(фиг. 2, в) импульсов, а такжепоступает через элемент ИЛИ 5 на вход селектора тактовой частоты 8 и обеспечивает1797162 5 10 входу элемента И 15, а через последовательно соединенные элементы НЕ 12 и элемент его работу в режиме синхронизации входной последовательностью импульсов.Затем последовательность положительных импульсов с выхода детектора 1 (фиг, 2 б) поступает к первому входу элемента ИЛИ 9, а последовательность отрицательных импульсов с выхода детектора 2 подается ко входу преобразователя уровня 6, обеспечивающего преобразование отрицательных...

Декодер кода нордстрома-робинсона

Загрузка...

Номер патента: 1797164

Опубликовано: 23.02.1993

Авторы: Ашихмин, Лицын, Портной

МПК: H03M 13/00

Метки: декодер, кода, нордстрома-робинсона

...из групп после второго этапа декодирования. Для вычисления коэффициентов корреляции необходимо умножить вектор х=(хо, х 1, х 2, хз) на транспонированную матрицу Адамара Н размерности 4 х 4, Выберем в качестве этой матрицы матрицу:-1 1 1 -1Н= 1-1 1-1 1 1 -1 -1 1111 Можно заметить, что любая строка этой матрицы не совпадает с вектором к=(1, 1, 1, -1) лишь в одной позиции, причем 1-я строка матрицы Н не совпадает с вектором г о 1-ой позиции. Таким образом, если мы имеем величину у=х г=х 1+хг+хз+Х 4 и величины: 1 о=хНо=-Хо+Х 1+Х 2-Хз 11=х Н 1=ХО - Х 1+Х 2 - Хз 1 г=х Н 2=ХО+Х 1 - Х 2 - ХЗ 1 З=хНЗ=ХО+Х 1+Хг+ХЗ, где 11 это 1-й коэффициент корреляции (среди этих коэффициентов нам необходимо найти максимальный, Н это 1-я строка матрицы Н), то...

Конвейерный преобразователь чисел из кода системы счисления в остаточных классах в позиционный код

Загрузка...

Номер патента: 1798921

Опубликовано: 28.02.1993

Авторы: Лунева, Хаспулатов

МПК: H03M 7/18

Метки: классах, код, кода, конвейерный, остаточных, позиционный, системы, счисления, чисел

...(010, 011) и слагаемое (101), при этомна блок памяти второго каскада поступитостаток по модулю РЗ, равный (010). На выходе блока памяти получим вычитаемое 101и слагаемое 01 0010, на выходе вычитателя -101, на выходе сумматора - 01 0111,С приходом третьего тактового импульса в регистр второго каскада запишутся разность и сумма, полученные в этом каскаде,В блок памяти третьего каскада поступитостаток по модулю Р 4, равный 101, на выходе блока памяти получим 1 1000 0000, навыходе сумматора - (01 0111)го + (1 10000000)го = (1 1001 0111)го = 197, Послеприхода четвертого тактового импульса результат вычисления запишется в регистртретьего каскада и поступит на выход устройства,Время преобразования в одном каскадеравно:Тк = Т 1+ Т 2+...

Преобразователь кода спектра звукового сигнала

Загрузка...

Номер патента: 1800618

Опубликовано: 07.03.1993

Авторы: Абрамов, Грудинин, Котов, Моисеев

МПК: H03M 3/00, H04B 1/64, H04B 14/04 ...

Метки: звукового, кода, сигнала, спектра

...разряды которого, сдвинутые на 1 (т.е. -деленные в 2 раза), подаются на-первый вход сумматора 18, а младший разряд управляет мультиплексором 19. который поочередно пропускает на второй вход сумматора 18 либо О, либо й/2.На временной диаграмме (фиг.4) изображены следующие сигналы;а) частота блока;б) синхроимпульсы 11 входных отсчетов;в) значение первого входа сумматора 18;г) управляющий вход мультиплексора 19;д) смещение на втором входе сумматора18;е) адрес записи на выходе сумматора18;Структурная схема блока оперативной памяти (БОП) 16 приведена на фиг.5. Входная информация поступает на вход 20 БОП (фиг.5) и с помощью демультиплексора 21 записывается в одно из двух ОЗУ: 22 или 23, . Выбор ОЗУ осуществляется счетным триггером 24, на вход...

Преобразователь последовательного кода в параллельный

Загрузка...

Номер патента: 1805548

Опубликовано: 30.03.1993

Авторы: Дровянников, Садовников

МПК: H03M 9/00

Метки: кода, параллельный, последовательного

...будет находиться информационное слово из массива с заданным номером, а в счетчике 6 по модулю п 1 50 будет подготовлен номер следующего словамассива.При подаче команды на вход 14 чтенияинформация из выходного регистра 4 считывается в параллельном коде через блок 11 55 ключевых элементов, а при снятии командына входе 14 чтения вновь запустится формирователь 12 серии импульсов и аналогично тому, как это происходило по команде на входе 16 записи номера слова, произойдет подготовка к чтению следующего информа 5 10 15 203035 После принятия всего массива информации, состоящего из в и-разрядных слов, счетчик 6 по модулю т вырабатывает сигнал переноса, и преобразователь выдает сигнал на выходе 21 "Готовность", указывающий на возможность передачи...

Генератор кода грея

Загрузка...

Номер патента: 1809431

Опубликовано: 15.04.1993

Авторы: Литвин, Тягунов

МПК: G06F 1/02

Метки: генератор, грея, кода

...первый триггер второй группы триггеров 7 в нулевое состояние, а первый триггер первой группы триггеров 1 - в инверсное состояние, Четвертый импульс с генератора тактовых импульсов 3 пройдя "последовательно элементы И 10 первой и второй рупп элементов И 9, устанавливает первый и второй триггеры второй группы триггеров 7 в единичное состояние, а пройдя через элемент И 11 третьей группы элементов И 9, устанавливает третий триггер второй группы триггеров 7 в нулевое состояние, а третий триггер первой группы триггеров 1 - в инверсное состояние. Далее работа генератора кода Грея по формированию кодовой последовательности аналогична вышеизложенному.Таким образом, осуществляется последовательный просмотр состояний триггеров второй группы 1,...

“устройство для декодирования кода “манчестер-2″

Загрузка...

Номер патента: 1809536

Опубликовано: 15.04.1993

Авторы: Киященко, Котляров, Мотыжев, Ольшевская

МПК: H03M 13/00, H03M 5/12

Метки: декодирования, кода, манчестер-2

...инвертора 23 на время, примерно 1,2 Т, а в распределителе 4 конденсатор СЗ успевает зарядиться до уровня переключения порогового устройства 27 за время, примерно равно (2,53)Т,35 40 Таким образом, если с момента последнего перепада входного сигнала прошло время, равное примерно 1, 2 Т, то на выходе формирователя 3 появится дополнительный импульс (эпюра 5 на фиг.2 и 3),Во время поступления информационной посылки конденсатор СЗ, коммутируемый ключом 26, не успевает зарядиться, и на выходе порогового устройства 27 (выход П) существует сигнал "Лог,1" (эпюра 7 на фиг.2 и 3), который позволяет срабатывать триггеру 8 при поступлении на его вход первого дополнительного импульса, а также позволяет блоку 9 оперативной памяти осуществлять...

Преобразователь частотно-модулированного кода

Загрузка...

Номер патента: 1809537

Опубликовано: 15.04.1993

Авторы: Келтуяла, Смирнов

МПК: H03M 5/12

Метки: кода, частотно-модулированного

...7 импульсов уширяет импульсы с длительностью в половину тактаподлительности полного такта, в результатечего формируется код 68 Н.8 предлагаемом преобразователе импульсы сигналов, подаваемых на входытриггеров, не короче половины такта входной ЧМ-информации, поэтому он способенпреобразовывать ЧМ-информацию, имеющую длительность полутакта, равную минимальной рабочей длительности входных импульсов триггеров, Тем самым предлагаемый преобразователь характеризуется более высоким быстродействием по сравнению с преобразователем-прототипом.Следует подчеркнуть, что предлагаемый преобразователь осуществляет преобразование ЧМ-кода в код БВН, не обязательно требуя для этого выделения тактовых импульсов. В тех случаях, когда для функционирования...

Преобразователь частотно-модулированного кода

Загрузка...

Номер патента: 1809538

Опубликовано: 15.04.1993

Авторы: Келтуяла, Смирнов

МПК: H03M 5/12

Метки: кода, частотно-модулированного

...срезу инвертированного нулевого битанизкого уровня входной информации, тактирующему инвертированный нулевой бит низкого уровня задержанной информации, формируется передний срез паузы, а ее задний фронт формируется по срезу инвертированного нулевого бита .низкого уровня задержанной информации, на который реагирует установочный вход триггера 5. Пауза в сигналах, поступающих на входы элемента 7 И, порождены нулевыми битами ЧМ-кода высокого и низкого уровня соответственно, Элемент 7 И осуществляет логическое умножение поступающих на него сигналов, формируя сигнал, каждая пауза в котором соответствует нулевому биту, но имеет длительность меньше такта. Расширитель 8 импульсов уширяет паузы до длительности такта, в результате чего формируется...

Преобразователь последовательного кода в параллельный

Загрузка...

Номер патента: 1811006

Опубликовано: 23.04.1993

Авторы: Вандышев, Шишкин

МПК: H03M 9/00

Метки: кода, параллельный, последовательного

...фронтом сигнала (фиг, 2 г) с 40первого выхода этого же триггера 6, Этимже сигналом (фиг, 2 г) производится перезапись информации иэ первого триггера 3 длязаписи информации в третий триггер 5. Таким образом, во втором такте происходит 45одновременное появление информации, содержащейся в двух последовательных вовремени тактах входных данных (фиг, 2, а),на выходах узла 2.1 (фиг. 2 е, ж), а частотаработы триггеров 3, 4 для записи информации(фиг. 2 д, ж) и триггера 5 задержки (фиг,2 е) узла 2.1 первого каскада 1,1 вдвое нижечастоты поступления входных данных (фиг.2 а).Так как все элементы схемы - триггеры 553, 4 для записи информации, триггеры 5 задержки и триггеры 6 - идентичны, то времена задержки входной информации и сигнала...

“преобразователь двоично-десятичного кода 8-4-2-1 в код “два из пяти”

Загрузка...

Номер патента: 1814191

Опубликовано: 07.05.1993

Автор: Яранцев

МПК: H03M 7/00

Метки: 8-4-2-1, два, двоично-десятичного, код, кода, пяти

...пятый разряды и промежуточные выходы . к второму входу четвертого элемента И и к 26-34. На входы 15, 16, 18 и 20 подаются в 15 прямом виде разряды входного кода с весами; соответственно "8", "4", "2" и "1". Навыходы 17 и 19 в инверсном виде. подаются третьему входу первого элемента ИЛИ, второй вход подключен к второму входу третьего элемента И, а выход - к третьему входу первогоэлемента И и к первому входу вторазряды с весами "4" и "2" рого элемента ИЛИ-НЕ, второйвход котороПреобразователь работает в соответст го подключен к выходу четвертого элемента вии с таблицей истинности. И, третий вход - к выходу второго элементаблагодаря введению новых элементов и И и к первому входу третьего элемента ИЛИ- соответствующих соединений сложность НЕ,...

Устройство для прямого преобразования чисел из кода системы остаточных классов в полиадический код и обратно

Загрузка...

Номер патента: 1817246

Опубликовано: 23.05.1993

Автор: Литвинов

МПК: H03M 7/18

Метки: классов, код, кода, обратно, остаточных, полиадический, преобразования, прямого, системы, чисел

...через элемент задержки) установив его в нулевое состояние и запретив прохождение тактовых импульсов по входу 18, Перед очередным циклом преобразования из СОК в ПСС обнуляются регистр 11, сумматоры 12,1-12.2 и счетчик 4 (цепи не показаны). После записи очередных остатков в регистры 8.1-8.3 оно может быть продолжено.1817246Для преобразования числа из ПСС в си- введены две шифратора, два сумматора по стему остаточных классов триггер 2 по сиг- модулю, регистр и три группы элементов И, налу на вход 16 устанавливается в нулевое причем выходы первого и второго шифратосостояние, разрешая работу счетчика 5 за- ров соединены соответственно с входом претив работу счетчика 4 и разомкнув ключ 5 слагаемого первого сумматора по модулю и 13....

Генератор опорного кода вентильного преобразователя

Загрузка...

Номер патента: 1818666

Опубликовано: 30.05.1993

Авторы: Во, Чаплыгин

МПК: H02M 1/08

Метки: вентильного, генератор, кода, опорного, преобразователя

...сигнал, длина ступени которого в К 0 раз больше периода источника тактовых импульсов 1, 1818666При изменении частоты сети в моментестественной коммутации 1 фиксируемыйкомпаратором сети 8 (диаграмма 16), опорный код не равен нулю (диаграмма 14), Сигнал Коп в момент времени 1 равен сигналурассогласования Красс, причем отрицательные величины фиксируются в дополнительном коде, а положительные- в прямом коде(фиг. 2). Сигнал. рассогласования со счетчика5 переносится в регистр 6, а через интервал,задаваемый узлом задержки 9, происходитустановка всех разрядов счетчика 5 в еди ничное значение, Сигнал Красс вводится ввычислительный узел, который вычисляеткоэффициент деления Ку управляемого делителя частоты 2, Управляемый делитель частоты 2...

Способ приема сигналов одночастотного кода, переданных вместе с речевым сигналом, и устройство для его осуществления

Загрузка...

Номер патента: 1822511

Опубликовано: 15.06.1993

Авторы: Журавский, Неукисов, Слуцкий, Татьянин

МПК: H04Q 1/46

Метки: вместе, кода, одночастотного, переданных, приема, речевым, сигналов, сигналом

...симметричный ограничитель 1, паласовой фильтр 2. детектор 3, а также пороговый блок 4, Причем между выходом детектора 3 и входом порогового блока 4 введен интегратор 5, а выход порогового блока 4 соединен с его входом задания порога, образуя цепь б обратной связи.Работа устройства иллюстрируется временными диаграммами фиг. 2.На вход 7 устройства поступает посылка частотного сигнала длительностью то. При этом на выходе симметричного ограничителя 1 в течение того же интервала времени появляется последовательность прямоугольных импульсов со скважностью два, которая поступает на вход полосового фильтра 2, выделяющего первую гармонику сигнала. С выхода 9 полосового фильтра 2 сигнал подается на детектор 3, на выходе 10 которого присутствует...

Пороговый декодер сверточного кода

Загрузка...

Номер патента: 1824675

Опубликовано: 30.06.1993

Авторы: Беляев, Снисаренко

МПК: H03M 13/12

Метки: декодер, кода, пороговый, сверточного

...информации происходит при наличии ошибок, уровень которых больше корректирующей способности ортогонального систематического сверточного кода.При декодировании информации в первых двух случаях устройство работает аналогично известным с той лишь разницей, что выдача символов информационной последовательности осуществляется с некоторой задержкой. При декодировании же информации в третьем случае появляется возможность обнаруживать ошибки, вес которых больше веса ошибок гарантированно исправляемых ортогональными сверочными кодом, но и уменьшить эффект размножения ошибки, возникающий в извесг;ом устройстве.Устройство работает следующим образом.В исходном состоянии в регистрах сдви" га первого кодера 1, второго кодера 10, первого 5 и...

Преобразователь кода для телефонного аппарата

Загрузка...

Номер патента: 1830190

Опубликовано: 23.07.1993

Авторы: Кордонский, Прохоров, Рахман

МПК: H04M 1/74

Метки: аппарата, кода, телефонного

...с выходапервого сумматора 8 по мбдулю два. Приэтом в начальный момент времени шестой и15 седьмой триггеры 6 и 7. находятся в исходном состоянии, а на выходе первого сумматора 8 по модулю два имеется уровеньлогического нуля, благодаря чему код речевого сигнала проходит без изменений через20 второй сумматор 9 по модулю два на информационный вход первого триггера 1, На прямые входы синхронизации первого,второго, третьего, четвертого, пятого, шестого и седьмого триггеров 1, 2, 3, 4, 5, 6 и 7тактовые импульсы, приходящие на входную шину 11 тактовых импульсов, поступают непосредственно, а на их инверсные входысинхронизации - после инвертированияэлементом НЕ 10, При этом происходит про 30 движение сигнала по первому, второму,третьему,...

Адаптивный групповой приемник многочастотного кода с импульсно-кодовой модуляцией

Загрузка...

Номер патента: 1830632

Опубликовано: 30.07.1993

Автор: Брайнина

МПК: H04L 27/14

Метки: адаптивный, групповой, импульсно-кодовой, кода, многочастотного, модуляцией, приемник

...приемнике за время2 , =31,25 мксек иэ ОЗУ 1 считываются б 4 отсчета сигнала, ранее записанные по данному каналу, В первом 10 и втором 11 вычислительных блоках по знаку старшего разряда соответствующих счетчиков 12 и 13 определяются знаки двоичных чисел, записанных в каждом счетчике. Если знак старшего разряда положительный, код с выходов счетчика 12 или 13 проходит без инверсии на одноименные входы сумматора 18 кодов, в противном случае - инвертируется, чем обеспечивается сложение па модулю кодов синусной и косинусной составляющих данной частоты, С выходов сумматора 18 кодовЬ 1 ов конце интервала - информация об2уровне сигнала данной частоты через третье ПЗУ 17 переписывается по сигналу записи с четвертого выхода блока 3 генераторов...

Преобразователь кода в угол поворота вала

Загрузка...

Номер патента: 1833967

Опубликовано: 15.08.1993

Автор: Никонов

МПК: H03M 1/66

Метки: вала, кода, поворота, угол

...формирователем напряжения 10 из опорного напряжения О. не поступает па третий вход сумматора 8, На выходс сумматоров будет сформировано напряжение Ор, пропорциональное разности напряжений О и О 2: Ор = О 1 - О 2 ==Оф Гз 1 п(О - Д соз у- соз (д - Д) зи уЦ= =. О з 1 п(О - /3 - у) = О з 1 п(О - а)(1). Ротор СКВТ 1 двигателем 2 через редуктор 1 развернут на угол а =6, поэтому напряжение Ор =: О, а ротор двигателя 2 и ротор СКВТ 1 неподвижны, Разворот вала и ротора СКВТ 1 на новый угол а 1 осуществляется подачей по шине 12 управления кода угла а 1 на информационные входы регистра.13, а импульсы записи - на вход "запись" регистра 13 и на вход одновибратора 15, На выходе одновибратора 15 формируется импульс длительностью т 0, на вробеля...

Устройство для преобразования кода

Загрузка...

Номер патента: 1835605

Опубликовано: 23.08.1993

Авторы: Кулакова, Розанов

МПК: H03M 5/12

Метки: кода, преобразования

...входу восьмого элемента И 15, а прямой 25 выход четвертого триггера 5 соединен совторым входом шестого элемента И 13,Работа предложенного устройства дляпреобразования кода происходит следующим образом.30 Со входа 25 устройства на пороговыйэлемент 23 поступает троичный сигнал типа НВ - 3. Пороговый элемент 23 формирует из этого троичного сигнала положительные и отрицательные импульсы, которые с его 35 первого и второго выходов подаются непосредственно и через первый и второй элементы НЕ 18 и 19 на третий и первый триггеры 4 и 1. В третьем и первом триггерах 4 и 1 производится затягивание положи тельных и отрицательных импульсов на такти их привязка к тактовой частоте, определяемой последовательностью импульсов с селектора 22...

Устройство для обработки избыточного кода

Загрузка...

Номер патента: 1835606

Опубликовано: 23.08.1993

Авторы: Стахов, Стахова

МПК: H03M 13/00

Метки: избыточного, кода

...следующим обраПо приходу сигнала единичного уровня на вход 10, одновибратором 18 блока 8 формируется короткий импульс, устанавливающий счетчик 16 блока 7 и сумматоры 4, 5 устройства в нулевое состояние, Одновременно в сдвигающий регистр 2 заносится контролируемый код, в первый регистр б записывается кодовый эквивалент веса ( - 3)-го разряда, где -младший разряд контролируемого кода. Во второй регистр 7 записывается кодовый эквивалент веса 2)-го разряда.Например, при разрядности контролируемого кода К=З, младщий вес исходного кода равен 2. В таком случае в регистр б запишется кодовый эквивалент 5, а в регистр кодовый эквивалент - 8Вес Р-кода Двоичный кодовыйэквивалент2 00010-8 11000где старший разряд кодовых эквивалентов определяет...

Устройство для считывания штрихового кода

Загрузка...

Номер патента: 1837334

Опубликовано: 30.08.1993

Автор: Голуб

МПК: G06K 7/10

Метки: кода, считывания, штрихового

...светопотоков иустраняет вышеуказанный недостаток прототипа,Положительный эффект заключается втом, что при одинаковой с прототипом мощности излучателя получают больший размахвыходного сигнала и лучшее соотношениесигнал/шум. Соответственно, для получения равного с прототипом размаха выходного сигнала необходима в несколько. раэ 10меньшая мощность источника излучения,т,е, меньшие энергозатраты. Последнее качество является ценным при использованиипортативных устройств сбора данных.Предлагаемая конструкция устройства 15считывания графической информации схематически изображена на фиг.1. Возможные варианты размещения и использованияфотоприемных элементов схематически показаны на фиг,2; на фиг.З представлен общий вид...

Пороговый декодер сверточного кода

Загрузка...

Номер патента: 1837385

Опубликовано: 30.08.1993

Авторы: Березняков, Головин, Снисаренко, Сорока

МПК: H03M 13/12

Метки: декодер, кода, пороговый, сверточного

...в режиме исправления ошибок в отличие от устройства-прототипа, где кратность исправляемых ошибок зависит от структуры ортогонального кода, а введенная избыточность используется для обнаружения ошибок кратности выше гарантированно исправляемых ортогональным кодом, Возможность реализации режима декодирования квазиортогонального сверточного кода с исправлением ошибок подтверждается следующим пимером. Пусть Ро(х)= х + х + х + 1 - парожда 2 ющий многачлен ортогонального сверточного кода. Используя известное выражение, позволяющее привести порождающий мнаточлен ортогонального кода к квазиортогональному, получим; Р(х)=х +х + х +х +9 7 б 5 +х + 1. При этом структура порождающего многочлена ортогонального сверточного кода позволяет построить 4...

Устройство преобразования двоичного кода в двухполярное напряжение

Загрузка...

Номер патента: 1837398

Опубликовано: 30.08.1993

Авторы: Андреев, Соколов

МПК: H03M 1/66

Метки: двоичного, двухполярное, кода, напряжение, преобразования

...первого О-триггера импульс поступает на входы разрешения счета первого и второго синхронных счетчиков 10 и 11, на вход синхронизации первого счетчика поступает управляющий сигнал (частота со второго входа блока управления 5), На вход синхронизации второго счетчика этот управляющий сигнал поступает через инвертор,Счетчики 10 и 11, программируемые по модулю М, равному разрядности преобразования, на выходе формируют пачки ипульсов, которые поступают на входы управления первого и второго сдвиговых регистров б и 7. Выход первого счетчика является первым выходом, а выход второго счетчика является вторым выходом блока управления 5. На параллельные входы счетчиков подано число, равное Р = 7 п - М. Первый счетчик работает по переднемуфронту...

Преобразователь последовательного биполярного кода в параллельный униполярный код

Загрузка...

Номер патента: 2001522

Опубликовано: 15.10.1993

Автор: Чистов

МПК: H03M 9/00

Метки: биполярного, код, кода, параллельный, последовательного, униполярный

...состояниях адресных входов, на выходе ПЗУ программируется логический ноль, Вторые информационные сигналы с выходов 18 используются для индикации исправной работы каналов биполярного кода,Устройство работает следующим образом. После подачи питания на выходах второго двоичного счетчика 16 формируется один из адресов обрабатываемых каналов 4, которые поступают на управляющие входы многоканального мультиплексора 5 и соответственно на входы дешифратора 11 (фиг,1). На входы каждого из формирователей 3 поступают сигналы соответствующего канала биполярного кода, Формирователи 3 преобразуют информацию в виде биполярного кода в последовательный униполярный, причем на первых выходах данных формирователей формируются последовательности...

Устройство формирования блочного троичного кода типа 6в4т

Загрузка...

Номер патента: 2004943

Опубликовано: 15.12.1993

Авторы: Еремин, Рубцов

МПК: H03M 5/18, H03M 7/00

Метки: 6в4т, блочного, кода, типа, троичного, формирования

...формирователь 4 последовательного троичного сигнала. блок 5 балансировки троичного сигнала. Блок 5 балансировки троичного сигнала содержит реверсивный двоичный счетчик 6, первый 7, второй 11 и третий 12 элементы И, первый 8 и второй 9 элементы ИЛИ с инверсией, триггер 10,Устройство формирования блочного кода типа 6 В 4 Т шестиразрядные двоичные блоки преобразует на выходе в соответству 55 чивости передачи данных,Устройство работает следующим образом.ВхОДнОЙ ДвоичныЙ сигнал, пОслеДОвдтельности тактовых импульсов частотой Г и Р- поступают соответственно на информа 6 ющие им четырехразрядные троичные блоки, принимающие значения нулевые, положительной и отрицательной полярности("0", "+". "-").Для ограниченного числа двоичных блоков...