Патенты с меткой «кода»
Преобразователь двоичного кода в двоично-десятичный код
Номер патента: 744546
Опубликовано: 30.06.1980
Авторы: Гупалов, Павлов, Подборнов
МПК: G06F 5/02
Метки: двоично-десятичный, двоичного, код, кода
...3, выходы 4 и 5 сброса и- сдвига (соответственно), вход б младшего разряда двоична-десятичногонакапливающего сумматора, управляющие входы 7,.блок 8 управления, шину 9 суммирования, шины 10 и 11 начала и конца преобразования (соответственно).Структурная схема блока управления (фиг. 2) состоит из схемы 12Формирования тактовых импульсов,двоичного счетчика 13 на щ состояний (щ - число необходимых для поеобразования сдвигов), схемы 14 син"хронизации запуска преобразователя, З 5схемы 15 совпадения, шины 16 разрешения сдвига, схемы 17 Формирования.Конец преобразования, шийы 18тактовых импульсов, гечератора 19 тактовых импульсов. 40ПреобразоватеЛь работает следующим образом.По сигналу Чачало преобразования (шина 10) схема 14...
Преобразователь кода из системы остаточных классов в позиционный код
Номер патента: 744549
Опубликовано: 30.06.1980
Авторы: Альзамарова, Амербаев, Бородин, Петухов
МПК: G06F 5/02
Метки: классов, код, кода, остаточных, позиционный, системы
...схема предлагаемого устрбиства:Устройство содержит группу входных регистров 1 остатков числа поформула изобретения комплексным основаниям, группы вход-,ных регистров 2 остатков числа покомплексно-сопряженным основаниям,группы сумматоров 3 действительнойчасти, соответствующие каждому модулю оснований, содержащие сумматоры4 модульной суммы, сумматоры 5 модульного произведения действительнойчасти, сумматоры б составного произведения действительной части; сумматор 7 позиционного кода действительОной части, выходной регистр 8 действительной части, блоки 9 сумматоровмнимой части, соответствующие каждому модулю оснований, содержащиесумматоры 10 модульной разности,сумматоры 11 модульного произведениямнимой части, сумматоры 12...
Устройство для кодирования кода рида-соломона над простым полем
Номер патента: 744576
Опубликовано: 30.06.1980
Автор: Давыдов
МПК: G06F 11/10, H03M 13/51
Метки: кода, кодирования, полем, простым, рида-соломона
...а второй рход 45управления которых - с(1+1) выходом блока управления, где 1 - порядковый номер коммутатора, выход 1-госумматора подключен к первому входу .(1+1)-го сумматора, к первому информационному входу 1-го коммутатора ивторому информационному входу (и+1-1)го коммутатора, выход 1-го коммутатора подсоединен ко входу 1-ой ячейкисдвига, выход которой подсоедийенко второму входу 1-го сумматора.Введение коммутатора в каждыйразряд вычислительного блока, вышеуказанные связ) введенных коммутаторов с другими узлами устройства, а также новые связи сумматоров и ячеек 60 сдвига между собой позволяют повысить быстродействие устройства за счет "исключения второго этапа и совмещеКйя во времени третьего и четвертогоэтапов работы, В...
Устройство для контроля двоичного кода на четность
Номер патента: 744584
Опубликовано: 30.06.1980
МПК: G06F 11/10
Метки: двоичного, кода, четность
...Импульсы с остальных выходов распределителя 1 поочередно поступают на соединенные попарно вторые входы элементов 2 И нечетного и четного разрядов контролируемого кода.Импульсы с выходов группы элемен тов 2 И, входы которых подключены к выходам нечетных разрядов, через элемент 3 ИЛИ поступают на счетный вход первого фиксирующего триггера 5, а импульсы с выходов группы элементов 2 И, входы которых подключены к выходам четных разрядов через элемент 4 ИЛИ поступают на счетный вход второго триггера б.Таким образом, в процессе контро- ля первый триггер 5 производит счет единиц в нечетных разрядах контролируемого кода, и одновременно второй триггер 6 производит счет единиц в четных разрядахПо окончании контроля если в нечетных разрядах ко да...
Устройство для преобразования кода числа в частоту импульсов
Номер патента: 744967
Опубликовано: 30.06.1980
МПК: H03K 13/02
Метки: импульсов, кода, преобразования, частоту, числа
...в частоту импульсов,содержащее генератор, вентиль, делителичастоты, счетчик и, перевлючатель, причем выход генератора соединен со входом первого делителя частоты и черезпереключатель со входами третьего делитбли частоты и вентиля выход вентилясоединен со входом счетчика, выходыразрядов которого подключены ко входамвторого делителя частоты, выход третьегоделителя частоты через переключатель -ко входам вентиля и второго делителячастоты 2 , Однако это устройство не обладает достаточной функциональной гибкостью.Целью изобретения является управление частотой выходных импульсов непосредственно в процессе работы устройства.Поставленная цель достигается тем, что в устройство для преобразования кода числа в частоту импульсов, содержащее...
Преобразователь кода в период повторения импульсов
Номер патента: 744976
Опубликовано: 30.06.1980
Автор: Никитин
МПК: H03K 13/20
Метки: импульсов, кода, период, повторения
...инвертируясь, проходят через открытый элемент "запрет 6, устанавливают К-триггер 4 в ноль. Это состояние подтверждается в процессе вычитания числа из вычитающего счетчика 1, При достижении чиола в вычитающем счет.:ике 1, равного единице, срабатывает многоходовый элементИЛИ-НЕ 3 и закрывает потенциалом логической единицы элемент "запрет,Следующий импульс входной последовательности проходит на выход устройства черезэлемент И 5, тая как она открыта потенциалами логической единщы с выхода многоходового элемента ИЛИ-НЕ 3 и с единичного выхода первого разряда вычитающего счетчика 1, Этим же импульсом установится в единичное состояние Х К-трит.гер 4, т.к, на его Т входе был потенциаллогической единицы, а на К входе - логического нуля,...
Генератор -ичного перестановочного кода
Номер патента: 746478
Опубликовано: 05.07.1980
МПК: G06F 1/02
Метки: генератор, ичного, кода, перестановочного
...счетчиков 1 дополнительно вводятся связь и элементИЛИ, показанные пунктиром (число счетОков СТ равно и - ЦБлок сдвига 2 (фиг. 2) содержит схемы И, ИЛИ, НЕ. Первые входы схем И;ик ю 3: = 1,2п, ) = 1, 1+ 1.п соединены со входами ь, через инвертеры, а первые входы схем й;непосредственно.Вторые входы схем и, , й; , соединены со входами 4), входы схем ии каждого последующего ряда, )с1,с выходами схем и ;, и1,каждого предыдущего ряда через схем ИЛИ.Выходы схем и , соединены с выходамиблока 2 сдвига.Возможный вариант блока 3 памятисодержит п двухступенчатый Т-триггеров, изменение состояния которых происходит после окончаниявходного ймпульса. Вход каждого из триггеровсоединен с соответствующимвыходом 6;блока сдвига 2; а выход является вы- Яходом...
Преобразователь двоично-десятичного кода 12222 в унитарный код
Номер патента: 746497
Опубликовано: 05.07.1980
МПК: G06F 5/02
Метки: «12222», двоично-десятичного, код, кода, унитарный
...регистр 1,состоящий из триггеров, группу элементов ИЛИ 2, группу элементов И 3,группу элементов НЕ 4, первый и второй элементы ИЛИ 5 и б, первый элемент задержки 7, третий и четвертыйэлементы ИЛИ 8 и 9, второй элементзадержки 10, пятый элемент ИЛИ 11,Устройство работает следующимобразом.Если в триггер 1, соответствующийразряду входного регистра с весом1, записана 1, то при поступлении первого импульса опроса на 40второй вход элемента И соответствуюцегб разряда на выходе преобразователя формируется одиночный импульс(выход элемента ИЛИ 8), При этом второй элемент И 3 группы по третьемувходу закрыт на время действия такто-вого импульса опроса сигналом с первого элемента НЕ 4 группы, Импульс,сформированный на выходе первого элемента И 3...
Преобразователь двоичного кода в двоично-десятичный код с масштабированием
Номер патента: 746498
Опубликовано: 05.07.1980
МПК: G06F 5/02
Метки: двоично-десятичный, двоичного, код, кода, масштабированием
...разрешающий потенциал поступает на первый вход элемента И 15, на второй вход которого по ши- . не 3 поступают синхронизирующие сигналы. С выхода элемента И 15 сигналы поступают в управляемый делитель частоты 7 и на счетный вход двоичного счетчика 16. Двоичныйкод, образуемый на выходе счетчика 16, поступает на первую группу входов схем сравнения 17, на вторую группу входов которой поступает код множителя из регистра 18 кода множителя, подключенного к входным шинам б множи-теля.При совпадении кодов, поступающих из счетчика 16 и регистра 18, схема сравнения 17 вырабатывает сигнал совпадения, обнуляющий счетчик 16 и триггер 14, обнуливание которого эапре" щает прохождение синхросигналов;через элемент И 15. При этом число импульсов"при...
Устройство для выделения многоразрядного кода
Номер патента: 746501
Опубликовано: 05.07.1980
Авторы: Захарчук, Смагин, Трудов
МПК: G06F 7/02
Метки: выделения, кода, многоразрядного
...узлов анализачерез первый элемент НЕ с первым вы и нулевые сигналы с выхода элеходом узла анализа, Выход элемента . нта 2 первой группы, Нулевые сигЗЖ 1 а Подключен -ко второму входу 45 налы с выхода элементов неравнозначэлемента И, к четвертому выходу узла новоти 4 и запрета 5 поступают на входанлиэа и через второй элемейт НЕ к .элементов И 12, обеспечивая формироанализа и через второ элеметгетьему выходу узла аналйза выход . ванне на их выходах нулевых сигналов,элеменТа Й соединен. с пятым выходом. . И на входы элементов НЕ 9, 10, обеспечивая Формирование на их выходах50Структурная схема устройства пред- единичных Сигйалов"ставлена на чертеже.. Нулевой сигнал по первому входуУстройство содеркит пх(2 вузлов узлов анализа 1...
Устройство для контроля параллельного двоичного кода на четность
Номер патента: 746530
Опубликовано: 05.07.1980
Автор: Горшков
МПК: G06F 11/10
Метки: двоичного, кода, параллельного, четность
...регистор сдвига 9 находится в нулевом состоянии, ина выходе элемента И 11 имеется потенциал, запрещающий прохождение импульсов тактовой частоты на вход этогорегистра сдвига через элемент И 8.Триггер 10 также установлен в нулевоеположение,Контролируемый код подается на информационные входы 1 устройства. Поединичному сигналу с шины приема 3 лоф гическая сумма двух соседних разрядовконтролируемого кода через элементыИЛИ 2 и элементы И 5 поступают навходы установки в единичное состояниеразрядов регистра сдвига 9, С выходаэлемента задержки 4 задержанный единичный сигнал с шины приема 3 поступает на входы элементов И 5, Прй этомразряды регистра сдвига устанавливает-ся в нулевое состояние, если в соответствующих соседних разрядах...
Многоразрядный датчик двоичного кода
Номер патента: 748396
Опубликовано: 15.07.1980
Авторы: Андриади, Борисов, Никитин
МПК: G06F 1/02
Метки: датчик, двоичного, кода, многоразрядный
...самой, младшей группе разрядов, доходит докрайнего положения, необходимо изменить . положение переключателя 1, соответствующего следующей по старшинству группе, разрядов, При этом изменятся четность. числа, иодируемого этой группой разрядов и зйачение сигнала с выхода, соответствующего младшему разряду этой группы 40 Упомянутый сигнал поступает на управляющий вход коммутатора 5 предыдущей группы разрядов, в результатечего этот "коммутатор пропускает на выход инвертированные инверторами 6 значения разрядов 45 6 фдвоичного иода, При этом значение выходного двоичного иода также изменяется наединицу. Далее изменением положения переключателя 1, задающего коды самоймладшей группы разрядов, осуществляютдальнейшее пошаговое изменение...
Преобразователь прямого кода в дополнительный
Номер патента: 748406
Опубликовано: 15.07.1980
МПК: G06F 5/00
Метки: дополнительный, кода, прямого
...триггера 4 в состояние, определяемое .комбинацией состояний на их входах записи и установочных входах 17, 18 и 2, 3, если на их третьи входы 19, конъюнктивно связанные с тактовыми входами 28, подана логическая единица. В противном случае импульсы частоты синхронизаций никакого воздействия на состояния триггеров 4 не оказывают.Выбор режимов работы преобразователя производится путем подачи соответствующей двухразрядной комбинации двоичных логических уровней на первую и вторую шины 13 и 23 управления. Режим хранения выполняется при наличии на шинах 13 и 23 единичных уровней. В этом случае с выхода 16 элемента И-НЕ 9 на третьи входы 19 триггеров 4 поступает нулевой логический уровень, запрещая переключающее воздействие импульсов частоты...
Дешифратор троичного кода 1, 0, 1
Номер патента: 748407
Опубликовано: 15.07.1980
Авторы: Мингалеев, Пластун, Филькин
МПК: G06F 5/02
Метки: дешифратор, кода, троичного
...), при этом на оди )( пресдвузначныхтабл, 2.Т а и ц ходногодная шина О 1 1 4 7 3 748Сушность предложенного изобретенияпоясняется при помощи фиг. 1 и фиг. 2,на которых изображены соответственноблок-схема предложенного дешифратора ивремя-импульсная диаграмма его работы. ной из вьходньх шин Г, - : 4 дешифратора (на выходах элементов 5-8) появляется сигнал положительной или отрицательной полярности, однозначно соответствующий входной комбинации сигналов,При подаче троичного кода на входы Х 1и Х дешифратора 1" представляетсясигйалом положительной полярности, "1"сигналом отрицательной полярности, афО" - отсутствйем сигнала.Система тактового питания схемыдешифратора - трехфазная; при этом входная кодовая комбинация сигналов на входах Х и Х...
Формирователь квазитроичного кода
Номер патента: 748836
Опубликовано: 15.07.1980
МПК: H03K 5/13
Метки: квазитроичного, кода, формирователь
...триггера, вход которого связан с входом Фор-. мирователя.5Временная диаграмма работы формирователя приведена на фиг, 2.При действии на входе счетного триггера последовательности импульсов, на его прямом и инверсном выходах фор- р мируются перепады в противофазе.В исходном состоянии, (непосредственно перед формированием положительного перепада на инверсном выходе и отрицательного на прямом) через диоды 1 и 2 протекают прямые токи, накапливая в их базах заряды, В .момент Формирования на инверсном выходе положительного перепада, а на прямом вы- ходе отрицательного в базе диода 2 происходит рассасывание неосновных 20 носителей, а в цепи диода 1 по"прежнему протекает прямой ток, но меньшей величины (практически это достигается тем, что...
Преобразователь кода взаимоисключающих двоичных сигналов в импульсные широтно-модулированные сигналы
Номер патента: 748865
Опубликовано: 15.07.1980
Автор: Орлов
МПК: H03K 13/20
Метки: взаимоисключающих, двоичных, импульсные, кода, сигналов, сигналы, широтно-модулированные
...11 ель изобретения - повышение цалежности преобразователя,74 8865 6 Формул а изоб рв тения Составитель А. Воителе Макаревич Техред М. Петко КоРедактор р Е. Па 84/22 - Тираж 995 П ЦНИИПИ Государственного комитета по делам изобретений и открытий 113035, Москва, Ж, Раушская Зак одпис бд. 4/ вл ППП Патент, г. Ужгород, ул. Проект 5гдв ч" - период импульсов генератораимпульсов, а члены 2 1, 2" , ,2 +", 2" берутся со знаками "+, если,перед соответствующими аргументамиХпХ, , Х,+, Хк, в функции (1) производится операция коньюнкции( ), и со знаком ф-ф, : если перед соответствующим аргументом в функции (1)производится операция дизьюнкции (+).Таким образом, предлагаемый преобра озователь, содержащий выходной логический блок, выполненный иэ...
Преобразователь двоичного кода во временной интервал
Номер патента: 746918
Опубликовано: 23.07.1980
МПК: H03K 13/04
Метки: временной, двоичного, интервал, кода
...которог подключен выход триггера, а выход элемента И соединен со счетным входом основного счетчика, разрядные выходы которого соединены с входами основного дешифратора, дополнительно, введены счетчик, две группы вентилей и дешифратор, выход которого подключен к вхо триггера, выходы первой группы вентилей подключены к установочным входам основного счетчика, а выходы второй группы вентилей подключены к установочным входам дополнительного счетчика, разрядные выходы которого соединены со входамидополнительного дешифратора, причем входы первой группы вентилей соединены со счетным входом дополнительного счетчика и выходом основного дешифратора, а входы Второй группы вентилей соединены с выходом дополнительного дешифратора,Структурная...
Преобразователь кода в частоту следования импульсов
Номер патента: 746921
Опубликовано: 23.07.1980
Автор: Митина
МПК: H03K 13/20
Метки: импульсов, кода, следования, частоту
...вторыми выходами тех же триггеров, выходы логическихэлементов ИЛИ соединены со входаминакапливающего сумматора ошибки, а дополнительный выход генератора образцовой частоты соединен с импульсными входами логических элементов И.На чертеже приведена структурнаясхема преобразователя,Преобразователь содержит устройствопреобразования входного кода в аналоговый сигнал 1, управляемый генераторимпульсов 2, выход которого соединен совходом управляемого делителя частоты 3,коэффициент деления которого пропорцио-нален входному коду, генератор образцовой частоты 4, - с выхода которого снимается образцовая частота 1; а с дополнительного выхода - частота гч 1где коэффициент р) 1, два логическихэлемента ИЛИ 5, блок сравнения частот6, накапливающий...
Счетное устройство с предварительной установкой кода
Номер патента: 746941
Опубликовано: 23.07.1980
Авторы: Девятка, Дронов, Когге
МПК: H03K 23/00
Метки: кода, предварительной, счетное, установкой
...сигналов, поступа. ющих на входную шину 13 устройства, элемент И 8 подготавливается к работе. И первый входной сигнал, поступающий на шину 13 уст. ройства, проходя через второй элемент И 8 (см. фиг. 2 в), поступает на счетный вход синхронизирующего триггера 4 и по зад. нему фронту переводит синхронизируюший триггер 4 в единичное состояние. (см. фиг.2 г), Если передний фронт сигнала пуска пришелся на конец входного сигнала, поступающего на шину 13 устройства, и он настолько мал, что, пройдя через второй элемент И 8, не в состоянии перевести синхронизируюшнй триг. гер 4 в единичное состояние, то он перебрасы. вается следующим входным сигналом,Синхронизирующий триггер 4 подготавливает к работе первый элемент И 7 и запрещает работу...
Преобразователь двоичного кода в троичный код 1, 0, 1
Номер патента: 750477
Опубликовано: 23.07.1980
МПК: G06F 5/02
Метки: двоичного, код, кода, троичный
...элемента соединен со входами положительного и отрицательного сигналов седьмого 7 троичного элемента.На входные шины Х - Х преобразователя подаются кодовые комбинации в двоичной форме (по шине Х 1 с естественным весом 2, по шине Х - 2, по Шине Х - 2 ),о 2 при этом на выходйых шинах Г 1 и Р преобразователя (на выходах элементов 6 и 7) появляются кодовые комбинации в троичной форме (по шине Р 1 с естественным весом 3, по шине Г - 3 ), однозначно соответствующие входной комбинации сигналов. При подаче двоичного кода на шину Х преобразователя "1 представляется сигналом положительной полярности, а "О - отсутствием сигнала. При подаче двоичного кода на шины Х 2 и Хд преобразователя1" представляется сигналом положительной полярности, а "О"...
Шифратор троичного кода 1, 0, 1
Номер патента: 750479
Опубликовано: 23.07.1980
Авторы: Мингалеев, Пластун, Филькин
МПК: G06F 5/02
Метки: кода, троичного, шифратор
...Третий вход шифратора Х соединен со вторым входом троичного логического элемента 2. Четвертый вход шифратора Хсоединен с первыми входами первого 1 и четвертого 4 троичных логических элементов. Истый вход шифратора Х соединен с четвертым входом перво 1 о 1 и с третьим входом второго 2 троичных логнческнх элементов. Шестой вход шифратора Хсоединен с четвертым входом троич 4 О ного логического элемента 2, С вход шяфратора Х 7 соединен со входом первого 1 и с четвертым четвертого 4 троичных логическ ментов. Восьмой вход шифратора 45 динен с четвертым входом троичн гнческого элемента 3. Выход эл 1 соединен со вторым и третьим ми элемента 3, а выход элемент дннен с третьим и четвертым вх50479 6Аналогично, в соответствии с фиг. 1,фиг. 2 и...
Преобразователь кода грея в двоичный код и обратно
Номер патента: 750733
Опубликовано: 23.07.1980
Автор: Гафаров
МПК: H03K 13/247
Метки: грея, двоичный, код, кода, обратно
...и непосредственного участия в его функциониро- ронанни не принимают. На чертеже ониприведены лишь для пояснения.Особенность работы описываемогоустройства заключается н преобразовании разрядов кода в каждом из двухтактов , и . Последовательные р"зряды кода старшими разрядами нперецподаются поочередно н первую 23 ивторую 45 входные шины, Преобразованные разряды чисел снимаются с общейвыходной шины 35 устройства. В режиме4(преобразования "Код Грея - двоичныйкод" замыкаются контакты 33, 34 ключа18 и контакты 47, 48 ключа 19 а приобратном преобразований - кОнтакты33, 39 ключа 18 и контакты 47, 51ключа 19. Разблокйровка трансфлюксоров 1 и 4 осуществляется входнымиотрицательными импульсами, соответствующими "1" преобразуемого кода,...
Генератор кода морзе
Номер патента: 750750
Опубликовано: 23.07.1980
Авторы: Баландин, Кийло, Кондрашов
МПК: H04L 15/03
...1, коммутатор 2 знаковых ячеек, про.граммную матрицу 3, схемы ИЛИ 4 и 5,усилитель 6, схемы сброса 7 и 8, блок установки 9 режима работы, счетчик 10 знаков, управляющий триггер 11, стартстопныйгенератор 12 изменяющейся . частоты, переклочатель13, ключ 14, устройство программного формирования 15 стартстопных интервалов, состоящее из распределительной схемы 16, блоков 10 15 20 30 35 40 Л И,1 Ит, ,1 . Э,г ЛЕ 1: 1 В Л - г И кт ятт гд, ., " ь.гтт;, к: э" г ьГенератор эабс: а - ,.;.:.,:,.,разом. С:-ц. Г ,.:. , , л,ТгОТСТОЪ й Г СЗЕС,т:;" -. О ттст"г;, 3 )гстОп по Опрегеленноч 1: Ог;тг При ьт ю,т пе 1 эекпочателгь 13 11 аходитсякотором вход "Стопуправляющего триггера 1. соецинен через элемент запрета 26 с Вьт. ходом ътстройства...
Устройство для преобразования последовательного двоичного кода в десятичный код
Номер патента: 752324
Опубликовано: 30.07.1980
Авторы: Венедиктова, Подколзин, Подкользина
МПК: G06F 5/02
Метки: двоичного, десятичный, код, кода, последовательного, преобразования
...подается управляющий потенциална время преобразования), либо преобразование двоичного кода в проценты (приэтом на вход 15 подается управляющий 20потенциал на время преобразования).Преобразование двоичного кода в проценты осуществляется с использованиемдля представления двоичных разрядов десятичных процентных эквивалентоввыраженных с определенной точностью. Такпри точности 0,1% между двоичными разрядами и их десятичными процентными эквивалентами существует следующая зависимость Зо2 =50% 2 = 16%2 = 25% 2 .=-08%2 п 2 12 ) % 2 п04 %и Э 6 о с) 2 О В 0 2 Оl2 п3 1 ог и 90 1 о,Преобразование десяти шых процентных эквивалентов осуществляется в устройстве с использованием для представления десятичных разрядов лвоично-десятичного кода 22221 -...
Многошкальный датчик цифрового кода
Номер патента: 752790
Опубликовано: 30.07.1980
Авторы: Баранов, Козырин, Мехед
МПК: H03K 13/02
Метки: датчик, кода, многошкальный, цифрового
...с выходом соответствующего преобразователя аналог - 2 Окод грубой шкалы и входом коммутатора, управляющий вход которогочерез пороговое устройство соединенс выходом вычитающего устройства.На чертеже представлена блок-схемадвухшкального датчика цифрового кода.Устрой ст во содержит пре образ ователь 1 аналог - код канала грубойшкалы, коммутатор 2, вычитающее устройство 3, буферный регистр 4, выходной регистр 5, пороговое устройство б, преобразователь 7 аналог -код канала точной шкалы,Устройство состоит из преобразователя 1 аналог - код канала грубойшкалы, выход которого соединен совходом коммутатора 2 и первым входомвычитающего устройства 3, Выход коммутатора 2 со входом буферного регистра 4, выход которого подключен ко 40входу...
Декодирующее устройство циклического кода
Номер патента: 758514
Опубликовано: 23.08.1980
МПК: H03M 13/15
Метки: декодирующее, кода, циклического
...шина входного сигнала 24 соединена со входом регистра 1 и с первым входом сумматора.по модулю дна 4, второй вход которого соединен с выходом последнего разряда последней группы регистра 2.и с первым входом сумматора по модулю два 5, второй вход которого соединен с выходом последнего разряда первой группы регистра 2, выход суМматора по модулю два 4 со 758514единен со входом первого разряда первой группы регистра 2, выход сумматора по модулю два 5 соединен с первым разрядом второй группы регистра 2, вторая и последующие группы регистра 2 соединены последовательно, выход регистра 3 соединен с выходом регистра 3 и с первым входом сумматора по модулю два 7, второй вход которого соединен с выходом поледнего разряда первой ячейки регистра 3,...
Устройство для контроля исправности кодера-декодера циклического кода
Номер патента: 758553
Опубликовано: 23.08.1980
Авторы: Куприенко, Максимов, Ройзенвасер
МПК: H03M 13/15
Метки: исправности, кода, кодера-декодера, циклического
...в единичное состояние, разрешающий сигнал с единичного выхода триггера.5 подается 2 Опа входы источника 2 и первый элемент И 3,и из источника 2 на вход регистра 11 подаетсясначала такой к-разрядный контрольньш код,и - к избыточные разряды которого, формируемые в регистре 11, должны соответствовать 2адному из кодов настройки дешифратора 12.Этот же 1 с-разрядный код сигналом разрешения записи, поступающим из блока 6, записывается в регистр 13. После поступления навход регистра 13, когда в регистре 11 сформируется код остатка, на управляющий вход разрешения коррекции регистра 13 поступает сигнал из блока 6, открывающий входы коррекщи всех разрядов регистра 13, В случае исправной работы устройства сигнал с дешифратора 12 З 5поступит...
Устройство для формирования кода времени
Номер патента: 763845
Опубликовано: 15.09.1980
Авторы: Балакирева, Вьютнов, Грибков, Ткаченко, Фельдман
МПК: G04F 10/04
Метки: времени, кода, формирования
...которого соединен с выходом схемы ИЛИ 12, входы которой соединены соответственно с выходами дополнительных ключей 13 и 14, схему синхрони зации 15, схему НЕ 16, схему И 17,Вырабатываемые генератором стабильной частоты сигналы поступают на формирователь импульсов 2, вырабатывающий последовательность импульсов, поступающих на вход делителя частоты 3. Сигналы с выхода делителя частоты поступают на вход счетчика долей секунд 4, на первом выходе которого вырабатывается код долей секунд, а на втором выходе - импульсы с периодом следования 1 с.,поступзющие на вход счетчика секунд 5. На счетчиках формируется полно- разрядный код времени, который выдается" частями, например, как код долей секунд и код секунд.При привязке измерительных...
Преобразователь двоичного кода во временной интервал
Номер патента: 764124
Опубликовано: 15.09.1980
МПК: H03K 13/03
Метки: временной, двоичного, интервал, кода
...5, элемент И 6. Выход генератора эталонной частоты подсоединен к входамэлементов И и И-НЕ. Выход ключа 1 подсоединен к первому входу элементаИ-НЕ;"выходкоторого соединен с входом счетчика 3. Поразрядные выходы счетчика подключены к входамэлемента сравнения 5, подключенного выходомчерез элемент И 6 к выходу устройства. Выходсчетчика подсоединен к входу сброса ключа,Работает устройство следуюгцнм образом,Началу формирования временного интервалапредшествует запись в определенные разрядысчетчика 3 кода, обратного преобразуемомукоду. Момент поступления импульса разрешения преобразования на вход установки ключа 1соответствует началу временного интервала. Приэтом открывается ключ 1 и через элемент И-НЕ2 импульсы с генератора эталонной...
Преобразователь единичного параллельного кода в двоично десятичный
Номер патента: 766010
Опубликовано: 23.09.1980
Автор: Гельман
МПК: H03K 13/24
Метки: двоично, десятичный, единичного, кода, параллельного
...Входного регистра 1 заполнена единицами кода, то единичным сигналом десятой ячейки этой декады, инвертированным соответствующим элементом 8 НЕ, блокируется передача единичного кода на выходы элементов 6 И данного блока 3 выделения декад. Блоки 3 выделения декад первого ряда вьщеляют единичный код, соответствующий младшей тетраде двоично-десятичного кода, а также единицы кода - призники заполненных декад ячеек входного регистра 1, т.е. указывающие число полных десятков единиц исходного кода. Единицы кода - признаки полных декад, выделяемые на элементах 7 ИЛИ блоков 3 выделения декад первого ряда, в свою очередь передаются на соответствующие блоки 3 выделения декад второго ряда, которые выделяют единичный код, соответствующий тетраде...