Патенты с меткой «кода»

Страница 30

Нониусный преобразователь кода во временной интервал

Загрузка...

Номер патента: 1034174

Опубликовано: 07.08.1983

Авторы: Гаманко, Клименко, Сироткин

МПК: H03K 13/20

Метки: временной, интервал, кода, нониусный

...вход которого подключен к шине фПуск"/ введены нониусный генератор импульсов и нониусный счетчик импульсов, причем управляющий вход нониусного генератора импульсов подключен к единичному выходу первого триггера, а выход - к счетному входу нониусного счетчика импульсов, выход переполнения которого соединен с единичным входом второго триггера, единичный выход которого подключен к выходной шине и первому входу элех= ох = Фоф 1 " 1 ннио-Ин)1, . где М .- число импульсов, зафиксированное опорным счетчиком 8до момента его переполнениярй - число импульсов, зафиксиройванное нониусным счетчиком4 до момента его переполнения;й. - максимальное число импульсов,й ВОХфиксируемое нониусным счетчиком 4; мента И, второй вход которого соединен.с...

Преобразователь кода в частоту

Загрузка...

Номер патента: 1034175

Опубликовано: 07.08.1983

Авторы: Гаманко, Клименко, Сироткин

МПК: H03K 13/20

Метки: кода, частоту

...прямой выход триггера режима,выход разряда переполнения регистрасуммы подключен через инвертор ктретьему входу первого ключа и непосредственно к третьему входу второго ключа21Недостаток известного преобразователя состоит в невозможности преобразования числа .в Форме с плавающейзапятой в частоту.Цель изобретения - расширениефункциональных возможностей, а именно преобразование дополнительного кода числа с плавающей запятой в частоту,Поставленная цель достигаетсятем, что в преобразователь кода вчастоту, содержащий регистр мантиссы,выход которого соединен с информа-,ционным входом накапливающего сумматора, выход переполнения которогосоединен через .инвертор с первымвходом первого ключа и непосредственно с первым входом второго ключа,...

Преобразователь параллельного комбинаторного кода в позиционный код

Загрузка...

Номер патента: 1035597

Опубликовано: 15.08.1983

Авторы: Анахов, Шаповалов

МПК: G06F 5/02

Метки: код, кода, комбинаторного, параллельного, позиционный

...КК в этом случаебольше длины КСР, процесс дешифрирования видоизменяется, Он выполняется с учетом структуры 2 п-членных колец.В исходной записи 2 п-членногоКК можно выделить два отрезка одинаковой длины Е 1 = а, а .а ии Е = а,1,1 а+ . , а 2. СимвоЗ 5 лы отрезка Е образуют базовую1., комбинацию ВБ. Обозначим, через Вкомбинацию, первый символ которойвходит в отрезок Е( (х = 1,2)и имеет в этом отрезке порядковый40 номер у (у = .12 . и).Алгоритм преобразования комбинации Ву в общем случае включаеттри шага:1. Преобразование в комбинацию45 В 1 в соответствии с выражениемВ = ВХу Я(Ю2. Преобразование символов вкомбинации Вз , входящих в отрезок.Е ( - порядковый номер символав отрезке Е , = 1, 2, , и)в символы отрезка Е 1 в соответствии с...

Преобразователь двоичного кода во временной интервал

Загрузка...

Номер патента: 1035793

Опубликовано: 15.08.1983

Авторы: Волошаненко, Кобайло, Кузьмич, Якубенко

МПК: H03K 13/03

Метки: временной, двоичного, интервал, кода

...подключена кземляной шине, вторая - к выходу второго ключа 8, входу третьего ключа10 и входу компаратора 12. Компаратор 15настроен на нулевой порог срабаты.вания и при превьааении напряжениемиа его. выходе нулевого уровня меняетна выходе состояние логической "1"на логический О и удерживает это 2 Осостояние дотех .пор, пока напряжениена его входе опять не упадет до нуле.вого уровня. При достижении нулевогоуровня на входе компаратора на еговыходе устанавливается состояниелогической "1 ф. Компаратор построенна интегральной микросхеме К 554 САХА.Триггер,14 Ю -типа, его первый вход установка в 1 ф, второй вход - сбросв 0" выход - .прямой.Рассмотрим функционирование устройства при двух различных длительностяхзондирующих импульсов- дри Тс...

Устройство для последовательного выделения нулей из разрядного двоичного кода

Загрузка...

Номер патента: 1037245

Опубликовано: 23.08.1983

Авторы: Витер, Гурьянов, Мищенко, Терешко

МПК: G06F 7/06

Метки: «нулей», выделения, двоичного, кода, последовательного, разрядного

...введены группа элементов И и группа элементов ИЛИ, первыевходы которых соединены с соответствуюцими информационными входамиустройства, второй вход каждогоэлемента ИЛИ группы соединен с прямым выходом триггера соответственно разряда регистра, выход каждогоэлемента ИЛИ группы соединен с входом соответствуюцего элемента НЕгруппы, выходы элементов НЕ группы 40соединены с первыми входами соответствующих элементов И группы, выходкаждого элемента ИЛИ группы соединен с соответствующими входами всехпоследующих элементов И группы, тактовый вход устройства соединен с соответствующим входом каждого элемента И группы, выход каждого элемента И группы соединен с единичным входом триггера одноименного разОряда регистра и с...

Преобразователь кода в частоту

Загрузка...

Номер патента: 1039026

Опубликовано: 30.08.1983

Автор: Горбоненко

МПК: H03K 13/02

Метки: кода, частоту

...и расширении динамического.диапазона преобразователя,Цель изобретения - расширениеФункциональных воэможностей преобразователя.30Указанная цель достигается тем,что в преобразователь кода в частоту, содержащий генератор тактовыхимпульсов, последовательно соединенные регистр и сумматор, введены 35дополнительный регистр, блок комму.тации кодов, элемент ИЛИ и элементзадержки, причем информационные выходы сумматора соединены с.входами.блока коммутации .кодов, выходы которого через дополнительный регистрподключены к входам первого регистра,тактируемый вход которого подключенк выходу генератора тактовых импульсов и входу элемента задержки, выход 45которого через элемент ИЛИ подключенк тактируемому входу дополнительного регистра, а второй вход...

Преобразователь двоичного кода во временной интервал

Загрузка...

Номер патента: 1039028

Опубликовано: 30.08.1983

Авторы: Иванов, Лукьянов

МПК: H03K 13/20

Метки: временной, двоичного, интервал, кода

...кодирующего блока соединены с выходом первого разряда счетчика и с нходом предпоследнего разряда регистра сдвига, вход последнего разряда которого соединен с вторым входом первого днухпозиционного коммутатора кодирующего блока, причем выходы двухпозиционных коммутаторов кодирующего блока подключены к остальным входам разрядов регистра сдвига, а вторые входы днухпозиционных коммутаторов кодирующего блока соединены с разрядными выходами счетчика.На фиг, 1 пРиведена блок-схема преобразователя двоичного кода во временной интервал; на фиг. 2 граФик работы. Преобразователь содержит генератор 1 импульсов, счетчик 2 наферрит-транзисторных ячейках двоичного счета Т 21-Т 2 Й, кодирующий 5блок 3 на двухпозиционных коммутаторах, регистр 4...

Электронный ключ кода морзе

Загрузка...

Номер патента: 1040619

Опубликовано: 07.09.1983

Автор: Бронов

МПК: H04L 15/08

Метки: ключ, кода, морзе, электронный

...триггера соединены соответственно с первым и вторым выходами коммутатора, а третий вход второго триггера соединен с третьимвходом второго элемента совпадения,с выходом инвертора и с третьим входом пятого элемента совпадения, выход которого соединен с первыми входами третьего и четвертого элементовсовпадения,На чертеже приведена структурнаяэлектрическая схема предлагаемогоэлектронного ключа кода Морзе.Электронный ключ кода Морзе содержит генератор 1, первый триггер2, второй триггер 3, первый, второй;третий, четвертый и пятый элементы4-8 совпадения, инвертор 9 и коммутатор 10Электронный ключ кода Морзе работает следующим образомВ исходном положении коммутатор10 находится в нейтральном состоянии и на его выходах присутствуютединичные...

Преобразователь двоичного кода в двоично-десятичный

Загрузка...

Номер патента: 1042010

Опубликовано: 15.09.1983

Авторы: Каневский, Кузнецов, Шклярова

МПК: G06F 5/02

Метки: двоично-десятичный, двоичного, кода

...окончания преобразования блока управления и соединен с Й-входами первого и второго триггеров, выходы которых соединены соответственно с первыми входами второго и третьего элементов И, выходы которых соответственно являются выходом сдвига и передачи и выходом разрешения записи блока управления, выход второго элемента И соединен с первым входом элемента ИЛИ, выход которого является выходом считывания блока управления вход пуска которого соединен с Я-входом третьего триггера, й-вход которого соединен с выходом третьего элемента И и Б-входом первого триггера, второй вход элемента ИЛИ. соединен с выходом четвертого элемента И, выход которого является вы" ходом сброса и занесения блока управ ления и соединен с Я-входами второго и четвертого...

Преобразователь двоичного кода в двоично-десятичный

Загрузка...

Номер патента: 1043627

Опубликовано: 23.09.1983

Авторы: Джирквелишвили, Евдокимов, Зубенко, Овакимов, Пивен, Плющ

МПК: G06F 5/02

Метки: двоично-десятичный, двоичного, кода

...входами переноса+1) -йсуммирующей тетрады, выходы переносапоследней суммирующей тетрады соединены со старшей тетрадой выходовпреобразователя, младшие разряды 60суммирующих тетрад соединены с младшими разрядами соответствующих декад выходов преобразователя.На фиг, 1 приведена блок-схемапредлагаемого преобразователя; на 65 фиг, 2 - пример реализации пятиразрядного преобразователя.Предлагаемый преобразователь со- .держит (фиг. 1) разрядные входы 1преобразователясуммирующие тетради 2-1, 2-2,2-3, выполненные на многовходовых одноразрядных сумматорах 3, выходы переноса 4 суммирующихтетрад соединены со входами шифратора 5, информационные выходы которыхи выход младшего разряда суммирующей1тетрады образуют тетраду выходов бпреобразователя. Выходы...

Преобразователь двоичного кода в двоично-десятичный код градусов, минут и секунд

Загрузка...

Номер патента: 1043628

Опубликовано: 23.09.1983

Авторы: Кашаев, Торопцов

МПК: G06F 5/02

Метки: градусов, двоично-десятичный, двоичного, код, кода, минут, секунд

...и выходами двоично-десятично-шестидесятиричного счетчика соответственно, а выходы дешифраторов первой и второй групп соединены с входами, начиная со второго, первого и второго элементов ИЛИ соответственно.На чертеже изображена блок-схема предлагаемого преобразователя.Преобразователь содержит генератор 1 импульсов, элемент И 2,генератор 3 сдвинутых серий, первый выход которого соединен с.одним из входов первого элемента ИЛИ 4, а второй выход . - с одним из входов второго эле; мента ИЛИ 5, дешифратор 6 нулевого состояния, двоичный счетчик 7, счетный вход которого соединен с выходомпервого элемента ИЛИ 4, а информационные выходы - со входами дешифраторов 8,выходы которых соединены со входами второго элемента ИЛИ 5,...

Способ магнитной записи сигналов двоичного кода

Загрузка...

Номер патента: 1045264

Опубликовано: 30.09.1983

Авторы: Дектярев, Зызин, Масалов, Шамин

МПК: G11B 5/09

Метки: двоичного, записи, кода, магнитной, сигналов

...НО 1 ьнае СРЦСС ГСБосп Бонз)еденцн с н(ситес 51 1.ц(1 оом;1(сииГ ЗЕЛИ) Е Н) 5: 1 Ос и О(",И;ПОЗ Геня 3 ЯЗнакон КОДсз Б СЛ "ЧЯЕ ИКИР 1(. Ь С",г)и . ЯЧЯ Е Пг)0 Н Я 1(" Е;гт)Г(БЗЗП)Я г ,Недостятко цзяестно:о сцос 06 Я яялястСЯрЯВНгТЕЬНО Мал (ЛигПНЯ Г;Кцгя 1)(ГРг.ТР 0 В Я Н И )1 и Р и В ЬДСЛ Е 1: и И 1: ф 0 Р Я 1 г.И ЗСИГНаля БОСПрОИЗБЕДЕцЯ, К 010 ряЯ Гсорсг")чески рязна ч:О.,2 Б ). Г)( Т и:и (О ) Г-сДОБягИЯ Сг)БОЛО 5 К,г), г(г) ц" 1(Гг 0 ИЕЗПОЛ)гсИТЬ 2 ОСТЯТОЧ;О Бнгс(КЗК ;1 ЛСГ ПОСзаписи цри фязоык цск:3,кени; 3)ос;рои.- ВЕДЕ ННОГО РЕЗ), ЛЬ ГЯТЯ ЗЯ П) Си.1 1 Рь 33061)стени я ион ьцен):ГНОСТИ ЗЯПИСИ.ОСТЯБЛ(цан ПЕЛЬ Дог:Т 1 ГР( ГСЧ ,).СОГЛаСНО СПОСО 33 М,1 ГЦИТНОИ Зя)ЧГ.ЛОБ ДБОЦНОГО КОЛЯОСНОВ."1 Ог Г ;Г .",1 ГМИРОБЯНИИ П(РЕЗДО 3 1КЯ...

Способ цифроаналогового преобразования при воспроизведении кода аналогового сигнала

Загрузка...

Номер патента: 1045380

Опубликовано: 30.09.1983

Авторы: Абрамов, Ефимов, Коган, Цуринов

МПК: H03K 13/02

Метки: аналогового, воспроизведении, кода, преобразования, сигнала, цифроаналогового

...преобразования путем преобразования кодовых слов дискретных значений аналогового сигнала в амплитудно-модулированные импульсы, которые интерполируют на участке между соседними отсчетами 2.25Недостаток этого способа состоит в невысокой точности цифроаналогового преобразования вследствие трудности реализации аналоговых интерполяторов с необходимой точностью.Цель изобретения - повышение точ,ности цифроаналогового преобразования при воспроизведении кода аналогового сигнала.Поставленная цель достигается тем, ,что согласно способу цифроаналоговоЭ го преобразования при воспроизведении кода аналогового сигнала путем интерполяции соседних дискретных значений аналогового сигнала и цифроаналогового преобразования с удвоен ной частотой...

Пороговый декодер сверточного кода

Загрузка...

Номер патента: 1046958

Опубликовано: 07.10.1983

Авторы: Ключко, Кузин, Кузнецов, Николаев, Попков

МПК: H03M 13/23, H03M 13/51, H04L 17/30 ...

Метки: декодер, кода, пороговый, сверточного

...2-й степени, что определяетЯ.(и 4 1)-1 разрядов регистра 1сдвига, где В.- максимальная степеньчленов образующего многочлена.Кодирующее устройство позволяет одно.20временно сформировать синдром для чегных и нечетных символов принимаемойпоследовательности до ее разделения наинформационную и проверочную части.Насумматоре Зпомодулю 2 происходит 25сложение синдрома четных символов с, нечетными символами последовательности и, наоборот, - синдрома нечетныхсимволов с четными символами. В ре,зультате формируются сигналы неравно- . ЗОзначности, которые записываются в регистр 4 неравноэначности и одновременнопоступают на декоммутируюший блок 7.Пороговый блок 5 на основании сигна, лов неравнозначности и установленногопорога корректирует...

Устройство для уплотнения -разрядного двоичного кода

Загрузка...

Номер патента: 1048471

Опубликовано: 15.10.1983

Авторы: Кострова, Макарычева, Моисеев, Потоцкий, Чихирев

МПК: G06F 7/38

Метки: двоичного, кода, разрядного, уплотнения

...входом устройства, е второйвход соединен с выходом первоговспомогательного регистра входкоторого соединен с вторым выходомузла коммутирующих элементов, третийвход которого соединен с первымвыходом первого регистра исходнойинформации, вторые вход и выход которого соединены соответственно свыходом и входом второго вспомогательногорегистра, при этом узелвосстановления содержит К групп подва коммутирующих элемента в каждойгруппе, причем первые и вторые уп"равляющие входы коммутирующих элементов 1 -й группы соединены соответственно с (2-1) -м и (21) -м разрядами управляющего входа узла восстановления, выход первого и второгокоммутирующих элементов 1 -й группыявляются соответственно 2(К)+ 2 -ми 2(К -1) +11 -м разрядами выходаузла...

Преобразователь двоичного кода в унитарный код

Загрузка...

Номер патента: 1049897

Опубликовано: 23.10.1983

Авторы: Макаров, Эйнгорин

МПК: G06F 5/04

Метки: двоичного, код, кода, унитарный

...ИЛИ, второй входкоторого соединен с выходом начала циклаблока синхронизации, выход элемента55зеатрета является информационным выхо дом преобразователя.Такое выполнение устройства позволяет осуществлять формирование стробирующего сигнала по,одному каналу для пю0 ма тора. 3 . 1 бого многоразрядного чиспа, При этом испопьэуется лишь один элемент И на каждое преобразуемое чиспо, что значитепьно сокращает,чиспо связей и апемее тов в устройстве.На фиг, 1 изображена бпок-схема преобраэоватепя; на фиг. 2 - временная диаграмма его работы.Преобразоватепь содержит источник 1 информации, регистр 2 входного чиспа, допопнитепьный регистр 3; эпемент 2 И 2 ИЛИ 4, эпементы И 5 и 6, эпементзапрета 7, сумматор 8, триггер 9, эпемент ИЛИ 10, бпок 11...

Устройство контроля кода счетчика

Загрузка...

Номер патента: 1050122

Опубликовано: 23.10.1983

Автор: Демидов

МПК: H03K 21/34

Метки: кода, счетчика

...с входамиусановки в ноль й 5-триггеров и соединен с шиной сброса входная шина соединена с тактовым входом счетной декаДы первОГО счетнОГО блока шина Опроса соединена с первым входом элемента И-НЕ, в каждый счетный блок введены два десятипозиционных переключателя,. а в каждый счетный блок, кромепоследнего, введены первый и второйэлементы НЕ, входы которых соединенысоответственно с подвижными контаКтами первого и второго десятипозиционных переключателей. выходы первоГОи второго элементов НЕ соединены соОтветственно с первыми входами пер"вого и второго дополнительных элементов И-НЕ, аьходы которых соединены соответственно с входами, установки е единицу первого и второго Е 5-триггеров, вторые входы первого и второго дополнительных элементов...

Преобразователь двоичного кода в десятичный

Загрузка...

Номер патента: 1051528

Опубликовано: 30.10.1983

Авторы: Коробков, Ларченко, Фурманов, Холодный

МПК: G06F 5/02

Метки: двоичного, десятичный, кода

...третий вход которого соединен с инверсным выходом 1-го двоичного счетчика группы, с втоРым входом (1-1)-го элемента И пятой группы и третьими входами 1-х элементов И второй и третьей групп.На чертеже представлена структурная схема преобразователя,Преобразователь двоичного кода в десятичный содержит группу двоичных счетчиков 1, группу десятичных счетчиков 2, распределитель 3 импульсов,группу элементов И 4, шифратор 5,эле 1051мент И 6, многовходовой элемент И 7,группу элементов ИЛИ 8, группу элементов ИЛИ 9, информационные входы 10преобразователя, вход 11 пуска преобразователя, тактовый вход 12 преобразователя, Кроме тога, на схеме обозначены элементы И 1,3-14 второй и третьеи групп, элементы И 15-16 четвертойи пятой групп, прямой 17 и...

Преобразователь двоичного кода в двоично десятичношестидесятиричный код

Загрузка...

Номер патента: 1051529

Опубликовано: 30.10.1983

Авторы: Королева, Шурмухин

МПК: G06F 5/02

Метки: двоично, двоичного, десятичношестидесятиричный, код, кода

...5 коррекции (еаиниц грацусов). Выходы сумматора 10 и бпока 5 коррекции с весом 2 10 соединены с вхоодами шестого сумматора (цесятков градусов) 11, выход перепопнения которого соединен с входами бнока 5 коррекции и с входами седьмого сумматора (сотен грацусов) 12. Блок 5 коррекции содержит (щ. 2) сумматор 13, входы которого явпяются входами бпока коррекции с весами (22, 2) 10; , гце К- номер тетрады преобразования, Выходы первого и четвертого разрядов сумматоров 13 явпяются разрядными выходами(выходами сумм) бпока коррекции с весами 2" 10" ", 2 10"Выход третьего разряда сумма. тора 13 соединен с входом епемента И 14,второй вход которого соединен с выходом эпемента НЕ 15, вход которого соединенс выходом четвертого разряда сумматора 13....

Преобразователь кода в период повторения импульсов

Загрузка...

Номер патента: 1051705

Опубликовано: 30.10.1983

Авторы: Егоров, Чистяков

МПК: H03K 13/20

Метки: импульсов, кода, период, повторения

...входомблока еейтилей записи, информационные,35входы которого подключены к соответствующим шинам входной кодовой ин.формации 2 ,Однако этот преобразователь ха"рактеризуется сложностью схемиого 40решения, е результате чего устройст,во содержит большое количество оборудования.Цель изобретения - повышение надежности устройства.Поставленная цель достигаетсятем, что в преобразователь кодав период повторения импульсов, со -держащий блок вентилей записи, информационные входы которого подклю" учены к соответствующим шинам входного кода, а выходы соединены ссоответствующими установочными входами вычитающего счетчика, единичные.,выходы которого, кроме первого, соот ветственно подключены к входам эле"мента ИЛИ-НЕ, выход которого соединенс первым...

Преобразователь кода

Загрузка...

Номер патента: 1051708

Опубликовано: 30.10.1983

Авторы: Капитонов, Машкевич

МПК: H03K 13/24

Метки: кода

...выходы второго .и четвертогоэлементов И-НЕ подключены к входамэлемента НЕ-ИЛИ, выход которого со;единен с первой выходной шиной устройства, введены блок задержки спадаимпульса и элемент ИЛИ, первый входкоторого соединен с выходом первогосогласуоцего каскада, а второй вхо 1 с выходом второго согласующего каскада, выход элемента ИЛИ подключен квходу блока задержки спада импульса,выход которого. соединен с Й -входамиЮ-триггеров, б -входы которых соединены с соответствующими выходами пер"вого и третьего элементов И НЕ, первый выход первого К 5 "триггера соединен с вторым входом четвертогоэлемента И-НЕ и второй .выходной шиной, а его второй выход - с вторымвходом третьего элемента И-НЕ, первый выход второго Йб -триггера соединен...

Способ многоканальной цифровой магнитной записи многоразрядного параллельного кода

Загрузка...

Номер патента: 1053148

Опубликовано: 07.11.1983

Авторы: Кваснов, Лаврентьев, Мавлетдинов, Просянкин

МПК: G11B 5/09

Метки: записи, кода, магнитной, многоканальной, многоразрядного, параллельного, цифровой

...дорожку носителя записи одного разряда многоразрядного параллельного кода.Известен также способ многоканальной цифровой магнитной записи путем формирования по длительности импульсов самосинхронизирующейся информационной последовательности и записи каждого канала на одну дорожку носителя записи, позволяющий повысить плотность записи вследствие организации самосинхронизирующих информационных последовательностей для каждого канала записи 12,Однако плотность записи при использовании этого способа недостаточно высока, при этом необходимо также использовать широкий носитель записи, что приводит к значительному перекосу дорожек записи.Цель изобретения - повышение плотности записи путем сокращения числа дорожек записи на носителе записи.Цель...

Преобразователь последовательного кода в напряжение

Загрузка...

Номер патента: 1053284

Опубликовано: 07.11.1983

Авторы: Жуков, Петров

МПК: H03K 13/02

Метки: кода, напряжение, последовательного

...вход - с общей шиной, введены блок управления, дополнительные конденсаторы и переключатели, выходы которых через соответствующие дополнительные конденсаторы соединены с общей шиной, первые входы в .с первым входом первого переключателя и выходом источника опорного напряжения, вторые входы - с вторым входом первого переключателя и общей шиной, третьи входы - с третьими входами первого и второго переключателей, причем управляющие входы всех переключателей подключейы к соответствующим выходам блока управления, вход которого соединен с шиной входного кода.На чертеже представлена структурная схема устройства. Преобразователь содержит конденсаторы 1 одинаковой емкости, источник 2 опорного напряжения, переключатели 3 и блок 4...

Преобразователь кода

Загрузка...

Номер патента: 1054916

Опубликовано: 15.11.1983

Авторы: Вертлиб, Гордон, Щитников

МПК: H04L 3/02

Метки: кода

...дополнительныйэлемент. 18 задержки, инвертор 19 иэлемент И 20,Преобразователь работает следующим образом.Трехуровневый сигнал (+1, О, -1)поступающий на вход блока 1 разделения полярностей, преобразуетсяв две последовательности импульсовсоответствующие положительным и отрицательным импульсам входной пос,ледовательности. Анализатор 6 чередования полярностей сигнала формирует один (и) импульс на соответствующем выходе при поступлениидвух( И+1) импульсов одной полярности на соответствующем входе. Первый импульс переводит триггер 10 в,соответствующее состояние, открывая,например элемент И 11, через который проходит второй и последующиеимпульсы, На выходе элемента ИЛИ 2формируются импульсы соответствующие нарушениям биполярности...

Устройство для контроля параллельного двоичного кода на четность

Загрузка...

Номер патента: 1056199

Опубликовано: 23.11.1983

Авторы: Кирсанов, Остроумов, Сидоренко, Тимонькин, Ткаченко, Харченко

МПК: G06F 11/10

Метки: двоичного, кода, параллельного, четность

...элементов И первой группы элементов И 3, вторые входы которых соединены с аналогичными выходами регистра 2 и входами регистра 13 маски.Первая группа элементов И 3 и груп па элементов ИЛИ 5 представляют собой сумматор по модулю два, все выходы которого объединены с помощью первого элемента И 31 6. Если после сложения по модулю два каких-либо разрядов кода на выходе элементов ИЛИ группы элементов ИЛИ 5 появится единичный сигнал, то он через первый элемент ИЛИ 6 запишется в триггер 7 при наличии на его С-входе управляющего сигнала, Этот же сигнал пройдет и на выход группы элементов И 1 и поступит на соответствующий вход ре 9 1056199гистра 2 кодов, состояния триггероврегистра 2 меняются таким образом,чтобы на выходе элементов И...

Разрядный элемент для преобразователя кода в напряжение каскадной структуры

Загрузка...

Номер патента: 1056448

Опубликовано: 23.11.1983

Авторы: Петросюк, Стахов, Сухарев

МПК: H03K 13/02

Метки: каскадной, кода, напряжение, преобразователя, разрядный, структуры, элемент

...содержащий разрядные резисторы Р, первый и второй разрядные резисторы 2 Р,первый и второй выводы которых соединены с точкой соединения разрядных резисторов Р, первый транзистор, эмиттер которого подсоединен к шине источника эталонного напряжения, база - через первый резистор к первому выходу триггера регистра, второй выход которого через второй резистор соединен с базой второго транзистора, коллектор которого соединен с общей шиной, введены первый и второй ключи, первый и второй дополнительные резисторы,.первые выводы которых соединены с вторыми выводами разрядных резисторов 2 Р, а вторые выводы - соответственно с коллектором первого и эмиттером второго транзисторов, при этом первый ключ подсоединен параллельно первому дополнительному...

Преобразователь биполярного кода в однополярный

Загрузка...

Номер патента: 1058050

Опубликовано: 30.11.1983

Автор: Дьяконова

МПК: H03M 13/33, H03M 5/02

Метки: биполярного, кода, однополярный

...два логических элемента ИЛИ-НЕи логический. элемент ИЛИ, при этомпервые выходы первого и второго элементов согласования соединены с аноЗО дами светодиодов первого и третьего оптронов-инверторов соответственно, вторые выходы элементов согласования соединены с катодами светодиодов второго и четвертого оптро 35 нов-инверторов соответственно, третьи выходы элементов согласованияобъединены и соединены с катодамисветодиодов первого и третьегооптронов-инверторов, анодами свето 4 О диодов второго и четвертого оптронов-инверторов и с отрицательной шиной первого источника питания иположительной шиной второго источника питания, положительная шинапервого источника питания соединена с четвертыми входами элементов согласования,...

Транслятор кода 1 из 3 в код 1 из 4

Загрузка...

Номер патента: 1058051

Опубликовано: 30.11.1983

Авторы: Прокофьев, Сапожников, Хорунов

МПК: H03K 13/24

Метки: код, кода, транслятор

...инвертора соединен вторыми входами элементов И первого н третьего триггеров. Для повышения надежности работы устройства элементы И имеют дополнительную задержку переключения, представленную в виде элементов линий задержки на выходах элементов И 23, 60Недостатки известного транскодера 1 из 3 в код 1 из 4 - невысокое быстродействие и низкая надежность. Быстродействие транскодера ограничено тем, что в нем выход каждого 65 предыдущего триггера соединен свходом последующего через линию задержки. Поэтому переход устройстваиз одного состояния в другое приизменении входногослова происходитс задержкой, складывающейся из задержек на срабатывание элементовтриггеров и задержек, создаваемыхспециальными линиями задержки. Низкая надежность транскодера...

Способ воспроизведения сигналов двоичного кода

Загрузка...

Номер патента: 1059606

Опубликовано: 07.12.1983

Авторы: Дектярев, Зызин, Масалов, Соколов, Шамин

МПК: G11B 5/00

Метки: воспроизведения, двоичного, кода, сигналов

...5 импульсов по нулевым значениям воспроизведенного сигнала, включенный между входной шиной 1 и входами вторых формирователей 3 и 5 фильтр 6 нижних частот, Устройство содержит также блок 7 формирования импульса замещения области выпадения воспроизведенно го сигнала и последовательно включенные блок 8 измерения: и формирования вспомогательного импульса, элемент И 9 и выходную шину 10. Блок 8 своим выходом подсоединен к пер. вому входу элемента И 9, а его первый, второй и третий входы соответственно соединены с выходами первого и второго формирователей 4 и 5 импульсов по нулю и выходом блока 7, первый в.ход которого связан с выходом первого формирователя 2, а второй вход объе динен с входной шиной 1 и входами формирователей 2 и 4...

Кодек сверточного кода для канала с двукратной относительной фазовой манипуляцией

Загрузка...

Номер патента: 1059687

Опубликовано: 07.12.1983

Автор: Савчук

МПК: H04L 1/00

Метки: двукратной, канала, кода, кодек, манипуляцией, относительной, сверточного, фазовой

...выходы соответствующих разрядов первого и второго регистров сдвига, выход последнего разряда второго регистра сдвига подключен к второму входу сумматора по модулю два и третьему входу второго арифметического сумматора, к первому, второму и четвертому входам которого подключены вьжоды сумматора по модулю два и первого арифметического сумматора, причем выходы второго арифметического сумматора являются проверочными выходами кодера, а на приемной стороне введены четыре арифметических сумматора, третий и четвертый регистры сдвига, два элемента И, четыре элемента запрета при этом информационными входами декодера являются входы первого и второго регистров сдвига, а также второй и четвертый входы первого арифметического сумматора, к первому и...