Патенты с меткой «кода»
Преобразователь двоичного кода в код системы остаточных классов
Номер патента: 1322483
Опубликовано: 07.07.1987
Авторы: Иванченко, Прокопьев, Торопов
МПК: H03M 7/18
Метки: двоичного, классов, код, кода, остаточных, системы
...на вход блока 3 умножения. По окончании 45 переходных процессов на вход 9 преобразователя поступает сигнап, по которому результат принимается на ре- гистр 50В начале второго такта па сигналу, поступающему на тактовый вход 11, осуществляется сдвиг на и разрядов влево содержимого входного регистра 1, Содержимое регистра 4 суммируется со значением В на сумматоре 2, откуда результат поступает на блок 3 умножения, 11 о окончании переходных процессов на вход 1 О поступает так 83 2товый сигнал, по которому результат запоминается на регистре 5.В начале третьего такта осуществляется сдвиг содержимого регистрана и разрядов влево по сигналу, поступающему на вход 1, а по сигналу, поступающему на вход 8, коммутатор 6 подключает выход регистра 5 к...
Устройство для вычисления позиционной характеристики непозиционного кода
Номер патента: 1324116
Опубликовано: 15.07.1987
Автор: Хлевной
МПК: H03M 7/18
Метки: вычисления, кода, непозиционного, позиционной, характеристики
...10 подаются коды остатЗО ков х хх, числа Х.Коммутаторы 1 служат для переклю"чения одной из двух групп своих входов разрядностью1 оц , где Р -наибольшее по величине основание (вобщем случае таким основанием можетбыть любое основание). Если на входе12 присутствует уровень логическогонуля, то на выходах коммутаторов 1присутствуют коды, соответствующие40 кодам остатков на входах 1 О, а еслина входе 12 присутствует уровеньлогической единицы, то значения кодов на выходах коммутаторов 1 соответствуют кодам на выходе мультиплек"сора 9 и на выходах 16 соответственно.Блок 2 преобразования по модулюможет представлять собой комбинационное устройство, которое преобразу 5 О, ет значение кода на входе в код остатка по модулю ;, например у, =5,тогда...
Самопроверяемый тестер для кода “1 из 8
Номер патента: 1324117
Опубликовано: 15.07.1987
Авторы: Прокофьев, Сапожников
МПК: H03M 7/20
Метки: кода, самопроверяемый, тестер
...3 - 9, так как на 50 выходах 24 и 25 тестера в этом случае формируется слово и 11 и. Неисправность "Константа Ои выхода элемента 1 ИЛИ обнаруживается на любом из наборов 2, 3, 4 (см. таблицу ) по равенству нулю 55 сигналов на выходах 24 и 25. Неисправность "Константа 1 и того же "выхода фиксируется по равенству единице 7Фсигналов на обоих выходах 24 и 25 нанаборах 5 - 9 кода и 1 из 8 и,Можно показать, что сказанноесправедливо и для остальных неисправностей указанного класса, так как наборы кода и 1 из 8 и составляют длятестера полный проверяющий тест.Предлагаемый тестер является болеепростым, чем известные самопроверяемые тестеры для кода 1 из 8 (он сои и (держит 15 логических элементов, тогда как известные - 20 элементов),поэтому...
Устройство для преобразования цифрового кода скорости вращения шагового двигателя в частоту импульсов
Номер патента: 1325413
Опубликовано: 23.07.1987
МПК: G05B 19/18, G05B 19/40
Метки: вращения, двигателя, импульсов, кода, преобразования, скорости, цифрового, частоту, шагового
...поступающим свыходов сумматора 11.Таким образом, в момент Евь,50Е коды счетчика 4 и сумматора 11 совпадают, сигналы ")" и "с"на выходах блока 5 сравнения кодовотсутствуют и на выходах реверсивногосчетчика 3 фиксируется код коэффициента деления К, соответствующий ра 55вен ству 134Выбор коэффициента деления К вто,2 рого делителя 8 частоты определяется требуемой скоростью разгона двигателя (чем он больше, тем меньше скорость разгона) и должен удовлетворять соотношениюК, = (Кэ+п) с 2 К,Где и ) 1До подачи на вход сумматора1 кода заданной скорости с его выходов снимается нулевой код и частота на выходе устройства минимальна.После подачи на вход сумматора кода Ид частота на выходе устрой - ства Е , начинает увеличиваться (разгон...
Преобразователь кода в частоту
Номер патента: 1325706
Опубликовано: 23.07.1987
Авторы: Задорожный, Паламарчук
МПК: H03M 5/10
Метки: кода, частоту
...быстродействия и расширения области применения за счет увеличениядиапазона преобразования, в него введены преобразователь кода в код, блокзадержки, блок сравнения, элементИЛИ, входы преобразователя кода вкод соответственно объединены с входами блока задержки и первыми входами блока сравнения и являются входа ми преобразователя, выходы преобразователя кода в код соединены с установочными входами управляемого делителя частоты, выходы блока задержкисоединены с соответствующими вторыми ЗО входами блока сравнения, выход которого соединен с первым входом элемента. ИЛИ, второй вход которого подключен к выходу преобразователя, а выход - к входу записи управляемого делителя частоты. Составитель Н.Бочарова Корректор Т,Колб Редактор Н,Рогулич...
Преобразователь кода
Номер патента: 1325707
Опубликовано: 23.07.1987
МПК: H03M 5/12
Метки: кода
...выходу от 1/2 тактового интервала минус задержка в элементе ИСКЛЮЧАЮЩЕЕ ИЛИ 2 до тактового интервала минус задержка в элементе ИСКЛЮЧАЮЩЕЕ ИЛИ 2, а по второму - от нуля до времени задержки по первому входу. Преобразователь кода работает сле дующим образом.На вход 5 преобразователя поступают данные в коде Манчестер-П (фиг.2 а), содержащие логическую информацию(фиг.2 б). Элемент 1 задержки задержи-,вает входные данные (фиг.2 в), Результирующий сигнал с выхода элементаИСКЛЮЧАЮЩЕЕ ИЛИ 2 (фиг,2 г) представляет собой задержанные данные, если на выходе 6 преобразователя низкий уровень, и инвертированные задержан 15 ные данные, если на выходе 6 преобразователя высокий уровень. Этим сигнаналом тактируются входные данные в триггере 4. Таким...
Преобразователь двоичного кода в код с произвольным весом младшего разряда
Номер патента: 1325708
Опубликовано: 23.07.1987
Автор: Чистяков
МПК: H03M 7/12
Метки: весом, двоичного, код, кода, младшего, произвольным, разряда
...выход дешифратора 8, 10 в следующее состояние, При этом по перепаду сигнала на первом входе формирователя 12 на его выход выдается единичный сигнал, который, поступив на вход генератора 1 импульсов, блокирует выдачу тактовых импульсов, поскольку младшая часть счетчика 17 во время преобразования находится в режиме записи, то состояние регистра 14 оказывается пере писанным в соответствующие разряды счетчика 17, Следующий цикл преобразования начинается после прихода очередного импульса на вход 18 установки исходного состояния, 25Структура предлагаемого преобразователя позволяет за счет расширения числа выходов дешифратора 8 и соответствующего числа блоков памяти констант увеличить секционирование выходного счетчика. Наличие счетных...
Преобразователь унитарного кода в двоичный позиционный код
Номер патента: 1325709
Опубликовано: 23.07.1987
МПК: H03M 7/14
Метки: двоичный, код, кода, позиционный, унитарного
...содержащий первый регистр, информационные входы которого являются информационными входами преобразователя, и тактовый генератор, первый выход которого соединен с тактовым входом второго регистра, о т ли ч а ю щ и й с я тем, что, с целью упрощения преобразователя, в Изобретение относится к информаци- ший разряд в единичное, а все млад-. онно-измерительной технике и предназначено для преобразования унитарногокода в двоичный позиционный код пара- .ливается двоичный номер 16-го разря 5ллельного и последовательного типов.Цель изобретения - упрощение преобразователя.На фиг.1 приведена функциональнаясхема преобразователя; на фиг.2 - вре менные )диаграммы, поясняющие его работу.Преобразователь содержит первыйрегистр 1 сдвига, мультиплексор...
Устройство для передачи двоичного кода
Номер патента: 1325718
Опубликовано: 23.07.1987
Авторы: Саперов, Трубицын, Цупрев
МПК: H03M 13/05
Метки: двоичного, кода, передачи
...число единиц больше Ь/2, та пороговый элемент 25 формирует на выходе единицу, если меньше либо равно Ь/2 - нуль.С выхода элемента 25 значение сформированного разряда заносится, в регистр 1 Э сдвига, после чего блок 15 перемножителей производит операцию Х У (1 Т) и подачу данного значения на многовходовой сумматор 19.Работа блоков 3, 15, 17 и 19 полностью аналогична работе блоков 2, 4, 6 и 8. Код с выхода сумматора 19 подается на первый вход сумматора 21, который в каждом Т производит вычитание этого кода из кода с выхода аналого-цифрового преобразователя 20.Применение предлагаемого устройства для передачи двоичного кода в аппаратуре передачи данных позволяет повысить достоверность передачи информации за счет определения в каждом...
Устройство для преобразования кода в шрифт брайля
Номер патента: 1327147
Опубликовано: 30.07.1987
Авторы: Гордеев, Константинов
МПК: G09B 21/00
Метки: брайля, кода, преобразования, шрифт
...При таком расположении фотодиоды точно устанавливаются под отверстиями колонкИ перфоленты 2, если перфоленту приложитьк этой линейке фотодиодов,Во втором отсеке установлены двеминиатюрные лампы 9 подсветки. Междуэтими отсеками прохсдит перфолента 2.Допустим, что колонку перфоленты2 точно установили над линейкой фотодиодов. Там, где имеются перфорацион"ные отверстия, свет будет проходитьна соответствующие фотодиоды, которыепри этом изменяют свои физическиесвойства (в данном случае меняетсяих обратное сопротивление), Если,отверстий нет, то фотодиоды незначительно изменяют свои свойства. Этиизменения улавливают усилители блока10, Для точной установки колонкиперфоленты над линейкой фотодиодовприменяется дополнительный фотодиод,который...
Устройство для декодирования линейного систематического (п, к) кода
Номер патента: 1327311
Опубликовано: 30.07.1987
МПК: H03M 13/13, H04L 17/30
Метки: декодирования, кода, линейного, систематического
...,1 что иномера ячеек блока 4, задания коэффициентов, на выходе которых Ь;= Ь = О,и некоторые соответствуют данному такту суммирования (с частотой Г). Полученный результат суммирования записывается в ячейку с номером о=О регистра 15 сдвига. Аналогично, на второмтакте в ячейку с номером о=1 регистра15 запишется сумма у + у , так какэЬ=Ь =1,б 1С приходом третьего тактового импульса П, с параллельного выхода второго регистра 16 сдвига снимаетсячисло "2" = 0010, и в ячейку о=2 первого регистра 15 сдвига запишетсясумма, состоящая из одного дискретного значения у так как Ь = 2 записа 1но (х=5) в 5-ой ячейке блока 4 задания коэффициентов. С приходом четвертого тактового импульса П, в ячейкео=3 первого регистра 15 сдвига запишется "0", так...
Преобразователь двоичного кода в двоично-десятичный
Номер патента: 1330762
Опубликовано: 15.08.1987
Авторы: Никонович, Тявловская, Тявловский
МПК: H03M 7/12
Метки: двоично-десятичный, двоичного, кода
...в двоично-десятичныйкод тетрады,Преобразователь двоичного кода вдвоично-десятичный работает следующим образом,В исходном состоянии в регистр 1записано с входов 9 преобразуемое51 О 15 20 25 двоичное число, регистр 2 установлен в исходное нулевое состояние.Число, записанное в регистр 1, анализируется в блоке 4 управления вычитанием. Если анализируемое число содержит "тысячи", то появляется сигнал признака "тысяч" на выходе 13 блока 4, если число не содержит "тысяч , а содержит "сотни", то появляется сигнал признака "сотен" на выходе 14 этого блока 4, а если оно содержит только десятки", то появляется сигнал признака "десятки" на выходе 15 блока 4, Одновременно осуществляется анализ разрядов двоичного числа в блоке 5 дешифрации, в котором...
Преобразователь кода
Номер патента: 1332536
Опубликовано: 23.08.1987
Автор: Келтуяла
МПК: H03M 5/12
Метки: кода
...кода; на фиг.2- временные диаграммы его работы.Преобразователь кода содержит ге нератор 1 импульсов, триггер 2, элемент НЕ 3, первый 4 и второй 5 элементы И. Кроме того, преобразователь имеет вход 6 и вьжод 7.Преобразователь кода работает сле б дующим образом.Генератор 1 импульсов вырабатывает тактовые импульсы (фиг.2 а) с периодом следования, равным тактовому периоду входных данных (фиг.25), и 20 скважностью, равной двум. Элемент НЕ 3 инвертирует входные данные, Полученный в результате этого сигнал тактирует триггер 2 по передним фронтам инвертированных и задержанных на время, большее времени задержки сигнала в элементе И, тактовых импульсов. Элемент И 4 пропускает на Я-вход триггера 2 тактовые импульсы при наличии высокого...
Преобразователь кода в код с большим основанием
Номер патента: 1332537
Опубликовано: 23.08.1987
МПК: H03M 7/00
Метки: большим, код, кода, основанием
...двух слагаемых, но при этом используют табл.4 - 6.Преобразователь кода н код с большим основанием работает следующим образом.На информационные входы 4 преобразователя подается преобразуемый код с основанием Р 1 системы счисления (разряды расположены по старшинству сверху вниз). Старший разряд кода поступает на входы 7 перемножителя 2первой ячейки 1 первого столбца матрицы,На выходах 10 и 11 перемножителя 2 появляется число, умноженное на величину Р, основания исходной системы счисления,На сумматоре 3 первой ячейки 1 первого столбца происходит суммирование результата умножения и цифры предыдущего разряда преобразуемого числа, поступающей на входы 14 этого сумматора 3. Младший разряд результата, полученный на выходах 17 сумматора 3 этой...
Устройство для декодирования кода рида-соломона
Номер патента: 1332539
Опубликовано: 23.08.1987
Авторы: Бабанин, Вологдин, Ефимов, Коган, Колосков, Типикин
МПК: H03M 13/15
Метки: декодирования, кода, рида-соломона
...к информационному входу триггера, прямой и инверсный вьЫоды которого соединены с первым и вторым информацион 35Этот код суммируется на сумматоре 11 с кодом синдрома Б , в результате навходы блока 15 ключей поступает код у(-" ) .ПараллеЛьно этому флаги стираний 40с входа 18 подсчитываются в счетчике12, который обнуляется в начале каждого периода блока данных, Если число флагов за этот период равно единице или двум, на выходе дешифратора 413 появляется сигнал, переводящийтриггер 14 в единичное состояние.Принимаемая информация на времявычислений записывается в буферныйнакопитель 3. Сигнал с его контрольного выхода открывает блок 16 ключей.В зависимости от числа Я флагов запериод блока данных по этому сигналулибо выдается...
Преобразователь угла поворота вала с контролем выходного кода
Номер патента: 1334373
Опубликовано: 30.08.1987
Автор: Шишков
МПК: H03M 1/10
Метки: вала, выходного, кода, контролем, поворота, угла
...которого формируется аналоговое напряжение, равное произведению сигналов на его аналоговом и цифровых входах.Выходное напряжение ЦАП 11 подключено к суммирующему входу усилителя 12 в дифференциальном включении, на выходе которого формируется напряжение, равное разности входных напряжений, т.е.Ч= с 8+ ь ) соз( - зюгаПри значениях й с 0,05 рад Ч 1 г+ ь Ч, с погрешностью, не превышающей 50 Е во всем диапазоне изменения углаВыходное напряжение усилителя 12 подключено к первому входу компаратора 13, второй вход которого подключен к выходу делителя 14 напряжения, вход которого присоединен к источнику опорного напряжения. Делитель 14 имеет коэффициент передачи К. На его выходе формируется напряжение ЧцКомпаратор 13 сравнивает выходное...
Передающее устройство интервального кода
Номер патента: 1334386
Опубликовано: 30.08.1987
МПК: H04L 17/02
Метки: интервального, кода, передающее
...связи следующий импульс кодограммы "Стоп 2" отрицательной полярности, ограничивающий контрольный временной интервал г Триггер 32 блока 5 управления переходит в единичное состояние и выдает единичный сигнал на запрещающий вход элемента 30 запрета и на один из входов элемента ИЛИ 31, подготавливая цепь выдачи сигнала на элемент 34 задержки, Элемент ИЛИ 29 переводит триггер 24 в нулевое состояние, отключая тем самым с помощью элемента И 23 счетчик 3 от генераторов б. Счетчик 3 прекращает вести подсчет тактовых импульсов, останавливаясь в нулевом (исходном) состоянии.По истечении времени, соответствующего временному интервалу задержки с , блок 4 задержки выдает сигнал йа один из входов элемента ИЛИ 18 формирователя 7, обеспечивая с...
Преобразователь двоично-десятичного кода в двоичный
Номер патента: 1336250
Опубликовано: 07.09.1987
Авторы: Бондаренко, Эйдельман
МПК: H03M 7/12
Метки: двоично-десятичного, двоичный, кода
...Формула изобретения Преобразователь двоична-десятичного кода в двоичцьгй, содержаший) )10 5 О 55 ер вгй . вт О")ОЙ и третий дн си) ) ые сум маторы н первый., второй и третий элементы ИЛИ, причем вход первого (младшего) разряда младшей тетрады входного кода преобразователя соединен непосредственно с выходом первого разряда выходного кода преобразователя, о т л и ч а ю щ и й с я тем, что, с целью повышения быстродействия, в преобразователе. вход второго разряда младшей тетрады входного кода преобразователя подключен к первому входу первого разряда третьего сумматора, первые входы второго, третьего и четвертогс разрядов которого соединены с выходами первого и второго разрядов и выходом переноса второго сумматора входы третьего и четвертого...
Преобразователь параллельного двоичного кода в последовательный квазитроичный код
Номер патента: 1336252
Опубликовано: 07.09.1987
Авторы: Гаврилов, Нечаев, Хакимов
МПК: H03M 9/00
Метки: двоичного, квазитроичный, код, кода, параллельного, последовательный
...в следующем.Пусть в первом такте измеренноезначение входного сигнала соответствует -му уровню. В этом случае на -мвходе появится импульс напряжения,который поступит одновременно черезоткрытые элементы И 3 на 1-вход 1 го триггера регистра 4 и на вторыевходы -х элементов И, На первые входы последних в этом такте ничего не З 0 поступает, поэтому напряжение на вы."ходах элементов И равно ООно возникает только в последующих тактах, когда одновременно с появлением импульса на одном из информационных вховходов появится задержанный импульс на выходе триггера Т регистра 4 и через диодные цепи распределителя 7 поступит на первые входы соответствующих элементов И 8,40 Согласно эпюрам 1 и 2 во втором такте появится импульс на (1-2) входе, В это...
Детектор ошибок дуобинарного кода
Номер патента: 1336253
Опубликовано: 07.09.1987
Авторы: Барабаш, Герасименко, Марков, Никитин
МПК: H03M 13/05
Метки: детектор, дуобинарного, кода, ошибок
...рова нный первым элементом И 3 сигнал с прямого выхода поступает на К-вход первого Р-триггера 6 и переводит его в нулевое состояние. При приеме отрицательного импульса простробированной третьим элементом И 5 сигнал с инверсного выхода второго блока поступает на .-вход первого Р-триггера 6 и переводит его в единичное состояние. Если входной сигнал находится между порогами пороговых блоков 1 и 2, то синхроимпульсы поступают на С-вход первого Р-триггера 6, вызывая переход триггера в противоположное состояние.Если между импульсами одной полярности дуобинарного сигнала находится четное количество нулевых тактовых интервалов, то в момент прихода второго импульса дополнительного переброса первого Р-триггера 6 не происходит. То же...
Кодек каскадного блочного кода
Номер патента: 1338075
Опубликовано: 15.09.1987
Авторы: Анкудинов, Молодкина, Портной
МПК: H03M 13/05
Метки: блочного, каскадного, кода, кодек
...(и-Ег) инверторов. Он предназначен для инвертирования разрядов синдрома Б, на входе элемента И 18,13, на выходе которого формируется уровень логической единицы в случае равенства нули синдрома Б, и уровень логического нуля в противном случае, На выходе элемента И 18.13 формируется сигнал С 12, поступающий на соответствующий вход решающего блока 18.14.В случае равенства сравниваемых величин (синдромов и локаторов ошибок) на выходе комбинационного узла 18 появляется сигнал ошибок в слове второго внешнего кода на позициях, номера которых соответствуют тем элементам поля СР(п), которые совпадают с результатом сравнения.Нри отсутствии ошибок все локаторы ошибок и синдромы будут равны между собой (и равны нулю). В этом случае вектор...
Кодовый датчик для устройства считывания кода объекта и его координат
Номер патента: 1339599
Опубликовано: 23.09.1987
Авторы: Атаев, Ермаков, Смирнов
МПК: G06K 7/14
Метки: датчик, кода, кодовый, координат, объекта, считывания, устройства
...светонепроницаемыми перегородками 10, которые имеют светопоглощающую, например химически черненную, торцовую поверхность 11, Чистота обработки, фор ма и глубина канавок 9 выбираются так, чтобы отраженного от их поверхности излучения светодиодов 3 было достаточно для получения нужного сигнала на выходах Фотодиодов 4, когда канавка 9 находится над оптронной парой, Расположение и форма канавок 9 датчиков 5 должны соответствовать расположению оптронных пар в ячейках 2 матрицы 1, а максимальное количество канавок и количество оптронных пар К должно быть равно разрядности вводимого кода. На фиг. 1 представлен ряд датчиков 5. Код "0" совпадав целом.Устройство работает следующим образом,1Находящийся:в составе коммутатора б генератор...
Дешифратор кода либау-крейга
Номер патента: 1339895
Опубликовано: 23.09.1987
Автор: Пряничников
Метки: дешифратор, кода, либау-крейга
...для Ел. л= Хл Х, безразличнызначения на входах Х;Х,т.,Х.,Х,. Х,Число инфор;тяционт.ых ряз,;11,;оя воВХОдНОй КОМбИНЯцИИ К Н;,ХИИФОХ Маднон"ных (и - К ). Информацно,;ные разрядылЗВ комстххнахт 11 тх ыходХлт В Функцххю Ххре Обра- ЗОВЯНИЯ и",ИтЯРНЫР КОИ, НвтлОРМЯ"цио 1 ные Хлизряды комбттнгцни в,т:,.11 циюпреобразования не вхслдят и следовя.ВХ: НСл ЧХ ЧС КажЕНИЯ НЕ ВлоиХХХХ НЯ40 У 11 хлгсах.лтхьтй кол;.л, нв .вьххсл,ие Дествтттттлл:.1 слРЯ,тЯК КЯК К, дпя КЯ:,ХСттОК КОХСлВХВЯИХХИ рЯЗЛИЧНО И От ХХСХС тлгтвтть Ня 5: 1 ХЗ блмтОтт Н ОС тл Ь Относситетхьтхя:.: Нзб 11 точхтсхс."1 ь всехкодовых комбинаций коде Либау"КрейгаРЯВНа ОтНОШЕ ХХХЮ л.УЬГМЫ ХХЕХХХХФОРМЯЦИОХлных рязх)ядтов вох хс л;Одовых хсоибинятХХй К ХХИОХХЗХЗЕтт,.ттнтю:ЛЛХСЛХЯ 11...
Преобразователь параллельного кода в последовательный
Номер патента: 1339896
Опубликовано: 23.09.1987
Автор: Мархасев
МПК: H03M 9/00
Метки: кода, параллельного, последовательный
...от сигнала на управляющемчетвертом входе передает тактовыеимпульсы на первый или второй выходс входов, соединенных по схеме ИЛИ,На первый вход поступает сигнал квитанции памяти, на второй - сигналыреакции интерфейсов 9, 10, 12 и 13,на третий - внутренняя тактовая частота преобразователя,Триггер 27 вьщает на выход одинуровень после установки в исходноесостояние сигналами сброса по первому и второму входам, и другой послепереключения сигналом вызова операции по третьему входу.Коммутатор 28 тактовых частот посигналам выбора частоты и выдачи синхроимпульсов на управляющих вторыхвходах подключает к первому выходу(выходу синхроимпульсов) и к второмувыходу (выходу тактовой частоты) сигналы заданных частот с первых входов.При...
Устройство для преобразования прямого двоичного кода в прямой семисегментный код
Номер патента: 1339897
Опубликовано: 23.09.1987
Автор: Кузнецов
МПК: H03M 9/00
Метки: двоичного, код, кода, преобразования, прямого, прямой, семисегментный
...с сигналом с пятого входа 18и инвертируется. С выхода элемента2 И-НЕ 11 сигнал поступает на входэлемента НЕ 12, где инвертируется ипоступает с его выхода на шестой выход 25. Сигнал с выхода элемента 2 ИНЕ 11 поступает также на вход элемента 2 И-НЕ 10, где перемножается с сигналом, поступающим с выхода элемента2 И-НЕ 5, После инверсии сигнал поступает с выхода элемента 2 И-НЕ 10 напятый выход 24. Сигнал с первого входа также поступает на элемент 2 И-НЕ2, где перемножается с сигналом стретьего входа и пссле последующейинверсии поступает с выхода элемента2 И-НЕ 2 на вход элемента 2 И-НЕ 3, гдеперемножается с сигналом с четвертоговхода и инвертируется. После этогоинвертированный сигнал поступает навход элемента ЗИ-НЕ 13,...
Устройство для контроля равновесного кода
Номер патента: 1339900
Опубликовано: 23.09.1987
Автор: Музыченко
МПК: H03M 13/51
Метки: кода, равновесного
...код с входов 7.По окончании сигналов на входе 9 натактовый вход 8 подаются тактовыеимпульсы. При подаче тактового импульса происходит сдвиг кода на одинразряд вправо (в сторону первого разряда). В момент времени, когда в разряде 1.1 оказывается записан единичный код (единичный потенциал на прямом выходе разряда 1.1), сигналом сего инверсного выхода блокируется подача сигналов переноса в разряд 1.1.При дальнейшем поступлении тактовыхимпульсов состояние разряда 1.1 неизменяется независимо от сигналов наего входах 19 переноса. При переходев единичное состояние разряда 1.2 регистра сдвига нулевой сигнал появляется на втором выходе формирователя 2сигналов блокировки. Он поступает навход 18 блокировки разряда 1.2, и придальнейшем...
Устройство для декодирования двоичного циклического кода
Номер патента: 1339901
Опубликовано: 23.09.1987
Авторы: Баззатеев, Мирончиков, Шехунова
МПК: H03M 13/51
Метки: двоичного, декодирования, кода, циклического
...происходит вычисление синдромов вида-1Я =а;(с)1=огде значения Й определяются выбраннымдля данного циклического кода многочленом - нуменатором позиций.Принятое слово также поступает навход блока 7 задержки, который осуществляет задержку принятого слова.на время, требуемое для его декодирования, определяемое в основном временем, необходимым для вычислениясиндромов и дополнительных синдромов,и временем, необходимым для выполнения алгоритма Евклида и процедуры Ченя. Для каждого конкретного кода этовремя свое,С выхода блока 1 степенные суммыЯ,(3 = О, 1, , й) поступают навход блока 2 и на вход квадратора 8,обеспечивающего вычисление квадратов,поступающих на его вход степенныхсумм, на выходе квадратора 8 получаютстепенные суммы81 = (8;)(1 = О,...
Преобразователь кода числа во временной интервал
Номер патента: 1341722
Опубликовано: 30.09.1987
Авторы: Болтков, Червяков, Швецов
МПК: H03M 5/08
Метки: временной, интервал, кода, числа
...на элементах 4 совпадения, переключатель 5 вида работ, блок б задержки, ключ 7,генератор 8 импульсов и триггер 9,Преобразователь работает следующим образом,В зависимости от положения. пере;.ключателя 5 преобразователь работаетв двух режимах,Режим преобразования кода, выра;женного в системе остаточных классов, во временной интервал.Переключатель 5 находится в замкнутом положении. В счетчикис информационного входа преобразователязаписываются коды остатков по модулям Р Р ,Р подлежащих преобразованию, По сигналу начала преобразования триггер 8 переходит в единичное состояние и открывает ключ 7,Импульсы с генератора 8 через ключ 7поступают на входы счетчиков 1 и через блок 6 задержки - на опрос блоков2 дешифрации, которые связаны с...
Сумматор -разрядного единичного кода
Номер патента: 1341723
Опубликовано: 30.09.1987
Авторы: Измалков, Серков, Солодухин, Федоров
МПК: H03M 7/00
Метки: единичного, кода, разрядного, сумматор
...сумме "1" слагаемых,при этом все единицы размещены наЗО первых (верхних) выходах б,Благодаря предлагаемой структуресумматора количество логических ячеек 1 минимизируется,Сумматор и-разрядного единичного кода работает следующим образом,На первые и вторые входы 4 и 5 сумматора подаются единичные кодыФормула изобретения35 1, Сумматор и-разрядного единичного кода, содержащий логическиеячейки с двумя входами и двумя выходами каждая, расположенные рядами, 40 первые и вторые входы и логическихячеек первого ряда являются соответственно первыми и вторыми входамисумматора,.о т л и ч а ю щ и й с ятем, что, с целью упрощения путем 45 максимальной регуляризации структурысумматора, логические ячейки сгруппированы н пирамидальные блоки первого...
Преобразователь двоичного кода в троичный код 1, о, 1
Номер патента: 1343552
Опубликовано: 07.10.1987
Авторы: Кочнев, Шароватов, Янчак
МПК: H03M 7/06
Метки: двоичного, код, кода, троичный
...над осью абсцисс .больше (меньше), чем под осью абсцисс40 считывается положительный (отрица-.тельный) импульс, если их количествоодинаково или их нет, импульс отсутствует,4 На входы 4-6 подаются кодовые комбинации в двоичной форме, при этом на выходах 8 и 9 (на выходах элементов 3 и 2 появляются кодовые комбинации в троичной форме, однозначно соответствующие входным комбинациям сигналов, При подаче двоичного кода на шины 4-6 "1" представляется положительным импульсом, а "0" - длявхода 4 отрицательным импульсом и для входов 5 и 6 отсутствием импульсов . Информация из трех двоичных разрядов переводится в .два троичных разряда согласно табл. 21343552 Таблица 2 Такт Входные шины Выходные шины 4 5 6 9 8однозначно соответствует выходная...