Патенты с меткой «кода»
Формирователь синхроимпульсов биимпульсного кода
Номер патента: 1128373
Опубликовано: 07.12.1984
МПК: H03K 5/01
Метки: биимпульсного, кода, синхроимпульсов, формирователь
...сдвига, тактовый вход которого соединен с выходом источника временных меток, а инверсный выход первого триггера подключен к его Р-входу.На фиг. 1 приведена функциональная схема устройства; на фиг, 2 - временные диаграммы, поясняющие его работу.3 11283 Дальнейшее продвижение информации ,по регистру 4 приводит к появлению единицы на первом и последнем (фиг.2 К .его разрядах, При этом через элемент И 8 (фиг. 2 М) триггер 11 устанавли- ,вается в единичное состояние, Следуйщий сдвиг регистра на один такт приводит к появлению запускающего фронта на( -входе триггера 10 через элементы НЕ 12 и 13 и элемент И 14 (фиг, 2 ф, что приводит к установлению его в единичное состояние. Далее описанная последовательность работы повторяется независимо от...
Преобразователь двоично-десятичного кода в код семисегментного индикатора
Номер патента: 1129604
Опубликовано: 15.12.1984
Автор: Прасолов
МПК: G06F 5/00
Метки: двоично-десятичного, индикатора, код, кода, семисегментного
...элемента И-НЕ )(фрятора, Второй цход к)- -, Орого соединен с выхсдом чс.твертого элемента И-НЕ цешифр;:тора, ( 20Вторыи .;ходами Бтоэогс и четвертого)л( ментов И-НЕ шифратора и первымВхоттом шестого элемента И-НЕ шифра -ТО ,1 ЯЬ(ХОД КОТОРОГО СОР ДИН(: НВход )м Второго элемента НЕ шифрато;)бЯ,. БТОРОй ВХОД ШРС ТОГО ЭЛРМРНТЯИ-НЕ ши(1)ра) ора соединен с выходомпятого элемекта И-Е дешифрятора,с вторь)м входом (ервоготретьимВходм четвертого элементов И-НЕифт)вторятрР-ий ехо ш сто ГО ")лев1 еця И-НЕ шифратора гоеди 1:ец с лгямым Выходом третьего разря; а прес ": -1)аз( Батепя инве)рсные Бь)холы пРГВо) з и втор ГО разя(тон котороГО)а такжс т( рямо Бьп(одразряда соединены соответственнос Входами ч( тверт(,го элемента И-Н.;лешифрятора,...
Преобразователь двоично-десятичного кода в код восьмисегментного индикатора
Номер патента: 1130857
Опубликовано: 23.12.1984
Автор: Шароватов
МПК: G06F 5/00
Метки: восьмисегментного, двоично-десятичного, индикатора, код, кода
...восьмого троичного элемента соединен с первымивходами положительных сигналов одиннадцатого и двенадцатого троичныхОбщее количество импульсов(Е 1), поступающих на входы Состоявый вход преобразователя соединен с 1 Овторыми входами положительных сигналов одиннадцатого и двенадцатогот оичных элементов входы разрядов ние выходаэлемеи-. первый и вто- та рой отрицательных. сигРФс первого по четвертый преобразователя соединены соответственно с вторым 15 входом положительного сигнала третьего, с вторыми входами отрицательных сигналов третьего, второго и четвертого троичных элементов, вход четвер-, того разряда преобразователя соеди О нен с входом положительного сигнала пятого троичного элемента, выход перпервый ивторой положительных сигналов...
Преобразователь двоичного кода в двоично-десятичный
Номер патента: 1130858
Опубликовано: 23.12.1984
МПК: G06F 5/02
Метки: двоично-десятичный, двоичного, кода
...сложения первого двоично-десятичного счет,чика группы, вход сброса распредели-.теля импульсов соединен с выходамизаема двоичных счетчиков группы,.дополнительно введены первый и второй 10элементы И, делитель частоты и вторая группа элементов ИЛИ, а двоичнодесятичные счетчики группы выполненыреверсивными, причем выход заема(1-1)-го двоично-десятичного счетчика группы соединен с первым входом(1-1)-го элемента ИЛИ второй группы,выход которого соединен с входом вычитания 1 -го двоично-десятичногосчетчика группы, выход заема п-го 20двоично-десятичного счетчика группысоединен с входом вычитания (в+1)-годвоично-десятичного счетчика группы,первый и второй выходы умножителясоединены с первыми входами первого 25и второго элементов И...
Преобразователь кода системы остаточных классов в двоичный код
Номер патента: 1133669
Опубликовано: 07.01.1985
Авторы: Болтков, Хлевной, Червяков, Швецов
МПК: H03M 7/00
Метки: двоичный, классов, код, кода, остаточных, системы
...И, кроме первого, первой группыподключены к соответствующим входамэлемента ИЛИ, выход которого соединен с тактовым входом накапливающего сумматора, выход которого является выходом преобразователя, единичный вход первого триггера группысоединен с входом "Пуск" преобразователя, нулевой вход-го триггерагруппы соединен с единичным входом(с+1)-го триггера группы (1 =1-;(и),где П - число оснований, содержитшифратор, группу элементов ИЛИ, элемент задержки и вторую группу элементов И, причем вход остатка по наименьшему основанию преобразователясоединен с первыми входами элементовИ второй группы, выходы которых соединены с первой группой входов шифратора, вторая группа входов которого соединена свыходами триггеров свторой по й -й группы,...
Устройство для преобразования двоичного кода числа в последовательность импульсов
Номер патента: 1133684
Опубликовано: 07.01.1985
МПК: H04M 1/26
Метки: двоичного, импульсов, кода, последовательность, преобразования, числа
...второй выход которого соединен с вторым входомблока совпадения.Ка чертеже представлена функциональнаясхема предлагаемого устройства.Устройство содержит блок 1 выдачи кода, счетчик 2 импульсов, блок 3 совпаде.ния, делитель 4 частоты, блок 5 отсчета межсерийного времени, триггер 6 и генера.тор 7 тактовых импульсов.Устройство работает следующим образом.Первоначальная установка устройства висходное состояние осуществляется сигналом"Сброс, который устанавливает триггер 6в исходное состояние,В дальнейшем триггер 6 устанавливаетсяв исходное состояние сигналом с выходаблока 5 отсчета межсерийного времени. Свыхода триггера 6 поступает сигнал навходы делителя 4 частоты, счетчика 2 им.пульсов и блока 5 отсчета межсерийноговремени, устанавливает их...
Преобразователь кода грея в двоичный код
Номер патента: 1136144
Опубликовано: 23.01.1985
Авторы: Герцев, Лазаревич, Мищенко
МПК: G06F 5/00
Метки: грея, двоичный, код, кода
...первые и вторые входы элементов 1 неравнозначности первой группы соединены соответственно с (х+1)- и 1-м входами 6 и 7 преобразователя.Преобразователь работает следующим образом.Рассмотрим работу на примере вось миразрядного устройства для преобразования кода Грея в двоичный код. На вторые входы элементов 2 и 3 не- равнозначности Я- и 7-го разрядов (старших разрядов) второй и третьей групп подается код 0.Недостатком известного преобразователя является относительно низкое быстродействие, вызванное последова тельным соединением разрядов.Пель изобретения - повышение быстродействия преобразователя. Поставленная цель достигается30 тем, что в преобразователь кода Грея в двоичный код, содержащий первую группу из и/2 элементов неравнозначности,...
Способ преобразования кода угла в напряжения, пропорциональные синусу и косинусу угла, и устройство для его осуществления
Номер патента: 1136327
Опубликовано: 23.01.1985
Автор: Ларионов
МПК: H03M 1/00, H04R 15/00
Метки: кода, косинусу, преобразования, пропорциональные, синусу, угла
...входами вторьм К ключей, выходы первых К ключей соединены с первым входом первого интегратора, выходы вторых К ключей соединены с первым входом второго интегратора, выход первого интегратора соединен с входом (2 К+1) ключа и с входом первого аналогового запоминающего устройства, выход (2 К+1) ключа соединен с вторьи входом второго интегратора, выход которого соединен с входом инвертора и входом второго аналогового запоминающего устройства, выход инвертора соединен с входом (2 К+2) ключа, выход которого соединен с вторым входом первого интегратора, выходы младших разрядовпервого регистра соединены с информационными входами счетчика, вьмоды старших разрядов первого регистра соединены с входами блока адреса ключей, информационный выход...
Преобразователь монотонно-изменяющегося кода
Номер патента: 1141397
Опубликовано: 23.02.1985
МПК: G06F 5/00
Метки: кода, монотонно-изменяющегося
...прохождение импульсов генератора 6 импульсов через первый элемент И 5, С выходов контрольных счетчиков входного 2и выходного 13 кодов через элемент ИЛИ 15 и второй элемент НЕ 16 заРпрещается прохождение импульсов генератора 6 импульсов через второй элемент И 7, Входной код поступает напервую группу входов схемы 1 сравнения и информационные входы контрольного счетчика входного кода 2. Навторую группу входов схемы 1 сравнения поступает значение входного кодасохраняющееся от предыдущего циклапреобразования в счетчике входногокода 3. Если значение входного кодаотличается от предыдущего значения(увеличивается при работе с монотонно возрастающими или уменьшается при работе с монотонно убывающим кодом), то с выхода схемы 1 сравнения через...
Устройство для преобразования кода цифрового сигнала
Номер патента: 1141580
Опубликовано: 23.02.1985
Авторы: Беляков, Лиференко, Лукин, Марков
МПК: H03M 13/05
Метки: кода, преобразования, сигнала, цифрового
...И-НЕ, к третьему входу кв" Юторого и третьему входу второго элемента И подключен прямой вчход первого ЭК-триггера, С-вход которого объединен с третьим входом первого элемента И-НЕ и третьим входом пятого элемента И-НЕ, выход которого под ключен к Р,-входу второго ЭК-триггера, к 3 и К-входам которого и второму входу четвертого элемента И-НЕ подключен инверсный выход первого ЭК- триггера Г 2 1.Однако известное устройство для преобразования кода цифрового сигнала обладает низкой помехоустойчивостью.Цель изобретения - повышение помехоустойчивости.Для достижения цели в устройство для преобразования кода цифрового сигнала, содержащее ЭК-тригге, Э - вход которого является входом устройства и через инвертор подключен к К-входу ЭК-триггера,...
Устройство для определения позиционных признаков непозиционного кода
Номер патента: 1142827
Опубликовано: 28.02.1985
Авторы: Хлевной, Червяков, Швецов
МПК: G06F 5/00
Метки: кода, непозиционного, позиционных, признаков
...три элемента И, причем выходы э-цементов ИЛИ подключены к первым входам соответствую 35 щих элементов И, вторые входы которых соединены между собой и с входом опроса устройства, выходы элементов И соединены соответственно с выходами положительного, отрицательно го знака и нуля устройства, входы дешифраторов группы соединены с соответствующими выходами входного регистра, выходы дешрфраторов соединены с входами сумматоров обеих групп, 5 выходы которых подключены соответственно к входам элементов ИЛИ с перво. го по третий 3.Недостатком данного устройства также являются значительные аппаратурные затраты.Цель изобретения - сокращение количества оборудования. дулю, элемент ИЛИ, причем выходы первого и второго регистров соединены свходами...
Устройство для кодирования и декодирования кода постоянного веса (его варианты)
Номер патента: 1144193
Опубликовано: 07.03.1985
Автор: Музыченко
МПК: H03M 7/00
Метки: варианты, веса, декодирования, его, кода, кодирования, постоянного
...14, а информационные входы -к выходам первого счетчика 1, приэтом суммирующий и вычитакнций счетные входы первого сгетч 6 ка 1 соединены через первый переключатель 15с выходом второго элемента И 11, асуммирующий и вычитающий счетныевходы второго счетчика 5 - черезвторой переключатель 16 с второйтактовой шиной 17, кроме того, информационные входы первого и второгосчетчиков 1,5, соединены с соответствующими входными информационнымишинами 18 и 19. Устройство по второму варианту содержит первый и второй счетчики 1 и 5, входы которых соединены с соответствующими входными информационными шинами 18 и 19, первый и второй элементы И 2 и 12, блок 20 обнаружения равновесного кода, переключатели 15 и 16, причем выходы первого счетчика 1...
Устройство для преобразования двоичного кода в код магнитного носителя
Номер патента: 1148572
Опубликовано: 30.03.1985
Автор: Тосиюки
МПК: G06F 5/00
Метки: двоичного, код, кода, магнитного, носителя, преобразования
...соединены соответственно с выходами элементов И, входы четвертыхразрядов первой и второй групп вычитателя соединены соответственно с 20входами нуля и единицы блока вычисления текущей разности,Одноразрядная. схема сравнения состоит из элемента ИСКЛЮЧАЮЩЕЕ ИЛИ и элемен- .та НЕ, выход которого является выхо- ддом одноразрядной схемы сравнения,входы которой являются входами элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, выход которого соединен со входом элемента НЕ.4Входной преобразователь и блок вы-, 10числения текущей разности выполненв виде постоянного запоминающего уст- ройства, адресные входы младших разрядов которого соединены с информацнонными входами. устройства, адресный вход старшего разряда являетсядополнительным информационным входомвходного...
Реверсивный преобразователь двоичного кода в двоично десятичный
Номер патента: 1149243
Опубликовано: 07.04.1985
Авторы: Иванов, Чулошников
МПК: G06F 5/00
Метки: двоично, двоичного, десятичный, кода, реверсивный
...5 импульсов опрашивает старший разряд двоичного регистра 1. При единичном значении разряда сигнал поступает на вход шифратора 2 десятичных эквивалентов, с выходов которого десятичный эквивалент старшего разряда заносится в двоично-десятичный сумматор 3. Следующий импульс с второго выхода распределителя 5 импульсов опрашивает следующий разряд регистра 1 и при наличии в нем единицы сигнал с выхода элемента И из группы 15 поступает на вход шифратора 2 десятичных эквивалентов. С выходов последнего десятичный эквивалент второго разряда поступает в сумматор 3, где суммируется с предыдущим значением и т.д. После опроса всех разрядов импульс с выхода распределителя 5 выключает генератор импульсов. Результат преобразования двоичного...
Преобразователь кода системы остаточных классов в позиционный код
Номер патента: 1151948
Опубликовано: 23.04.1985
Авторы: Болтков, Хлевной, Червяков, Швецов
МПК: G06F 5/00
Метки: классов, код, кода, остаточных, позиционный, системы
...базисыдля новой СОК, определяемой из соотношений 1 - 2В, Ь 1 (шоа Р);11В 0 (Бой Р 1)В г1 (пюс Рг ) (5)и величикы В 1 и Вг есть постоянныедля конкретно заданной СОК;г - величина ранга числа А.Такии образом, процесс переводачисла из СОК в позиционную системусчисления сводится к сведению числаостатков, которыин представляетсячисло в СОК, к двум остаткам, которые в последующем преобразуются впозиционную систему счисления с помощью метода ортогональных базисов.Аналогично разбиение систеиы оснований СОК может быть произведено ина большее число групп.Предлагаемое устройство работаетследующим образом,В начальный момент времени числоА, представленное остатками 1 г,.д в однопоэнционнои кодено шинаи 11 заносится во входнойрегистр 1....
Преобразователь двоичного кода в двоично-десятичный код
Номер патента: 1153323
Опубликовано: 30.04.1985
Авторы: Гусятин, Какурин, Кирьяков
МПК: G06F 5/00
Метки: двоично-десятичный, двоичного, код, кода
...первой преобразующей секции, и М-я преобразующая секция, аналогичная второй преобразующей секции, причем вторая преобразующая секция содержит элемент ИЛИ, преобразующие секции группы содержат элемент НЕ, а каждая из введенных преобразующихсекций солержит шифратор, выходы которого соединены с установочными входами двоичного счетчика соответствующей преобразующей секции, выход элемента И (-й (1=1(8 -1 преобразующей секции соединен с 1-ми входами шифраторов -х (с 1 с М 1 преобразующих секций, первые входы элементов И 1 с -х Ь =3 М) преобразующих секций соединены с выхо дом генератора импульсов, выход дешифратора нуля М-й преобразующей секции через элемент НЕ соединен с вторым входом элемента И 1 с-й преобразующей секции, с третьим входом 15...
Преобразователь -значного двоичного кода в -значный
Номер патента: 1156057
Опубликовано: 15.05.1985
Авторы: Комлев, Маштак, Орлов, Шостак
Метки: двоичного, значного, значный, кода
...с входом элемента ИЛИ 13 и через элемент ИЛИ 14 - с нулевым входом триггера блокировки 15, Выходы цешифратора 5 соединены через элементы ИЛИ 16 группы с элементами И 17 группы по следующему правилу: вход 18-го элемента И 17 группы соеди 30 нен через 1 -й элемент ИЛИ 16 группы со всеми выходами дешифратора 5, кроме первых ( -1) выходов, Вход 18 последнего элемента И 17 группы (верхнего по чертежу) соединен непосредственно с последним выходом цешифратора 5.Выходы дешифратора 6 соединены через элементы ИЛИ 19 группы с входами элементов И 20 группы по следующему правилу: вход 2 1 элемента И 20 группы соединен через-й элемент ИЛИ 19 группы со всеми выходами деаифратора 6, кроме первых (1-1) выходов, а вход 21 последнего элемента И 20 группы...
Преобразователь двоичного кода в код системы остаточных классов
Номер патента: 1156058
Опубликовано: 15.05.1985
МПК: G06F 5/00
Метки: двоичного, классов, код, кода, остаточных, системы
...значение 0 лежит в пределах2 -Р;а 2" -1.При этом любое число б , имеющее разрядность И , всегда меньше модуля Р ,фек Процесс перевода числа= А 2 + 2 в код системы остаточных Классов описывается формулой+ як,1)пл 1.2 1 Блок 2 умножения осуществляетумножение на константу 2 по модуле РПри подаче сигнала на вход 9.1 46информация входного регистра 1 сдвигается влево на и разрядов.Преобразователь двоичного кодав код системы остаточных классовработает следующим образом. 43В исходном состоянии во входномрегистре 1 записано значение преобразуемого двоичного числа 11 , регист.ры 4 и 5 обнулены, коммутатор 6 подключает к входам блока 2 умножения И Ястарших разрядов входного регистракоммутатор 7 подключает к второйгруппе входов...
Преобразователь последовательного кода в параллельный
Номер патента: 1159164
Опубликовано: 30.05.1985
Автор: Гладков
МПК: H03M 7/00
Метки: кода, параллельный, последовательного
...сигналами канала связи. Для передачи каждого бита необходимо время, равное 4 Т. Информационные байты, разрядность кото 40 рых равна 11, следуют во времени друг за другом через 8 Т, где Т - длитель-ность положительного или отрицательного импульса. При поступлении первого бита 1 информационного байта сигнал с первого входа 16 проходит через элемент 1, устанавливает в состояние триггер 5, при этом сигнал с его инверсного выхода запрещает работу элемента 2 и,50 следовательно, установку триггера 6 в состояние "1", Сигнал с прямого выхода триггера 5 поступает на информационный вход регистра 10 и проходит через элемент 8 ИЛИ. Сигнал с выхода 55 элемента 8 ИЛИ поступает на управляющий вход регистра 10, на счетный вход счетчика 11, на...
Преобразователь параллельного кода в последовательный
Номер патента: 1159165
Опубликовано: 30.05.1985
Авторы: Самчинский, Шаров
МПК: H03M 9/00
Метки: кода, параллельного, последовательный
...3 импульсов, второй генератор 4 импульсов; счетчик 5 импульсов триггер 6, элемент ИЛИ 7, информационные входы 8, ,выход 9 начала фор-р мата, информационный выход 10 преобразователя, выходы 11 числового значения формата кода, выход 2 конца фор" мета, вход 13 обнуления преобразователя. 5Преобразователь работает следующимобразом.Перед началом каждого цикла преобразования на вход 13 обнуления преобразователя необходимо подать им" пульс начальной установки, По этому импульсу в счетчик 5 импульсов долж.но записаться число а, (разрядность регистрасдвига). В качестве счет" чика 5 импульсов применяется реверсивный счетчик, имеющий информационные входы, нв которых предварительно устанавливают число в двоичном пред" ставлении путем подачи на...
Преобразователь кода во временной интервал
Номер патента: 1162050
Опубликовано: 15.06.1985
Авторы: Гаманко, Калиниченко, Клименко, Сироткин
МПК: H03M 1/82
Метки: временной, интервал, кода
...входом третьего элемента Ии первым входом шестого элемента И,второй вход которого подключен квыходу первого элемента И и выходнойшине нониусного преобразования, авыход - к первому входу четвертогоэлемента ИЛИ, второй вход которогосоединен с выходом третьего элемента.И, выход - со счетным входом опорного счетчика, причем первый вход второго элемента ИЛИ соединен с шинойначальной установки, второй вход -с единичным входом второго триггера,выход - с нулевым входом третьеготриггера, единичный вход которогоподключен к второй шине пуска, авыход - к входу нониусного генератора, второму входу второго элемента которого соединен с вторыми входамивторого 5 и пятого 8 элементов И и с управляющим входом нониусного генератора 16, выход нониусного...
Устройство для формирования кода адреса
Номер патента: 1163355
Опубликовано: 23.06.1985
МПК: G11C 8/04
Метки: адреса, кода, формирования
...чертеже приведена схема устройства,Устройство содержит счетчик 1 адреса,первый 2 и второй 3 элементыИ, элемент ИЛИ 4, счетчик 5 записи,дополнительный счетчик 6 адреса, третий элемент И 7, тактовый вход 8,первый 9, второй 1 О и третий 11 управляющие входы, установочный вход12, одну 13 и другую 14 группы адресных входов, на которых формируются старшие и младшие разряды кода адреса соответственно. На выходе 2015 первого элемента И 2 формирует-.,ся сигнал обращения к запоминающему устройству 1,ЗУ) по адресу, установленному на выходах 13 и 14. Счетчики 1 и 5 имеют одинаковый коэффициент пересчета, равный и.Устройство позволяет формироватьтри вида последовательностей адресов обращения к ЗУ: номинальную,прикоторой каждый последующий...
Многоканальный преобразователь кода в напряжение
Номер патента: 1163475
Опубликовано: 23.06.1985
Автор: Шиляев
МПК: H03M 1/66
Метки: кода, многоканальный, напряжение
...и вторым входами блока 2 сравнения. Выходы триггеров 11, 14 и 15через второй элемент ИЛИ 16 соединены с 3 входом триггера 9, выходкоторого соединен с первым АОК 7 свыходом с шиной индикации. Выходытриггеров 11 - 15 являются вторымивыходами АОКи соединены с входами блока 6 коррекции. к -вход31-триггера 9 соединен с шиной25"Сброс",Блок 6 коррекции может быть выполнен, например, на четырех управляемых генераторах тока, два17и 18 ) из которых вырабатывают втекающий ток, а другие ,19 и 20)вытекающий ток, Блок 2 сравнения,может быть выполнен на компараторах 21 и 22, входы которых соединеныс выходом узла 23 вычитания. Накопительные элементы содержат конденсатор и буферный усилитель.На фиг. 2 приняты следующие обозначения: вход 24, 25 -...
Преобразователь двоичного кода в биимпульсный
Номер патента: 1163478
Опубликовано: 23.06.1985
МПК: H03M 5/00
Метки: биимпульсный, двоичного, кода
...сигналы, открывающие элементы 4 и 5 совпадений сдвинуты один относительно другого на длительность тактового импульса, то прямой и инверсный сигналы (которые также можно считать сдвинутыми на длительность тактового импульса) с выхода генератора 1 тактовой частоты проходят на выход преобразователя искажений, За счет задержки инвертора 7 исключается возможность появления нулевого импульса помехи на выходе элемента ИЛИ 6 при сложении сигналов от элементов 4 и 5 совпадения, Если задержка первого элемента 4 совпадения окажется суммарной задержки инвертора 7 и второго элемента 5 совпадения, в качестве инвертора 7 используется инвертирующая линия задержки,Таким образом, предлагаемый преобразователь двоичного кода в биимпульсный...
Преобразователь двоичного кода в р-ичный позиционный код
Номер патента: 1163479
Опубликовано: 23.06.1985
Авторы: Гончаренко, Жабин, Корнейчук, Репко, Тарасенко
МПК: H03M 7/00
Метки: двоичного, код, кода, позиционный, р-ичный
...необходимо выполнить К - 1 = 2 цикла преобразования, Первый цикл будет содержать Ь - 1)ш = - (3 - 1)4 = 8 тактов преобразования, такт коррекции и д ш = 14 = 4 такта сдвига. Второй цикл будет включать Ос - 1) = (3 - 2) 4 = 4 такта преобразования, такт коррекции иш = 2 ф 4 = 8 тактов сдвига.Если осуществляется преобразование в систему с р = 15, то в исходном состоянии преобразуемое двоичное число записано в регистре 1; а в регистре 3 константы установленшдвоичный код величины А = 2 - р/2 = 2 ц- 15/2 = 0,5, т.е. содержимое 5-разрядного регистра 3 константь 1 имеет вид 0000, 1.При преобразовании двоичного числа в систему счисления с основанием р = 7 получаем А = 2-р/2 = = 8 - 7/2 = 4,5, т.е, в регистре 3 константы записано 0100,1. Результат...
Преобразователь двоичного кода в число-импульсный код
Номер патента: 1164692
Опубликовано: 30.06.1985
Автор: Жеребятьев
МПК: G06F 5/00
Метки: двоичного, код, кода, число-импульсный
...регистр 3 порядка, вход 4 порядка, дешифратор 5, группу элементов И 6, группу элементов ИЛИ 7, группу триггеров 8, блоки формирователей импульсов 9 и 10, элемент задержки 11, выход 12 преобразователя, элемент ИЛИ 13, Блоки 9 и 10 предназначены для формирования коротких импульсов от перепада потенциала в соответствующих разрядах счетчика 1 и. триггеров Т 8 - 1 в ,Т-;8 " (2-1) при переходе их.из.нуля в единицу, и. в простейшем случае может быть реализован в виде дифференцирующих цепочек, пропускающих импульсы одной полярнос-З 0lти. Величина задержки элемента 11 выбирается из расчета длительности переходных процессов в элементах 1 (или 8), 9, 10, 6, 7, 13.Преобразователь работает следую щим образом.При нулевом состоянии всех разрядов...
Преобразователь прямого кода фибоначчи в обратный
Номер патента: 1164891
Опубликовано: 30.06.1985
Авторы: Данишин, Сержанов, Соляниченко, Стахов
МПК: H03M 7/00
Метки: кода, обратный, прямого, фибоначчи
...содержит и-разрядный регистр 1, блок 2 приведения р кода Фибоначчи к минимальной форме,5 группу 3 элементов И, распределитель 4 импульсов, группа 5 элементов ИЛИ.Регистр 1 предназначен для приема через элементы ИЛИ группы 5 предварительно преобразованного прямого р кода фибоначчи, подлежащего преобразованию в обратный р код Фибоначчи и выдачи р-прямых и (и-р)-инверсных го р 2 13 9 6. 4 3 2 1 1 1 О.О 0 0.Предварительнопреобразованный,код 0 О 1 1 1 1 1 1 0 рЗ 14 10 7 5 4 3 2 1 1 11 О О О 0 1 0 0 0 0 О ВесаЧисло 17 Предварительно преобразованныйкод числа 17 1 1 1 0 О к 5 Работа предлагаемого устройствапоясняется двумя примерами, в которых прямые р коды Фибоначчи при р 2 и рщЗ преобразуются в обратные Далее предварительно...
Устройство для анализа кода маршрута в цифровой сети связи
Номер патента: 1166130
Опубликовано: 07.07.1985
Автор: Коновалов
МПК: G06F 15/173
Метки: анализа, кода, маршрута, связи, сети, цифровой
...(младшего разряда) регистра 1 кода маршру та. На вторые входы (11 1) первых элементов И группы 8 подается потенциал с (т 11) последних выходов регистра 3 текущего адре. са узла-передатчика, а на второй вход послед; него элемента И группы 8 - потенциал с второго выхода (младшего разряда) регистра 1 кода маршрута. Таким образом, тактовый импульс, пост- пивший на входы элементов И группы 7 или 8, формирует п.разрядный адрес узла, которому был передан пакет из узла-передатчика, чей адрес содержится в регистре 3.Сформированная последовательность им. пульсов через элементы ИЛИ группы 9 запи. сывается в регистр 11 текущего адреса узла-приемника.Второй тактовый импульс, появляется на втором выходе генератора 4, Он выполняет следующие функции:...
Многоканальный преобразователь кода во временной интервал
Номер патента: 1166291
Опубликовано: 07.07.1985
Авторы: Галкин, Жабеев, Карпенко, Королькевич, Кротевич, Подбаронов
МПК: H03M 1/00
Метки: временной, интервал, кода, многоканальный
...при этом счетчик выполнен реверсивным. На чертеже приведена блок-схема предлагаемого преобразователя.Устройство содержит генератор 1 импульсов, распределитель 2 каналов, реверсивный счетчик 3, блок 4 сравнения, запоминающее устройство 5, и (по количеству каналов) элементов И 6,и триггеров 7.Устройство работает следующим образом.В исходном состоянии распределитель 2 каналов, реверсивный счетчик 3 и триггеры 7 находятся в нулевом состоянии. При этом реверсивный счетчик 3 установлен в режим прямого счета, В запоминающее уст 5 10 15 20 25 ЗО ройство 5 по адресам, соответствующим номерам каналов, записываются цифровые коды временных интервалов.По сигналу Пуск тактовые импульсы от генератора 1 поступают на вход распределителя 2 каналов....
Устройство для преобразования кода системы остаточных классов в десятичный код
Номер патента: 1167600
Опубликовано: 15.07.1985
Автор: Хлевной
МПК: G06F 5/00
Метки: десятичный, классов, код, кода, остаточных, преобразования, системы
...группу элементов И и группу элементов НЕ, причем выходы с шестого по девятый шифраторов группы соединены соответственно с информационными входами с первого по четвертый соответствующего блока преобразования параллельного кода в последовательный второй группы, входы синхронизации с первого по четвертый которых соединены с соответствующими выходами распредели. теля импульсов, выходы блоков преобразования параллельного кода в последовательный первой группы соединен с первыми входами соответствующих элементов И группы, выходы которых соединены с соответствующими суммирующими входами счетчика по мо3 1167600дулю, вычитающие входы которого соединены с выходами соответствующихблоков преобразования параллельногокода в последовательный...