Патенты с меткой «кода»
Аналоговый декодер расширенного кода хэмминга
Номер патента: 991607
Опубликовано: 23.01.1983
МПК: H03M 13/51
Метки: аналоговый, декодер, кода, расширенного, хэмминга
...РаЗРЯДа, ЧастЬразрядны: Выходов соевцена с Вторыми входами логичес:(ого блока 5, остаЛЬЦаЯ ЧаСтЬ - С ВТОЬ 3 И тзХОДаМИдОГтОЛц;тСЛЬНОГО ЛОГИЧЕСКОГО бЛОКа б;ВхОдную 113 ну 1 О цсд.жцОстеи, 3 тОмчисле и выход дополнительного разряда 11 .аркер того сдвигового регистра 8, гричем первые установочныевходы разрядов осцозного и аркерного сдв гон 3 х регистров, включаядополнительные разряды, подключенык соответствующим Выходам логических блоков 5 и 6; сдвиговый регистр12 памяти надежностей, информационный вход которого соединен с подвижным входом второго переклютатептя 13,первый неподвижный контакт котоеогоподключен к выходу дополнительногоразряда 14 сдвигового регистра 12памяти надежностей, причем вход дополнительного разряда 14 соединен...
Преобразователь двоичного кода угла в двоично-десятичный код градусов
Номер патента: 993243
Опубликовано: 30.01.1983
МПК: G06F 5/02
Метки: градусов, двоично-десятичный, двоичного, код, кода, угла
...в минус импульса И 14 переполнения в плюс поступление ТИ 11 запрещается, а в счетчике8 находится искоюаай .кодПри переполнении счетчика 1 вминус происходит отработка преобразователем.лишнего такта преобразования, коррекция которого производитсяпредварительно по И 19.Из описанного выше следует, чтодлительность цикла преобразования.может быть определена выражениемТаЪ Яф (4)Дительность цикла преобразованияпрототипа определяется выражениемФ %%иТпр -ф" 1 (6)Сравнивая (4) и (5), получаемоценкуи мт,е, для щт .- = з=Ъю. О)Таким образом, предлагаемое устройство обладает более высоким бйстродействием.формула изобретения501. Преобразователь двоичного кодаугла в двоично-десятичный код градусов, содержащий двоичный счетчик,счетчик коррекции,...
Преобразователь двоичного кода в двоично-десятичный
Номер патента: 993244
Опубликовано: 30.01.1983
Автор: Кулешов
МПК: G06F 5/02
Метки: двоично-десятичный, двоичного, кода
...кода находятся в нулевом состоянии, то на выходе 4 распре-делителя 3 импульсов появляется сигнал опроса следующих, например, четырех разрядов 2-2 щ двоичного кода. Если хотя быодин из опрашиваемых разрядов 2 -2 двоичного кода находится н единичном состоянии, то сигнал появляется на выходе распределителя импульсов и поступает на вход блока 11 формирователя последовательности импульсов и на вход н блока 16 управления.Тактовые импульсы с выхода Ъ распределителя импульсов поступает на нход Ъ формирователя 11 последовательности импульсов и далее на счетный вход счетчика 78 (фиг. 4 ) и на первые входы элементов И 85- И 89 группы, с помощью которых выделяются все пять состояний счетчика 78. Тактовые.импульсы с выходов элементов И 85-89...
Преобразователь последовательного двоичного кода в число импульсный код
Номер патента: 993245
Опубликовано: 30.01.1983
Авторы: Гродецкий, Титов, Ульев
МПК: G06F 5/04
Метки: двоичного, импульсный, код, кода, последовательного, число
...работы все элементыпреобраэоватеЛя приводятся в исходное состояние (соответствующие цепина чертеже не показаны). Затемна информационный вход 2 начинаетподаваться преобразуемый код, начиная со старшего разряда, а на тактовий вход 1 - сопровождающие тактовые импульсы. По переднему фронтутактового импульса происходит сдвигкода, содержащегося в сдвиговомрегистре 3, а по заднему - запись 35кода с выхода регистра 3 в двоичныйсчетчик 4. Задний фронт тактовогоимпульса также поступает на первыйвход запуска генератора 5. Запуск .происходит в том случае если в дан Оный момент на информационном входе,соединенном с вторым входом запускагенератора 5, присутствует уровень,соответствующий логической ф 1 ф,т.е. в текущем разряде...
Устройство для выделения последнего значащего разряда из последовательного кода
Номер патента: 993263
Опубликовано: 30.01.1983
Автор: Боюн
Метки: выделения, значащего, кода, последнего, последовательного, разряда
...15, триггер 16, элемент И 17..Устройство работает следующим обра 30 зом.С приходом сигнала на вход 8 содержимое регистра начальных значений через узел 13 по выходу 10 блока 6 заносится в счетчик 1. Кроме того, в бло- З ке 6 устанавливается в единичное состоякие триггер 16, который через элемент И 17 разрешает прохождение тактовых импульсов на вход счетчика 15 и по выходу 1 1 блока на счетный вход счетчика 1 . Синхронно е поступлением тактовыхимпульсов на счетный вход счетчика 1 осуществляется подача разрядов последовательного кода на вход 5. При этом в счетчике 1 подсчитывается номер посту- ф 5 пившего разряда, а каждая единица в последовательном коде по входу 6 открывает блок 2 элементов И и. осуществляет передачу содержимого...
Устройство преобразования кода в постоянный сигнал
Номер патента: 995310
Опубликовано: 07.02.1983
МПК: H03K 13/02
Метки: кода, постоянный, преобразования, сигнал
...синхровход С триггера 4, К- и -входы которого соединены с выходами Р перепблнения соответственно счетчиков 2 и 3, а выход триггера 4 - с управля ющим входом переключателя 5, один вход которого связан с выходом источника 6, а другой соединен с общей шиной устройства. Выход переключателя 5 соединен с входом Фильтра 7, выход 50 которого является выходом 10 устройства,Устройство работает следующим образом.55По сигналу ПУСК , поступающему на вход И счетчика 2 и вход В счетчика 3, преобразуемый и-разрядный код йх присутствующий в данный момент на входах 9 переписывается в счетчикеФ60 2, а в счетчике 3 обнуляется. После окончания сигнала ПУСК передний фронт первого же ймпульса с генератора 1, поступающего на вычитающие входы счетчиков,...
Преобразователь кода во временной интервал
Номер патента: 995320
Опубликовано: 07.02.1983
МПК: H03K 13/20
Метки: временной, интервал, кода
...связан со счетным входом счетчика 8 импульсов и через элемент 18задержки с первым входом элемента 11сравнения. Выход элемента И-ИЛИ 5через элемент 4 задержки также связан с первым входом триггера 12 ивторым входом распределителя 3.На вход счетчика 8 импульсов пошине 20 поступает обратный код старших разрядов, а по шине 23 на вторыевходы элемента сравнения - прямойкод мпадших разрядов, Выходы старшихразрядов счетчика 8 импульсов подключены через элемент И 9 к первому входу триггера 10, выходами связанного с третьим входом элемента 11сравнения,четвертые входы которогоподключены к выходу мпадших разрядов счетчика 8 импульсов.Выход элемента 11 сравнения подключен к третьему входу элементаИ-ИЛИ 17, к первым входам элементаИ 13 и счетчика 7,...
Дешифратор время-импульсного кода
Номер патента: 995323
Опубликовано: 07.02.1983
Авторы: Асатуров, Гареев, Голик, Шабалин
МПК: H03K 13/24
Метки: время-импульсного, дешифратор, кода
...подключена квходам соответствующих элементовИЛИ 13 группы, выходы которых подключены к входам элемента И 14, управляющие входы селектора 10 подключены к управляющим щинам 15 и 16,а выход - к второму входу элементаИ 11, выход которого соединен с информационным входом сдвигового регистра 17, каждая группа выходовкоторого подключена к входам соответствующих элементов ИЛИ 18 группы,выходы которых подключены к входамэлемента И 19, выход которого сое-. фОдинен с вторым входом элемента ИЛИ 7,остальные входы которого подключенык выходам элементов И 20 группы,первые входы которых соединены свыходом элемента И 14, а другие вхо ды - с выходами соответствующих элементов ИЛИ 18 группы . Дешифратор время-импульсного кода работает следующим...
Устройство для определения экстремального кода
Номер патента: 997028
Опубликовано: 15.02.1983
Авторы: Баженов, Левашов, Титов
МПК: G06F 7/04
Метки: кода, экстремального
...И 4, Следовательно, на выходах элементов И-НЕ 5, где 31 устанавливаются сигналы логической единицы, которые поступают на вход установки соответствующих регистров 1 и на соответствующие им входы разрядов регистра 9, устанавливая их в нулевое состояние, на выходе элемента 5; имеется сигнал логического нуля. Одновременно сигнал логической единицы с выхода элемента ИЛИ-НЕ 7 устанавливает второй разряд регистра б в единичное состояние, а сигнал логического нуля с выхода элемента ИЛИ-НЕ 8 не изменяет состояние первого разряда регистра б. Если во всех (и)-х разрядах регистров 1 также содержится код О, то с выходов элементов И 4 сигнал логического нуля поступает на соответствующие входы элемента ИЛИ-НЕ 8, с выхода которого сигнал логической...
Устройство для контроля параллельного двоичного кода на четность
Номер патента: 997038
Опубликовано: 15.02.1983
МПК: G06F 11/10
Метки: двоичного, кода, параллельного, четность
...ко вторым входам элементов И 3 и 6, первые входы которых соединены с синхронизирующим входом 13 устройства, а выходы соответственно с синхрониэирующими входами триггеров 2 и 5.Установочный вход 14, имеющийпотенциал логического О, соединен сустановочными входами триггера 2 идополнительного триггера 5 стараегоразряда 14 регистра.Выход -элемента ИЛИ 4 предыдущегоразряда соединен с установочным входом триггера 2 последующего разряда.Выход элемента ИЛИ 4 младшего разряда р1 соединен со вторым входом первогоэлемента И 8. Выход дополнительного.элемента ИЛИ 7 предыдущего разряда соединен с установочным входом дополнительного триггера 5 последующегоразряда Выход дополнительного элемента ИЛИ 7 младшего разряда соединен с третьим...
Преобразователь отраженного двоичного кода в позиционный двоичный код и обратно
Номер патента: 999039
Опубликовано: 23.02.1983
МПК: G06F 5/02
Метки: двоичного, двоичный, код, кода, обратно, отраженного, позиционный
...двенадцати)в позиционный двоичный код, При поступлении.исходного кода 1010 в стар-.шем и во втором разрядах регистра.1 .триггеры 2 установятся в единичноесостояние, и в регистре будет записаиисходный вал. Единичный потенциал,поступивший на вход старшего разряда,вызовет появление на выходе элементаИ 3 единичного потенциала, который,поступив на другой вход полусумматора б второго разряда, приведет к еесрабатыванию, так как на первом еевходе присутствует нулевой потенциалсо входа М, Полусумматор 6 первогоразряда не срабатывает, так как цаего входах присутствует четное числоединиц, Через время й,после подачиисходного кода на стробирующий вход8 подается нулевой поетнциал, закрывающий элементы, И 4 по первому входу.Единичный потенциал с...
Устройство для контроля параллельного двоичного кода на четность
Номер патента: 999057
Опубликовано: 23.02.1983
Авторы: Матвиенко, Мельников, Тимонькин, Ткаченко, Харченко
МПК: G06F 11/10
Метки: двоичного, кода, параллельного, четность
...регистра и остаетсядо тех пор, пока не будет проверенвесь код. Это позволяет подавать всхему тактовые импульсы, управлятьсчетчиком через одновибратор 18, который срабатывает при отсутствиисигнала на управляющем входе, и вы-,дачей конечного результата через одновибратор 20 и элементы И 8 и . По окончании проверки 1-го кодана выходе элемента ИЛИ 22 появляетсянулевой сигнал и одновибратор 20вырабатывает импульсы, по которымсчетчик 1:5 переводится в первое сос-.7 999057 8тояние и код из канала поступает на пает на входы регистра 1 черезгруп-,регистр кода. Элемент НЕ 17 предназ- пу элементов И 11 и записываетсяначен для того, чтобы при отсутствии в нем,информации в регистре 1 исключить Пусть, например, в регистр 13 зазапись информации в...
Преобразователь кода
Номер патента: 999134
Опубликовано: 23.02.1983
Автор: Пашков
МПК: H03B 19/00
Метки: кода
...(ДПКД), переключатели 8 - 10.Преобразователь кода работаетследующим образом.. При поступлении с блока 1 упранления импульса записи запрещаетсяпрохождение счетных импульсов черезблоки 2 и 3 запрета на нходы счетчиков 4 и 5, при этом однонременно производится установка в ноль счетчике5, ДПКД 7, запись преобразуемогочисла н параллельном коде в счетчик4 и запись коэффициента .деления впараллельном коде в датчик б (фиг.2 а,,35По окончании импульса записисчетчики 4 и 5, ДПКД 7 переводятся в режим счета, запрет с блоков 2 и 3 снимается и счетчики 4 и 5 начинают одновременно считать входные импуль сы в течение интервала счета .(Фиг.23, 0). При этом,на.вход ДПКД 7 поступают импульсы с одного из триггеров счетчика 4 (или 5), например, с...
Лентопротяжный механизм перфоратора неравномерного кода
Номер патента: 999173
Опубликовано: 23.02.1983
Авторы: Мазлумян, Мишухин, Хачатуров
МПК: H04L 13/06
Метки: кода, лентопротяжный, механизм, неравномерного, перфоратора
...одним плечом трехплечего рычага, на втором плече которого закреплена тран спортируюшая собачка, а третье плечо связано с возвратной линейкой.На чертеже приведена схема конструкции устройства,Лентопротяжноб устройство перфорато ф ра неравномерного кода состоит из зубчатого барабана 1 с жестко укрепленным на нем поворотным рычагом 2, клавишного рычага с рейкой 3, трехплечего рычага 4, на одном плече которого закрепле 15 на транспортирующая собачка 5, фикса- торной собачки 6, служащей для фиксации храпс"вика 8, возвратной линейки 7 для связи с приводом аппарата, звездочки 9, служащей для протяжки носителя . 20 информации, оси 10, на которой закреплены храповик 8 и звездочка 9, кронштейна 11.Устройство работает следующим образом, 25При...
Преобразователь числоимпульсного кода в двоичный
Номер патента: 1001078
Опубликовано: 28.02.1983
Авторы: Батов, Белохвостиков, Петров, Тощева
МПК: G06F 5/02
Метки: двоичный, кода, числоимпульсного
...причем каждый 1-й счетчик Джойсона содержит 2" " разрядов (1=1, , и).На чертеже представлена блок-схема преобразователя число-импульсного кода в двоичный.Формула изобретения 526И36 Источники информации,принятые во внимание при экспертизе1. Тарабрин Б.В, и др. Справочникпо интегральным микросхемам. й.,(прототип).100 рядов соединены с выходами 8-12 раэря. дов преобразоба 1 еля, на которых формируется параллельное значение двоичного кода.Работа преобразователя осуществля ется следующим образом.При подаче на вход 7 последовательности сигналов (импульсов), число которых равно Х, каждый иэ счетчиков Джонсона 2-6 осуществляет их прием и 6 пересчет в коде Джонсона (в соответствии с числом разрядов в каждом счетчике). В результате...
Преобразователь двоичного кода в код системы остаточных классов
Номер патента: 1001079
Опубликовано: 28.02.1983
Авторы: Болтков, Хлевной, Червяков
МПК: G06F 5/02
Метки: двоичного, классов, код, кода, остаточных, системы
...блока умножения и в этом состоянии останется до конца преобразования. При этом содержимое первого такта преобразования через коммутаторы 6 и 7 поступает на блок 2 умножения, результат умножения суммируется сумматором 3 по модулю Р со значением ( к-я -1)-го разряда преобразуемого числа Х, По окончании переходных процессов управляющий сигнал, поданный по входу 11, разрешает запись результата операции в дополнительный регистр 5. Таким образом, во втором такте выполняются операции Х=(Х 2.еО 4 Р+А к +)иод.Р,В третьем также осуществляетсясдвиг содержимого входного регистра1 на один разряд влево, коммутатор6 подключает выходы дополнительногорегистра 5 к второй группе входомкоммутатора 7, результат второготакта умножается блоком 2...
Преобразователь кода в угол поворота вала
Номер патента: 1001141
Опубликовано: 28.02.1983
Авторы: Андрианов, Куницкий, Урецкий
МПК: G08C 11/00
Метки: вала, кода, поворота, угол
...3 на адресные входы ПЗУ 5 и б.Дешифратор 2 знака представляетсобой стандартный двоичный дешифратор двухразрядного кода (Функционирующий согласно таблице 1), выходныесигналы которого осуществляют управление знаковыми разрядами ПКН 7 и 8,Т а б л и ц а 1 Код регистра 5 йп %о ПЗУ 5 и б представляют собой два идентичных постоянных запоминающих устройства (ПЗУ), содержимое каждой и -разрядной ячейки которых представляетсобой значение синуса кода адресаэтой ячейки в пределах от 0 до 1,Такие блоки памяти могут быть изготовлены потребителем на базе программируемых ЗУ, например серий556 РТ, 573 РФ, а также выпускаютсясерийно, запрограммированные на заводе-изготовителе, например ИМС505 РБЗ 00680071,С преобразователя кодов 3 на адресный вход ПЗУ 5...
Преобразователь кода в угол поворота вала
Номер патента: 1001142
Опубликовано: 28.02.1983
Авторы: Аксененко, Барменков, Васильев, Дорофеев, Червочкин
МПК: G08C 11/00
Метки: вала, кода, поворота, угол
...10 15 20 25 356 вращателя 4 через компаратор 16 подключен к сигнальному входу второго коммутатора 15, выходы которого подключены к входам второго триггера 17, выход второго триггера 17 подключен к управляющему входу первого коммутатора 12, выход которого подключен к другому входу фазового детектора 5.Преобразователь работает следующим образом.На входы 8 преобразователя поступает код, который надо преобразовать в угол поворота, а на вход 10 поступает код, соответствующий угловому положению элемента, ограничивающего перемещение. Импульсы с генератора 1 делятся по частоте на 2 в делителе 2, Из,опорногоисигнала делителя 2 формирователь 3 вырабатывает синусоидальное напряжение для питания фазонращателя 4, выходное напряжение которого смещено...
Многоканальный преобразователь кода во временной интервал
Номер патента: 1001449
Опубликовано: 28.02.1983
Авторы: Айдемиров, Кондаков, Омаров, Темирханов
МПК: H03K 3/64
Метки: временной, интервал, кода, многоканальный
...счетчика 2 поступают импульсы с генератора 1 и наего выходе последовательно устанавливаются двоичные комбинации от 0000до 1001, ПЛМ 3 обрабатывает на первом, пятом, восьмом, девятом и нулевом импульсах ПЛМ 3 представляет 449 4собой систему многовходовых элементов И-ИЛИ, выполненную на одном кристалле методами интегральной технологии (выпускается промышленностью серийно). Ее программирование производится в процессе изготовления в заводских условиях по таблицам предоставляемым заказчиком. Логическая схема ПЛМ 3 для рассматриваемого примера приведена на фиг, 3.В исходном состоянии регистр 4 обнулен, а счетчик 2 установлен в единичное состояние. Фронтом нулевого импульса генератора 1 счетчик 2 устанавливается в нулевое состояние, т.е. на...
Преобразователь двоичного кода во временной интервал
Номер патента: 1001460
Опубликовано: 28.02.1983
Авторы: Волонкин, Гордюшкин, Орлова
МПК: H03K 13/03
Метки: временной, двоичного, интервал, кода
...эталонной частоты (фиг.2, г).Импульсы заполнения с выхода кольцевого регистра (фиг.2, д) поступаютна вход счетчика 5. После прохождения М-го импульса с кольцевого регистра все триггеры счетчика 5 устанавливаются в состояние "1", при этомблок б сравнения формирует сигнал,фиг,2, е ), поступающий на вход элемента 7 совпадения. На второй входэлемента 7 совпадения подаются импульсы с кольцевого регистра 3, Вмомент совпадения этих сигналов по- З 0является импульс с выхода элемента7 (фиг 2, ж), триггер 8 устанавливается в единичное состояние (фиг.2,з)и разрешает прохождение на выход устройства через элемент 9 совпадения 35следующего ( М + 1) импульса с кольцевого регистра в качестве импульсаконца временного интервала (фиг,2,и).Этот же импульс...
Датчик кода морзе
Номер патента: 1001496
Опубликовано: 28.02.1983
Авторы: Гендельман, Катин, Михайлов, Пенязь, Семенов
МПК: H04L 15/04
...импульсов формирователя 4кода через элемент 20 запрета навход элемента ИЛИ 21 блока синхрониза,ции, Одновременно на втором элементе И 19 происходит совпадение сигналов, поступающих с выхода управленияформирователя 4 кода на второй входблока 16 синхронизации и с прямоговыхода первого триггера 14 на первыйвход блока 16 синхронизации, Сигналлогическая единица с выхода второгоэлемента И 19 прикладывается к второ.му входу первого элемента И 18, разрешая прохождение импульсов генератора 17 импульсов через первый элемент И 18 и через элемент ИЛИ 21 навход продвижения регистра 3 сдвигадля его полного освобождения. 1001 45 3проходят через элемент 20 запрета и через элемент ИЛИ 21 блока 16 синхронизации на вход продвижения регистра 3 сдвига,...
Двоично-весовая матрица для преобразователей кода в напряжение
Номер патента: 1003121
Опубликовано: 07.03.1983
Автор: Виноградов
МПК: G08C 9/00
Метки: двоично-весовая, кода, матрица, напряжение, преобразователей
...подключен к другому входу суммирующего усилителя 5. Двоичновесовые матрицы 3 и 6 состоят из токоограничивающих элементов 8, соединенных параллельно через ключи 9 с входом и выходом этих матриц. Ключи 9 состоят из переключающих элементов 10, подключенных в старших разрядах к повторителям 11. Выходы прямого и дополнительного кодов формирователя 12 подключены к управляющим входам ключей 9 двоично-весовой матрицы 3 и б соответственно. Входы и выходы двоично-весовых матриц 3 и 6 подключены к одним и другим входам ключей 9 старших разрядов этих мат,риц еТокоограничиваюшие элементы могут быть выполнены в виде резисторов.Устройство работае". следующим образом.На выходе датчика 1 формируются сигналы, промодулированные по амплитуде в функции...
Регистр сдвига единичного кода
Номер патента: 1003146
Опубликовано: 07.03.1983
Автор: Крехов
МПК: G11C 19/00
Метки: единичного, кода, регистр, сдвига
...соединены соответственно с вторыми входами элементов 2, 5, 8 И-НЕи соединены соответственно с вторымпвходами элементов 1, 4, 7 И-НЕ, третьи входы которых соединены соответственно с шиной 12, с выходами элементов 2, 5 И-НЕ и соединены соответственно с вторыми входами элементов 3, 6, Я И-НЕ, третьи входы которых соединены с виной 11 сброса, выходы элементов 2, 5 И-НЕ соериненысоответственно с четвертыми входамиэлементов 4, 7 И-НЕ.Элементы 2. 3 И-НЕ, 5, б И-НЕ и8, 9 К-НЕ составляют РВ-триггеры, вн 46 4ходы элементов 2,5,8 И-НЕ являются пря.мыми выходами триггеров,а выходы элементов 3, 6, 9 И-НЕ являются инверсными выходами триггеров.Устройство работает следующим образом.При подаче отрицательного импульса по шине 11 на выходах элементов2,...
Преобразователь биполярного кода в однополярный
Номер патента: 1003334
Опубликовано: 07.03.1983
Авторы: Гайворонский, Самойлов, Тяжкун
МПК: H03K 5/00
Метки: биполярного, кода, однополярный
...содержит первый и втот рой дифференциальные усилители на транзисторах 1 и 2, 3 и 4 соответственно, ключевые элементы на транзисторах 5 и б, элементы ИЛИ на транзисторах 7 и 8, выходной усилитель на транзисторах 9 и 10, делители напряжения на резисторах 11-18, фильтрующие конденсаторы 19 и 20, резисторы 21-35.Устройство работает следующим образом.При дифференциальном напряжении между первым и вторым входом по модулю меньше пороговой величины, задаваемой резисторами 21, 12 и 31, 17 соответственно в первом и втором дифференциальных усилителях, транзисторы 1 и 4 открыты, транзисторы 3, 2, б и 5 закрыты, на информационном выходе и выходе синхронизации будут низкие уровни напряжения, так как транзисторы 10 и 8 будут открыты и насыщены....
Однотактный кольцевой счетчик единичного кода
Номер патента: 1003359
Опубликовано: 07.03.1983
Автор: Крехов
МПК: H03K 23/02
Метки: единичного, кода, кольцевой, однотактный, счетчик
...соответственно с первымивходами элементов И - НЕ 1 - 1 - 1 - 3, выходыкоторых соединены соответственно с первымивходами элементов И - НЕ 3 - 1 - 3 - 3, выходы которых соединены соответственно спервыми входами элементов И - НЕ 5 - 15 - 3, выходы которых соединены соответствен.но с первыми входами элементов И - НЕ 6 - 1 -6 - 3, выходы которых соединены соответствен 59 4но с вторыми входами элементов И - НЕ 5 - 1 - 5 - 3 и соединены соответственно с вторыми входами элементов И - НЕ 1 - 1 - 1 - 3, третьи входы которых соединены соответственно с вторыми входами элементов И - НЕ 3 - 1 - 3-3, соединены соответственно с первыми входами элементов И - НЕ 4 - 1 - 4 - 3 и сое. динены с входной шиной 7, выходы элемен. тов И - НЕ 2 - 1 - 2 - 3...
Преобразователь двоично-десятичного кода в семисегментный код
Номер патента: 1005025
Опубликовано: 15.03.1983
Авторы: Абакумова, Дерновой, Ковшов, Пурцеладзе, Эбралидзе
МПК: G06F 5/00
Метки: двоично-десятичного, код, кода, семисегментный
...аналитическом выражении для сегмента а будет шесть членов СНДФ, если составить его для индицируеьнх состояний, и всего четыре, если составить его для неиндицируеьых состояний,Исключение составляет сегмент Е, . 60у которого неиндицируемых состоянийшесть, а индицируемых - четыре. Упростить выраженйе для сегмента Г позволяет то обстоятельство, что длявсех его неиндицируеьых состояний, 65 1 1 1 0 0 1 1 1 1 О 1 1 1 1 1 0 1 1 1 1 1 0 0 0 1 1 О 1 0 1 0 1 1 1 0 О 1 1.выхода позволяет построить шифраторна элементах ИСКЛЮЧАЮЩЕЕ ИЛИ, имею,щих самостоятельное конструктивноеоформление в распространенных сериях ИС, что позволяет сократить число.элементов шифратора, так .как отпадает необходимость в .дополнительноминвертировании выходных сигналов...
Преобразователь двоично-десятичного кода в двоичный
Номер патента: 1005027
Опубликовано: 15.03.1983
МПК: G06F 5/02
Метки: двоично-десятичного, двоичный, кода
...многоуровневым переносом. На вхо ды 4 и 5 сумматора 3 подаются уровни логического нуля и логической единицы соответственно.Преобразователь разряда десятков в двоичный код фиг. 2) содержит элементы И 6-15 и элементы ИЛИ 16-19, объединенные в элеМенты И-ИЛИ.Преобразователь разряда сотен в двоичный код фиг. 3) содержит элементы И 20-32 и элементы ИЛИ 33-37, также объединенные в элементы И-ИЛЙ.Разряд сумматорафиг. 4) содержит мультиплексеры 38-40, формующие значение разрядной суммы, сигнала пе . реноса в соседний старший разряд и сигчала переноса в следующий разряд.Работа преобразователя двоично-десятичного числа и двоичнь 1 й основана на позиционном представлении десятичного числаао 10 + а 10 +ап 10Это число по весам десятичного числа...
Способ преобразования кода в постоянный сигнал
Номер патента: 1005296
Опубликовано: 15.03.1983
МПК: H03K 13/02
Метки: кода, постоянный, преобразования, сигнал
...ШИС и их суммирование, причем . ,тей ШИС, сдвинутых на Т/щ, Одновреимпульсы в каждой из последователь- ,минно, по этому же сигналу, форминостей сдвинуты на величину ТЭмот- . -рователь 4 на основе анализа преобносительно импульсов другой по:ледо д,разуемаго кода М 1 вырабатывает щ-вательности, втечение первогопериодФ импульсов раэличной длительности,следования. первой широтно-импульсной Затем импульсные сигнагь с выходов.последовательности смомента егоначала , обоих формирователей поканально сумодновременно формируютщдополнитель- мируются в. логическом сумматоре .ных импульсных сигналов и суммируют щ Восстановленные таким образом наих с сигналами соответствующих им- первом интервале Т последовательноспульсных...
Устройство декодирования сверточного кода
Номер патента: 1005322
Опубликовано: 15.03.1983
Авторы: Антонов, Бритвин, Колесник, Кудряшов, Парр, Сопов
МПК: H03M 13/23, H04L 17/30
Метки: декодирования, кода, сверточного
...подсоединены черезвторой элемент ИЛИ 11 к выходам бло5 . 10053ков сравнения 3-1 - 3-2 обоих каналов обработки, подключены к компаратору 12, выход которого является выходом устройства,а также кодеры 13-113-2, подключенные к входам блокавычисления метрик ветвей 1, счетчикиадресов считывания 14 и адресов записи 15, подключенные к адресным входам блоков памяти метрик 8 и памятипутей 9 1 ОУстройство работает следующим образом,На входы блока вычисления метрикветвей 1, являющимися входами устройства, поступают с кввнтователя триадами девять или шесть символов, соответственно для скоростей кода 1/3и 1/2, На вторые входы блока поступают двоичные триады с кодеров 13-113-2, представляющие собой значенияветвей решетчатых диаграмм, задаваемые...
Преобразователь кода во временной интервал
Номер патента: 1007054
Опубликовано: 23.03.1983
Автор: Чистяков
МПК: G01S 7/40
Метки: временной, интервал, кода
...исходном состоянии преобразователя кода во временной интервал триг гер 2 находится в нулевом состоянии,которому соответствует низкий уровень напряжения на его первом выходе и высокий уровень напряжения наего втором выходе. Низкий уровень 3) напряжения в дальнейшем соответствует нулевому уровню, а высокийединичному уровню. Низкий уровеньнапряжения с первого выхода триггера 2 поступает на второй информа ционный вход триггера 5 задержки,а высокий уровень напряжения со второго выхода триггера 5 задержкипоступает на второй вход временного дискриминатора 8, выполненного,например, на логическом элементеИЛИ-НЕ. Низкий нулевой уровень напряжения.записывается в триггер 5задержки счетными импульсами генератора 1, поступающими через инвертор 3...