Патенты с меткой «кода»
Преобразователь параллельного кода в последовательный
Номер патента: 1644390
Опубликовано: 23.04.1991
Авторы: Андриенко, Куванов, Ручко
МПК: H03M 9/00
Метки: кода, параллельного, последовательный
...первого регистра 11, одновременно стробируя выходной сигнал выходного мультиплексора 2 на элементе И 3 и просчитываясь на входном счетчике 7. Последний импульс пачки появляется на выходе "Перенос" входного счетчика 7 и по заднему фронту модифицирует состояние первого управляющего счетчика 8, что приводит к открыванию второго элемента И 5 из группы (И+1) элементов И.Вторая пачка импульсов будет поступать на сдвиговый вход второго сдвигового регистра 1 и осуществ 2лять его сдвиг, одновременно стробируя выдвигаемую информацию на элементе И 3. Поспеднйй импульс пачки модифицирует первый управляющий счетчик 8, открывая вход следующего элемента И из группы И+1 элементов И, При поступлении следующей пачки импульсов процесс повторяется, Таким...
“генератор последовательности весов кода “золотой” пропорции”
Номер патента: 1645948
Опубликовано: 30.04.1991
Авторы: Бочков, Козлюк, Сохнич
МПК: G06F 1/02
Метки: весов, генератор, золотой, кода, последовательности, пропорции
...кодов повторяют своезначение и равню "0",Генератор работает следующим образом.В исходнои состояжи в регистре 1сджга записан нулевой код и на входе установлен уровень логической"1", С приходом сигнала по входу 6,поступающего на вход управлениямультиплексора 3, код 1 0 0 0 00,сформированный на выходах элеиентовИСКЛИЧАЮЦЕЕ ИЛИ 2, присутствующийна втором информационном входемультиплексора 3, поступает на выход 4 генератора, Затем с приходомсигнала по входу 5, поступающего навход разрещежя сджга регистрана его нюходах сформируется новюйкод 1 1 0 00, который с приходомсигнала по входу 6 поступает на нюход 4 генератора,Дапьнейщая работа генератора происходит аналогично и иллюстрируетсятабп.2 дпя четной максимальной разрядности Н...
Преобразователь двоично-десятичного кода в двоичный редчина
Номер патента: 1646057
Опубликовано: 30.04.1991
Автор: Редчин
МПК: H03M 7/12
Метки: двоично-десятичного, двоичный, кода, редчина
...при аппаратном расширении диапазона преобразователя. В таблице(Фиг, 4) и на схеме (Фиг, 2) данысоединения именно в этом порядке.ля конкретной разрядности преобразователя отдельные сумматоры могутсодержать избыточные элементы, которые при построении таких преобразователей могут быть удалены, не выходяза рамки изобретения, Так, в преобразователе до 100000, показанном наФиг 2, старшие разряды сумматороввсех ярусов, кроме сумматора 1-гояруса, могут быть исключены, В этомслучае выход переноса старшего разряда сумматора К-го яруса должен бытьсоединен с первым входом следующего старшего разряда сумматора (К)-гояруса.Предлагаемый преобразователь работает следующим образом.На входы 1 параллельным кодом подаются тетрады входного...
Устройство для контроля последовательного кода
Номер патента: 1647572
Опубликовано: 07.05.1991
МПК: G06F 11/10
Метки: кода, последовательного
...а счетчики 2 и 8 в состояние "0". На вход 14 контрольного разряда устройства поступаетсигнал свертки по модулю два, которыйсохраняет свое значение на время выдачи слова,Последовательность импульсов информационного сообщения поступает насчетный вход триггера 1, причем,если количество импульсов в словечетное, то триггер устанавливаетсяв состояние "1", если. нечетное - тов состояние "Оп. По окончании каждого слова на счетный вход счетчика 2поступает стробирующий сигнал. Такимобразом, счетчик 2 подсчитывает количество слов в сообщении, Сигнал окончания слова с тактового входа3устройства поступает также черезэлемент НЕ 9 иа вход элемента И 6.На сумматоре 5 по модулю два происходит сравнение состояния входа 14контрольного разряда устройства...
Преобразователь кода в период повторения импульсов
Номер патента: 1647903
Опубликовано: 07.05.1991
Авторы: Басий, Лавров, Сташкив
МПК: H03M 1/82
Метки: импульсов, кода, период, повторения
...единичный уровень. Состояние выхода элемента ИЛИ-НЕ 4 не меняется. Единичные уровни входов . элемента И 7 вызывают его срабатывание, в результате. чего на его выходе появляется сигнал, разрешающий блоку 3 записать код числа с шины 11 в счетчик 1. При этом записанный код определяет длительность импульса в периоде колебаний на выходной шине 14; Далее аналогично предыдущему циклу счетчик 1 начинает последовательновычитать единицы из занесенного в негокода. числа,При коде, равном единице, на первом единичном выходе вычитающего счетчика 1 устанавливается единичный уровень и очередной импульс проходит через открытые элементы И 5 и 8 на выходную шину 15, а задним фронтом. этого импульса счетчик 1 и триггер 13 устанавливаются в нулевое...
Устройство для преобразования униполярного кода в биполярный
Номер патента: 1647905
Опубликовано: 07.05.1991
МПК: H03M 5/18
Метки: биполярный, кода, преобразования, униполярного
...на выход 15 устройства (фиг. 2 г, моменты Т 1, ТЗ), т,е. . единичный импульс, поступающий на вход 12 устройства, формирует импульс положи тельной полярности на выходе 14 и импульс отрицательной полярности на выходе 15 устройства.При подаче на вход 13 устройства единичного.импульса (фиг. 26, момент Т 5), он 55 поступает На вход преобразователя 4 уровня и на управляющий вход ключа 5, С выхода преобразователя 4 импульс, преобразованный до заданного уровня, поступает через резистор 7 на базу транзистора 10, С эмиттера транзистора 10 усиленный по мощности импульс поступает на выход 15 устройства (фиг. 2 г, момент Т 5), Одновременно с выхода ключа 5 импульс отрицательной полярности поступает через диод 9 на выход 14(фиг,2 в, моментТ 5),т.е....
Преобразователь параллельного унитарного кода в дифференциально-разностный код
Номер патента: 1647907
Опубликовано: 07.05.1991
Авторы: Ильин, Лукоянов, Музыченко
МПК: H03M 7/12
Метки: дифференциально-разностный, код, кода, параллельного, унитарного
...преобразователях с непосредственным считыванием в качестве кодирующего логического устройства. При этом 1-й вход преобразователя соединяется , с выходом 1-го аналогового компаратора напряжений, первый вход которого соединен с информационным входом аналого-цифрового преобразователя. а выход - с 1-м выходом цепочки последовательно соединенных прецизионных резисторов, формирующих напряжение смещения. Ф о рмул а изобретен и я Преобразователь параллельного унитарного кода в дифференциально-разностный код, о тл ич а ю щи йс я тем,что он содержит с первого по двадцать третий элементы запрета и с первого по седьмой элементы ИЛИ, выходы которых являются выходами преобразователя, с первого по четвертый входы которого соединены соответственно с...
Преобразователь двоично-к-ичного кода в двоичный код
Номер патента: 1647908
Опубликовано: 07.05.1991
Авторы: Какурин, Кирьяков, Макаренко
МПК: H03M 7/12
Метки: двоично-к-ичного, двоичный, код, кода
...3456, а задний фронт этого же импульса устанавливает на вторых суммирующих входах сумматора 5 двоичное10 разряде 14 счетчика 1 - к вычитанию двух,Таким образом, после четвертого импульса на вторых суммирующих входах сумматора 5 устанавливается двоичное значение числа 14136, а в счетчике 1 число 15 45 50 55 20 25 30 35 40 значение числа 10680, По заднему фронту третьего отрицательного импульса в счетчике 1 устанавливается число Рз = 0011 0000 0001 1000.С приходом четвертого импульса состояния триггеров состояний первой 3 и второй 4 групп не изменяется, что приводит к суммированию слагаемого 3456 в двоичном коде к двоичному коду 10680, а в старшем А 4 = 0001 0000 0001 1000 С приходом пятого импульса код состояния триггеров 4 второй группы...
Шифратор позиционного кода
Номер патента: 1647910
Опубликовано: 07.05.1991
Авторы: Высоцкий, Коханый, Плиш
МПК: H03M 7/22
Метки: кода, позиционного, шифратор
...генератора 1 на вход счетчика 3. Остановка счетчика 3 служит разрешением считывания информации с выходов 8 шифратора.При появлении сигнала на каком-либо выходе групп младших разрядов блока 4 сигнал поступает на один из входов мультиплексора 5 и мультиплексоров 6 группы. С помощью формирующихся на выходе счетчика 3 кодов происходит поиск активного" информационного входа вначале в первом мультиплексоре б группы с помощью младшего разряда кода, а затем с последовательным добавлением одного разряда соответственно в следующих мультиплексорах б группы. При этом возможен случай одновременного срабатывания нескольких мультиплексоров, в результате чего на их выходах появляются логические "б", кото 20 25 30 35 40 45 50 рые, формируя на выходах...
Преобразователь двоичного кода в трехпозиционный код
Номер патента: 1647917
Опубликовано: 07.05.1991
Авторы: Захарян, Константинов
МПК: H03M 13/02, H04L 5/00
Метки: двоичного, код, кода, трехпозиционный
...На следуматоров 27 и 28 поступают на входы соот- ющем такте Р, если вновь будет ветственно элементов И 19 и 20, на другие передаваться троичная единица, на О-входе входы которых поступают уровни с инверс триггера 10 образуется "1", а на О-входе ных выходов соответственно триггеров 10 и триггера 11 - "0", иэ-за "0" этих триггеров в 11, Результаты сумм входных импульсов предыдущем такте(фиг,З - 26,27,Ч цикл), элементов И 19 и 20 подаются на О-входы Импульсом записи (фиг,З - 25, Ч цикл) по- соответственно триггеров 10 и 11. ступающим на С-входы, триггер 10 устаноИмпульсом записи. поступающим на С вится в "1" состояние, а триггер 11 сохранит входы триггеров 10 и 11 последние прини- прежнее "0" состояние (фиг,З - 26,27,Ч мают...
Преобразователь биполярного кода в однополярный
Номер патента: 1649668
Опубликовано: 15.05.1991
Авторы: Волчков, Захаренко, Сергеев
МПК: H03M 5/12
Метки: биполярного, кода, однополярный
...указ;рителя 1 приСттТСТВУЕТ УЛЕВОЙ "ОТЕНШтаЛр а Па БЫ ходе комнара"Ора 2 Аарюруется сигнал высокого логического уровня, Обнуляющий счетчик бСостоянття выходов компаратора 3, триггера 11 и счетчика 7 не мепяются,При этом на выхопе элемента 9 устанавливается сигнал низкого логичес- КОГО у-,т" Ня И СЧЕТЧИК ; НтЧннтаг:.т счита"1 ь тактовые импульсы .По ИСТЕЧЕНИИ ВрЕМттти=-тт, Т , 1 т" выходе счетчика 8 и управляющем выходе преобразовател;:.;зь=.од синхроимлульсов) устанавливается сигнал высокого логического уровня, который поддерживается в счетчике 8 через вход разрешения сттета, КО;."тес", тто тактэг,:,ттх.импульсов п выбирается из соображений обеспечения прохождения с момента окончания импульса входного кода време ьи , близкого, но не...
Преобразователь кода семисегментного индикатора в двоично десятичный код
Номер патента: 1649670
Опубликовано: 15.05.1991
Автор: Яранцев
МПК: H03M 7/00
Метки: двоично, десятичный, индикатора, код, кода, семисегментного
...код.Целью изобретения является упрощение преобразователя,На чертеже представлена функциональная схема преобразователя.Преобразователь содержит элементНЕ 1, элементы И 2,3, элемент ИЛИ 4,элементы И)К-НЯ 5-10.Работа преобразователя осуществляется в соответствии с принципами комбинационной логики и поясняется таблицей. Формула изобретенияр 0 Преобразователь кода семисегментного индикатора в двоична-десятичный кад, содержащий первый элемент И, выход которого соединен с первым вхо, 25 дом элемента ИЛИ, выход которого является первым выходом преобразователя, элемент НЕ выход которого соединен с.первым входом первого элемента ИЛИ-НЕ, выход которого соединен с вторым входам элемента ИЛИ, первый вход первого элемента И объединен с...
“преобразователь кода фибоначчи-1 в код “золотой”-1 пропорции”
Номер патента: 1649671
Опубликовано: 15.05.1991
МПК: H03M 7/02
Метки: золотой"-1, код, кода, пропорции, фибоначчи-1
...будет комбинация первого канала, в мультиплексоре 12.2 на выходе будет комбинация второго канала, Узлы 10,3 и 11,1 элементов И остаются закрытыми, а узлы 10.2, 10.1, 11,2, 11.3, элементов будут открытыми, На входе сумматора 2 сформируется код:"0000,0100,0110,0110.0110.0000", которыйпо приходу синхроимпульса 8 просуммируется с ранее сформированными. По синхроимпульсу 7, на выходе распределителя 4 сформируется комбинация "0001", а на выходе преобразователя 3 "111". При этом на выходе коммутатора 13 сформируется комбинация первого канала"1111" т,е. старших разрядов входного кода. Мультиплексоры 12.3 и 12.2.подключены на первый канал мультиплексора 12,1 - на второй канал. Все узлы,10 и 11 элементов И открыты. На входе сумматора 2...
Преобразователь двоично-десятичного кода в двоичный
Номер патента: 1649672
Опубликовано: 15.05.1991
МПК: H03M 7/12
Метки: двоично-десятичного, двоичный, кода
...на выходах соответствующихблоков 2 преобразования, которые вместе со значением разряда младшего блока 2 щк,. преобразования образуюти-рядный код (разряд блока 2,пк+ неувеличивает рядность кода), поступающий на инФормационнь 1 й вход блока 4 накопления, являющийся второй группойвходов его первого узла 14 суммирования, На входы первой группы входов узла 14 подается содержимое регистра 16в Ч-рядном коде (в первом такте оноравно нули) со сдвигом на один разрядвсторону старших разрядов. В узле 14(в+1)-рядный код преобразуется в о-рядный который в конце такта записывает 55 ся в регистр 16 блока 4 накопления. Одновременно с работой блоков 3 -Зщи блока 4 накопления в блоках,". -2 ш., осуществляется следующий цикл преобраэования...
Устройство для обработки -кода
Номер патента: 1649673
Опубликовано: 15.05.1991
МПК: H03M 7/30
Метки: кода
...младшими разрядами вперед, Нули, поступающие на вход 10 устройства,не изменяют исходное состояние счетчика 2 и записываются в триггер 4 и регистр 1 сдвига, с появлением первой единицы счетчик 2 сбрасывается в состояние "0", при этом нулевое значение с выхода 15 блока 3 закрывает элемент.И 7, с выхода 14 блока 3 подает единичный сигнал на второй вход элемента ИЛИ 8 и на первый вход элемента И 6, который начинает выдавать синхроимпульсы через элемент ИЛИ 9 на синхровходы триггера 4 и регистра 1, этим самым сдвигая всю кодовую комбинацию в регистре 1 сдвига вправо, как только счетчик 2 насчитает три синхроимпульса с умножителя 5 частоты (для 1 = 1) сигнал с выхода 15 блока 3 открывает элемент И 7 и происходит сдвиг кодовой комбинации вправо...
Устройство для контроля -кода
Номер патента: 1649677
Опубликовано: 15.05.1991
МПК: H03M 13/00
Метки: кода
...управляющий вход которого объединен со вторым входом элемента РАВНОЗНАЧНОСТЬ 11 и соединен со входом 15 блока 2 схем сравнения с а константой,Счетчик 1 предназначе оличествэ единиц, поступаю ри поступлении на вход 5 брасывается через инверснсчетчика 1 в состояние 0", т = (1 о 92 (21+ 2) - разрядность счетчика 1,Блок 2 схем сравнена с константой формирует единичное значение на первом выходе при выполнении условия (гт+ 1,0), на втором выходе - при выполнении условия (г = т+ 2).Число А в пакетной форме т-кода имеет следующий вид; А =,ОО .:. О 11 1 010111по г п 1 г пь где во = б,п (и - разрядность кода), г = с+ 1, гп = 1, и, К - число пакетов в коде,Из формы представления числа А видно, что для нее характерно наличие пакетов из с+ 1...
Устройство для контроля -кода
Номер патента: 1649678
Опубликовано: 15.05.1991
МПК: H03M 13/00
Метки: кода
...вход 11 - для установки обоих счетчиков 1 и 2 в исходные состояния - счетчик 1 в состояние "0, а счетчик в состояние "3", вывести из этого состояния счетчик 2 может только единичный сигнал на входе 8,.в состоянии "3" он самоблокируется и дальнейший подсчет "0" не производит; вход 12 - для синхронизации работы счетчиков 1 и 2 и элемента 3,Устройство работает следующим образом.Пусть на вход 8 поступает кодовая комбинация согласно формуле 1) старшими разрядами вперед, счетчики 1 и 2 находятся в исходном состоянии до прихода первой "1", с приходом "1" счетчик 2 сбрасывается в состояние "0", а счетчик 1 устанавливается в состояние "1". Если после этого на вход 8 поступает вторая "1", то состояние счетчика 2 не изменится, а счетчик 1...
Преобразователь кода в широтно-модулированный импульсный сигнал
Номер патента: 1651382
Опубликовано: 23.05.1991
Авторы: Ваврук, Елагин, Тимофеенко
МПК: H03M 1/86
Метки: импульсный, кода, сигнал, широтно-модулированный
...по единице из значения входного кода домомента появления уровня логическойединицы на выходе обратного переносаР счетчика 6, который, поступая на К-вход КБ-триггера 2, переключает его в состояние О , при этом на инверс 11 ином выходеформируется уровень логической единицы. Одновременно логическая единица с выхода обратного переноса Р через элементы 7 и 8 поступает на соответствующий вход счетчика 6 и переписывает в него код входного сигнала с регистра 1, т.е. Ю , хотя код входного сигнала уже принял значение Я.Таким образом, на протяжении периода преобразования Т (между двумя сигналами прямого переноса Р счетчика б) значение кода входного сигнала для предустановки счетчика 6 остается постоянньщ. Уровень логической единицы с выхода...
Преобразователь биимпульсного кода в бинарный
Номер патента: 1651383
Опубликовано: 23.05.1991
Авторы: Калмыков, Кандауров, Левшин, Фомичев
МПК: H03M 5/12
Метки: биимпульсного, бинарный, кода
...синхронный сдвиг входНого сигнала в регистре 1. При разныхлогических уровнях сигналов на входах элемента ИСКЛИЧАИЩЕЕ ИЛИ 3 с вь 1 хода этого элемента на управляющийЬход регистра 1 поступает сигнал,обеспечивающий параллельную синхронНую запись (фиг.2 в). По Фронту тактоНого импульса в регистр 1 заноситсяВходной сигнал (Фиг.2 а).Вид сигналаНа втором выходе регистра 1 представлен на фиг.2 д,На третьем выходе регистра 1, яв.пяющемся информационным выходом 7Преобразователя, появляются данныев коде без возврата к нулю (фиг.2 е),Элемент ИСКЛИЧАИЩЕЕ ИЛИ 2 суммируетпо модулю два сигналы с первого итретьего выходов регистра 1, и навыходе 6 преобразователя формируютсятактовые импульсы (фиг.2 ж).Рассмотрим преобразование первыхбит...
Цифровой приемник дельта-модулированных сигналов многочастотного кода
Номер патента: 1653131
Опубликовано: 30.05.1991
Автор: Охлобыстин
МПК: H03H 17/04
Метки: дельта-модулированных, кода, многочастотного, приемник, сигналов, цифровой
...в блоках 3, к синхроимпульсам, вырабатываемым в блоке 1, В блоке 7 производитСя сравнение каждого текущего .информационного слова, обнаруженного блоками 3 с каждым предыдущим, задержаннымв первом блоке 5. В случае их совпадения блок 7 Формирует "1" на своем 40выходе и "0" - в противном случае.Результат сравнения задерживается навремя, равное длительности слова вовтором блоке 6.Такии образом, на входы блока 8 45поступают сигналы попарного сравнениятекущего информационного -слова с последующим и с предыцущим. Блок 8 реализует логическую .Функцию ИЛИ с инверсией по входу, соединенному .с выходом блока 7, и формирует сигнал блокировки выдачи информации в блок 9в момент смены информационного слова,формируемого блоком 4, что...
“устройство для контроля кода “1 из “
Номер патента: 1654981
Опубликовано: 07.06.1991
Автор: Ладохин
МПК: H03M 7/22
Метки: кода
...третий счетчик 6, элемент И 7 и второй мультиплексор 8, а также информационный 9, управляющий 1 О и установочный 11 входы и выход 12.15Устройство работает следующим образом.Перед началом работы подается сигнал на вход 11, и счетчики 1, 2 и 6 устанавливаются в нулевое состояние. На вход 9, соединенный с дешифратором 3 нуля и с инфор мционными входами мультиплексоров 4 и 8, поступает а-разрядный проверяемый код. После этого на вход 10 начинают поступть тактовые импульсы. По положительному перепаду тактового сигнала меняется состояние счетчика 1 и, соответственно, кодовая комбинация на адресных входах мультиплексоров 4 и 8, а по низкому уровню опрашиваемый разряд мультиплексоров 4 и 8 передается на выход, Мультиплексор 4 начинает опрос...
Преобразователь последовательного кода в параллельный
Номер патента: 1656685
Опубликовано: 15.06.1991
Автор: Скорняков
МПК: H03M 7/00
Метки: кода, параллельный, последовательного
...1 сдвига по сигналу импульса паузы и тем самым регистр 1 сдвига подготавливается к приему нового слова.Если число синхроимпульсов кода больше номинального (пМ), то как только в дополнительных разрядах оказывается код"01" или "11", производится досрочное формирование импульса начальной установкирегистра 1 сдвигаТаким образом. блок 3 управления в зависимости от кода в дополнительных разрядах регистра 1 либо осуществляетформирование импульса начальной установки, либо последовательное формирование импульсов конца преобразования иначальной установки, причем при трех разновидностях контрольной длины принимаемого слова между двумя импульсами паузы(меньшей, равной или больше номинальной)в дополнительных разрядах регистра 1 оказывается...
Преобразователь двоичного кода в позиционно-знаковый код
Номер патента: 1656686
Опубликовано: 15.06.1991
Авторы: Азаров, Ваховская, Петренко
МПК: H03M 7/04
Метки: двоичного, код, кода, позиционно-знаковый
...двоичных кодов иусловие наличия единиц в старшем разряде группы отрицательных разрядов кода и в младшем разряде группы положительных разрядов кода для отрицательных двоичных кодов должно выполняться обязательно, так как это свойство позиционно-знакового кода. На данном свойстве основан контроль знака преобразуемого входного кода,Всевозможные искажения формы выходного кода являются признаком нарушения функционирования устройства. На этом основана возможность контроля работоспособности преобразователя без использования специальных Контрольных кодов, так как формируется код с одинаковыл числом положительных и отрицательных единиц,Формула изобретения Преобразователь двоичного кода в позиционно-знаковый код, содержащий и, где и -...
Устройство для контроля монотонно изменяющегося кода
Номер патента: 1658190
Опубликовано: 23.06.1991
Автор: Цыбин
МПК: G08C 25/04
Метки: изменяющегося, кода, монотонно
..."Запрет" натретьем выходе блока 1 на управляющихвходах блока 12 памяти образуется комби 55 нация "00" (фиг, 4 г, б), обеспечивающая режим хранения и считывания записанных вблок 12 единичных сигналов. В случае отличия 1-го кода, записанного в 5-м цикле работы в блок 3 памяти от 1-го кода,поступающего на информационные входы1658190устройства в (Я + 1)-м цикле, на величину, блок 9 регистрации можно выводить как превышающую допустимое значение, блок признак сбоя (или его отсутствие) из блока 6 сравнения формирует сигнал сбоя (фиг. 12 памяти, так и зафиксированные в регист 5 ж), Формирование ложного сигнала сбоя в рах 23 и 24 блока 5 сбойные значения кодов паузах между кодовыми посылками предуп по каждому контролируемому в режиме...
Преобразователь кода в сопротивление
Номер патента: 1658382
Опубликовано: 23.06.1991
Авторы: Елинов, Полковов, Регеда, Скорляков, Смирнов
Метки: кода, сопротивление
...напряжения на образцовом резисторе 1. То есть, между выходными шинами 6 и 7 преобразователя кода в сопротивление имитируется электрическое сопротивление, зависящее от текущего значения кода на входной шине 5, причем при изменении значения знакового 5 10 15 20 25 30 35 40 45 разряда преобразуемого кода изменяется знак имитируемого сопротивления,Сказанное выше, можно проиллюстрировать следующими аналитическими выражениями. На основании теории обратных связей коэффициент передачи преобразователя кода в сопротивление может быть представлен в видеКос =В 1 К 4/(Вг+ В 1 КЗ К 4)а сопротивление между выходными шинами 6 и 7 равноОвых/ вых = Ввых = В 1КЗК 4. г где Овых, 1 вых - напряжение между выходными шинами 6 и 1 и ток, протекающий по...
Преобразователь двоично-десятичного кода в двоичный
Номер патента: 1658387
Опубликовано: 23.06.1991
МПК: H03M 7/12
Метки: двоично-десятичного, двоичный, кода
...в устройствеблоов 2 памяти), поступающий на входыпервой группы первого блока 3 суммирования, На входы второй группы блока 3 сосдвигом на один разряд в сторону младшихразрядов подается М-рядный код (в первомтакте его значение равно нулю), хранимый в регистре 4. В блоке 3 суммирования (щ 1 1)рядныйкод преобразуется в М-рядный код(в первомтакое его значение равно нулю), хранимыйв регистре 4. В блоке 3 суммирования 5 10 15 20 25 30 35 40 45 50 55(в + М)-рядный код преобразуется в -рядный, который по приходу второго синхроимпульса с разрешения потенциала на входе 8 устройства записывается в регистр 4. Одновременно с записью информации в регистр 4 по этому же синхроимпульсу происходит сдвиг информации в регистре 1 на один разряд в сторону...
Преобразователь последовательного кода в параллельный
Номер патента: 1658391
Опубликовано: 23.06.1991
МПК: H03M 9/00
Метки: кода, параллельный, последовательного
...полуволны синусоидального сигнала на его входе, Импульсный сигнал, сформированный на первом выходе формирователя 5, поступает на вход элемента 9 задержки и второй вход элемента И 2. Импульсный сигнал, сформированный на втором выходе формирователя 5, поступает на вход элемента 10 задержки и второй вход первого элемента И 1. Время задержки сигналов, сформированных на выходах элементов 9 и 10 задержки (т), выбирают из условия то тТ т 1где т, - минимально допустимая длительность импульса на втором входе триггера 3;т - минимально допустимая длительность интервала между передними фронтами импульсов на втором и первом входе триггера 3;Т - длительность полуволны синусоидального сигнала в коде КИ.Импульсный сигнал, сформированный на...
Устройство для преобразования последовательного кода в параллельный
Номер патента: 1660175
Опубликовано: 30.06.1991
Автор: Демьянов
МПК: H03M 9/00
Метки: кода, параллельный, последовательного, преобразования
...элемента И - НЕ 5, т.е. на выходах 11 устанавливаются сигналы "11", указывающие о правильном приеме слова: Для приема следующего слова необходимо подать импульс по входу 9, и процесс повторяется.Алгоритм работы при сбое приема информации типа "лишний" сдвиг.Запуск устройства осуществляется аналогично описанному,По мере поступления информации возможен сбой работы, при котором импульсной помехой информация сдвигается без воздействия синхроимпульсов, при этом сигнал "1", предварительно записанный в первый разряд регистра 1 сдвига, оказывается в (и+1)-и разряде регистра 1 сдвига в тот момент, когда на выходе генератора 2 тактовых импульсов пачка синхроимпульсов еще не окончилась. Рассмотрим работу системы с этого момента. допуская, что...
Преобразователь двоичного кода в трехпозиционный код
Номер патента: 1660177
Опубликовано: 30.06.1991
Авторы: Захарян, Константинов
МПК: H03M 13/51
Метки: двоичного, код, кода, трехпозиционный
...что в формирователе прямой выход триггера 10 находится в состоянии "1" (фиг.З - 26), а прямой выход триггера 11 находится в состоянии "0" (фиг,З - 27). При этом "1" с выхода элемента ИЛ И 25 будет присутствовать на собственных входах сумматоров 26 и 27 по модулю два, Тогда при появлении импульса на выходе элемента ИЛИ 21 (фиг,З - 18) шифратора символов, означающего передачу троичной единицы, он поступит на первый вход сумматора 26 по модулю два формирователя, На выходе сумматора 26 по модулю два образуется "0", который через элемент И 19 поступит на Р-вход триггера 10. На первом входе сумматора 27 по модулю два будет присутствовать уровень "О", который в сумме с "1" на втором входе образует "1" на выходе. Таким образом, на...
Декодер сверточного кода
Номер патента: 1660178
Опубликовано: 30.06.1991
Автор: Савчук
МПК: H03M 13/23
Метки: декодер, кода, сверточного
...М 7 - 3, а предыдущее значение М 7-2 также стирается.Аналогично работают остальные узлы 44, 46 и 47 ССВ.Вновь полученные метрики состояния через выходы всех узлов 44 - 47 ССВ поступают на 2 ф входов узла 48 сравнения. В узле 48 все 2" метрик состояний сравниваются между собой по величине, Сигналы на выходах узла 48 формируются в соответствии с табл. 2.Из этой табл. 2 следует, что лог, "1" появляется только на одном из двух выходов узла 48 сравненИя, а именно на том, который соответствует наибольшей метрике состояния.Электрическая принципиальная схема узлов 44 - 47 ССВ изображена на фиг,7, Применительно к узлу 45 на верхние входы его поступает метрика М 2 ветви 01, а на нижние входы - метрика М 2 ветви 10. В сумматорах 64 и 65...