Патенты с меткой «кода»

Страница 8

Квадратичный преобразователь кода в напряжение

Загрузка...

Номер патента: 367543

Опубликовано: 01.01.1973

Авторы: Вител, Смолов, Фомичев

МПК: G06G 7/26, H03M 7/00

Метки: квадратичный, кода, напряжение

...из проводимостей, коммутируемых с помощью двухпозиционных переключателей между напряжением источника образцового напряжения и землей, определяется выражениемглу у (х)1 ф - 7 вУфгде у, - значение проводимости определяющей выходное напряжение делителя 4 напряжения на 1-ом участке. Выходная проводимость делителя 4 напряжения может быть определена по формулетфц,т:гВыходное напряжение преобразователя 1 кода в напряжение может быть определено по формуле(гв У= -х,2 д где и - число двоичных разрядов преобразуемого кода х, х в десятичн номер точки аргумента заданной функции Х, Десятичный номер точки х и аргумент Х связаны соотношениемХ=а+1 г х,где 0(х(2" - 1, 1 г=2" - 1а и Ь - нижняя и верхняя граница области задания аргумента Х,Используя...

Преобразователь двоично-десятичного кода «12222» в унитарный код

Загрузка...

Номер патента: 368598

Опубликовано: 01.01.1973

Авторы: Вител, Ковачич

МПК: H03M 7/46, H03M 9/00

Метки: «12222», двоично-десятичного, код, кода, унитарный

...разрядам с весом 2, дополнительную схему ИЛИ 4, элемент задержки б, выходную схему ИЛИ б и шины опроса 7.На фиг. 2 изображены временные диаграммы, иллюстрирующие распределение импульсов опроса, подаваемых по шинам 7, в цикле преобразования, а также выходныесигналы устройства при преобразовании десятичных чисел от 1 до 9, записанныхдвоично-десятичным колом 12222 в регист 5 ре 1.Устройство работает следующим образом,Импульс опроса, поступающий на входсхемы И 2, соединенной с выходом разрядас весом 1 (крайнпй левый разряд регистра10 1 на фиг. 1), проходит на выход устройства(выход схемы ИЛИ б) без удвоения (присостоянии единица указанного разряда).Все остальные импульсы опроса, если открыты соответствующие схемы И 2, удваивают 15 ся,...

Устройство для параллельного преобразования рефлексного кода в двоичный код

Загрузка...

Номер патента: 369706

Опубликовано: 01.01.1973

Автор: Соловьев

МПК: H03M 7/16

Метки: двоичный, код, кода, параллельного, преобразования, рефлексного

...данного разряда сигнал отсутствует (в случае отсутствия импульса на входе данного разряда триггер находится в нулевом состоянии, а на инверсном выходе - единица); схему И 14, регистрирующую совпадение инверсного значения выходного сигнала ячейки 4 предыдущего разряда и сигнала на прямом выходе триггера данного разряда, необходимую для преобразования рефлексного кода в натуральный код, когда на прямом выходе ячейки 4 предыдущего разряда отсутствует сигнал, а в рефлексном коде данного разряда сигнал имеется; схему ИЛИ 15, объединяющую значение сигналов на выходах схем 13 и 14; элемент 1 б задержки, необходимый для задержки сигналов преобразованного рефлексного кода на суммарную величину задержек всех ячеек 4 последующих разрядов; схему И...

Устройство съема кода

Загрузка...

Номер патента: 370729

Опубликовано: 01.01.1973

Автор: Земл

МПК: H03K 21/08

Метки: кода, съема

...съема кода на вход узла 4 синхронизации, на его выходе формируется импульс, совпадающий во времени с вторым полупериодом сигнала задающего генератора 1 (считают, что импульсы запуска 5 10 15 го 25 30 35 40 45 50 55 бО 65 делителя совпадают с первым полупериодом). Разряды делителя на группы делят из условия, что максимальное время переноса единицы в группе меньше половины полупериода входного сигналя группы. Поэтому в течение первого полупериода все переходные процессы в группе б младших разрядов уже заканчиваются, и импульс съема кода с выхода узла 4, привязанный ко второму полупериоду, подается непосредственно на вход узла 8 съема кода группы младших разрядов, При этом на выходных шинах б группы младших разрядов возникают...

«реобразователь двоичного кода –

Загрузка...

Номер патента: 374596

Опубликовано: 01.01.1973

Автор: Черв

МПК: H03M 7/18

Метки: «реобразователь, двоичного, кода

...выходы которой связаны с входами выходного сумматора и корректирующего матричного сумматора, вход которого подключен через матрнчнуто схему умножения старшего разряда к выходу последнего старшего разряда входного регистра, выход младшего разряда которого соединен с входом выходного сумматора.Это позволяет упростить схему устройства.Устройство использует следующий принцип работы.Любое (К+ 1) - значное двоичное число может быть представлено в видеХ = А,2 ф+Ат т 2 ф+ +А,2+А,2. 2Иначе можно записатьХ=А 2+А 2 т )2+А,т 2)2+., +А,)2.1(А 22+А 2) 2= - хуфпод Р,);Р(Яод Р,)+ Ав)-" =:Ла - т(птод Р 22(Я,(тпОа Р)+ А) 2 = - Х,(нтО 2;1 Рф А (птойР)+А Х (п 2 одР) е (пто 23 Р), т. е. значение числа Х в системе остаточных т 5 классов по п 2 од Р 2...

Устройство для аппроксимации кода приращения

Загрузка...

Номер патента: 374634

Опубликовано: 01.01.1973

Автор: Гарцуев

МПК: G06F 7/64

Метки: аппроксимации, кода, приращения

...условий.Рассмотрим случай, когда необходимо получить начинающуюся с нуля плавную кривуюотработки начальных условий. Используем вкачестве узла программного формированияквантов реверсивный счетчик.На входы триггера 3 канала по шинам 1 и 2поступают последовательно разряд за разрядом коды приращения (Р) и масштабного коэффициента (5). Положим, что численное значение кода Рс= 1,3, а кода 5=0. В началекаждой итерации на счетчик 7 из запоминающего устройства вызывается код номера разряда единицы предыдущего кванта (цепи переписи кодов из ЗУ на черт. не показаны).При начальной итерации счетчик 7 и триггер 12 находятся в нулевом состоянии, тем самым возбуждена шина 14 увеличения величины кванта и счетчик подготовлен к суммированию входных...

Устройство для синхронизации импульсов асинхронного кода

Загрузка...

Номер патента: 374731

Опубликовано: 01.01.1973

Автор: Журавлев

МПК: H03L 7/00

Метки: асинхронного, импульсов, кода, синхронизации

...благодаря чему каскад б оказывается закрытым. каскад б открыт разрешающим потенциалом с выхода каскада 7. Тактовый импульс, пройдя через элемент 14, поступает через каскад б на вход триггера 10 синхронизации и устанавливает его в 1. Триггер 10 единичным плечом открывает каскад 4. С выхода элемента 14 импульс через два другие последовательно включенные элемента 11 и 12 опрашивает каскад 4, открытый триггером 10 синхронизации, С выхода каскада 4 выдается запускающий импульс. Этот же импульс через элемент 13 и через каскад 8 устанавливает в О триггер 10 синхронизации.Если управляющий потенциальный код продолжает присутствовать на схеме управления триггерами команд, то с приходом следующего тактового импульса процесс выдачи запускающего...

Двоичный счетчик с контролем четности кода

Загрузка...

Номер патента: 376894

Опубликовано: 01.01.1973

Авторы: Крюк, Пац, Романов

МПК: H03K 21/40

Метки: двоичный, кода, контролем, счетчик, четности

...с выхода логической схемы ИЛИ является сигналом изменения значения четности, а само значение четности определяется триггером четности кода, на счетный вход которого поступает сигнал изменения значения четности.20 На чертеже изображен двоичный счетчик сконтролем четности кода. Для определенности принято, что количество разрядов в счетчике четно.Описываемое устройство состоит из двоич ного п-разрядного счетчика на триггерах1, - 1, дифференцирующих цепочек 21 - 2, схемы ИЛИ 8 и,контрольного триггера 4 со счетным входом. Входы дифференцирующих цепочек 1, - 1 подключены к выходам нечет ных, начтенная с младшего разряда, триггеров376894 г оставитель Д. Голубови рректор Н. Ау федотов ехред Т. Курилк едакт Заказ 1505/18 Изд.382 Тираж 780...

Преобразователь кода в механическо перемещение

Загрузка...

Номер патента: 378931

Опубликовано: 01.01.1973

Автор: Лебедев

МПК: G08C 19/28

Метки: кода, механическо, перемещение

...исходного,положения при изменении направления суммирования, С учетом этих перестановок устройство обеспечивает шестнадцать различных положений.В исходном положении (см. фиг, 1) устройства толкатели 21 - 2 б находятся в крайних положениях, комбинаторные планки 1 - 4 выступами расположены перед роликами связи 40 - 49, фиксатор 19 упорной планки 13,находится в поперечном пазе 38 ведущей тяги 37, а фиксатор 20 упорной планки 14 - на боковой грани упора 35.Когда устройство принимает кодовую комбинацию, толкатели 21 - 2 б смещаются в пазах крышки 57, причем толкатели 25 и 25 движутся с некоторым опережением относительно толкателей 21 - 24. Последние направляющими площадками передвигают комбинаторные планки 1 - 4, которые, преодолевая усилие...

Преобразователь двоичного кода в частоту

Загрузка...

Номер патента: 379978

Опубликовано: 01.01.1973

Авторы: Гумен, Лопарев

МПК: H03M 1/86

Метки: двоичного, кода, частоту

...2 в соответствии с кодом Й старших разрядов подает ток полу- выборки в один из 21 с столбцов магнитной матрицы 4,Импульс окончания записи числа У в регистр 1, поступающий на вход линии задержки 11 через схему ИЛИ 12 запускает формирователь 10, который, в свою очередь, подключает питание к вертикальному импульсному дешифратору 3. В соответствии с кодом младших разрядов числа У, поступающим на вход дешифратора 3, на одном из выходов его формируется ток полувыборки в одной из и - И строк магнитной матрицы 4,Все сердечники магнитной матрицы 4, число которых равно 2", прошиты 1-разрядными проводами, так что в том сердечнике, где токи полувыборки совпадают по строке и столб 1цу, хранится число - , которое с выхода магнитной матрицы 4...

Преобразователь входного кода в сегментный

Загрузка...

Номер патента: 381073

Опубликовано: 01.01.1973

Авторы: Гуревич, Нехай, Резник

МПК: G06F 3/14

Метки: входного, кода, сегментный

...различных устройств ручного ввода (декадных переключателей), клавишных наборов, цифропечатаюшпх машин и т, п.) или автоматических датчиков (например, декадных счетчиков, щаговых искателей и т. п.).Регистр 1 двоичного кода и входные усилители 2 согласуют входные сигналы преобразователя с параметрами источника информации, причем при поступлении сигналов по одному из каналов, второй на этот момент запирается.Двоичные кодовые сигналы А, В, С, й, 1;, 1, Н поступают на дешифратор 3 цифр и символов и блок 5 перекодирования букв,В дешифраторе двоичный код цифр и сим. волов преобразуется в единичный код и объединяется по схеме ИЛИ в блоке единичных кодов 4 с сигналами входного единичного кода 1п. Затем эти сигналы поступают на шифраторы 6 - 8....

Преобразователь кода в напряжение

Загрузка...

Номер патента: 381164

Опубликовано: 01.01.1973

Авторы: Розенгауз, Сопина

МПК: H03M 1/66

Метки: кода, напряжение

...для ПКН с гальванически изолированными схемами управления.В предлагаемом ПКН эта цель достигается тем, что в каждую схему управления вве-, ден дополнительный вентиль, управляющий Вход которого соед 1111 е 1 с упраВляющнм Входом основного вентиля той же схемы управле 1 ня, а импульсный вход подключен к парафазнсмб Выходу генератора высокочастотных импульсов, при этом выходы каждой пары гснтилсй схек управления через конденсаторы соединены со входамп выпрямителей.Схема предлагаемого Г 1 КН изображена на чертеже.Преобразователь содержит резистивный декодруОпй делитель 1 напряжения, Выход котоого являетс 1 Вьходом ПКН, разрядныс перс.;1 о 1 з.слн, генератоп 3 Вьсокоастотпых 11.пу: св. В сстав каждого нз разря;1 пере.л 1 цателсйВходят кл 10...

Способ преобразования кода в напряжение

Загрузка...

Номер патента: 414731

Опубликовано: 05.02.1974

Автор: Зобретеи

МПК: H03M 1/66

Метки: кода, напряжение, преобразования

...Прц наличии в разряде преобразуемого кода едцнццы все ключи 1, 3, 4 данного разряда замыкаются на соот О Ветству 101 цие:1:точнцкц 5 - 7 напряжения.При наличии В разряде гуля ключи 1, 4 замыкаются на цулевую шину 8, а ключ 3 р азм ы кается.Расчетные з:аченця номиналов резисторов 5 дополнительной сетки 9 и номиналов дополнительных истОчццкОВ О, / Выоцраются так, что при изъятии цз схемы ключей 1 на выходе декодирующей сетки устанавливается потенциал, равный нулю, когда в рассматрцвае мом разряде нуль, и напряжение источника5 опорного напряжения, когда в разряде ед 1 ница.Прц этом усовин в схеме токи. протекающие через ключи 1, равн 1,Пуло, В реальной 25 схеме ток, протекающий через ключи 1, определяется лишь неточностью схемы компенсации...

Устройство для преобразования кода в интервал времени

Загрузка...

Номер патента: 414732

Опубликовано: 05.02.1974

Авторы: Ваксман, Лившиц, Широков

МПК: H03M 1/82

Метки: времени, интервал, кода, преобразования

...импульсов 22.Перед началом работы ца реверсивном счетчике 20 с помощью генератора 22 и переключателя 21 устанавливается код заданного интервала. Импульс запуска, прошедшцй че,рез схему ИЛИ 17, входит через вентили вода кода заданного интервала 18 в счетчик 7 и опрокидывает триггер 11, котсрыц открывает блокирующую схему 6,ц вентиль 10, после чего импульсы генератора 12 начинаютт;осту;а гь,ца счетчик 18. Импульс запусапроход;т также схему ИЛИ 4, усслитгль 5.После задержки в линии 2 оп сосчпываетсясчетчисод ца вычитание 7 и поступает черезопсрытую схему 6 на второй вход схемы БИЛИ 4, с выхода который вновь поступаеторез усилитгль 5 в линию задержки 2.Рецърсуляция импульсов прололжагтся лотех пор, пока во всех разрчла с счетчика 7не...

Преобразователь кода во временной интервал

Загрузка...

Номер патента: 421122

Опубликовано: 25.03.1974

Автор: Цыпленков

МПК: H03M 1/82

Метки: временной, интервал, кода

...генератора 8.Преобразователь работает следующим обра3импульсов дополнительного генератора 8 может отличаться от периода импульсов эталонного генератора 1 в большую или в меньшую сторону,на величину,мипимального дискретного шага преобразования.При объяснении работы преобразователя условимся считать, что период Тработы дополнительного генератора 8 меньше периода Тэ эталонного генератора 1 на,величигну Л 1:=-Т, - Т,где Л 1 - минимальный дискретный шаг преобразования.Перед началом работы преобразователя преобразуемый обратный код старших разрядов т записывается в счетчик 5 импульсов. Прямой код младших разрядов й подается, например, от внешнего регистра хранения кода (на чертеже не показан) на входы схемы 6 сравнения. Импульсом...

Преобразователь двоично-десятичного кода в случайную последовательность импульсов

Загрузка...

Номер патента: 424140

Опубликовано: 15.04.1974

Авторы: Государственное, Добрис, Иванов, Корчагин, Кравцов, Опытный, Яковлев

МПК: H03M 7/26, H03M 9/00

Метки: двоично-десятичного, импульсов, кода, последовательность, случайную

...регистр 1, блоки 2 управления тетрад,схемы 3 перераспределения вероятностей, преобразователи 4 вероятностей (с помощью которых вероятность /2 преобразуется вероятность с/з), генератор 5 случанных двоичныхчисел и вентили 6 тетрад.Входы каждого из блоков управления тетрад соединены с выходами двух соответствующих разрядов генератора случайныхдоичны чисел.Двоична-десятичное число, подаваемое через вход 7 на регистр 1, в коде 8 4 2 - 1имеет видс с са,:. О, а,а,а,а,а,а 2 аза 4., аса 2 аза 4,где /+1 - количество десятичных разрядов,Двоичное случайное число, подаваемое насоответствующие входы блоков управлениятетрад, имеет вид: Р(Х 2) - Р (ХЗ)2 10 О а а,а,а,аг а 2 аза 4 15 ссссЙ 1 сс 2 ЙЗ сс 4 Йс. Р(6 )1, Р(Н) - . Р(х,) - Р(х,) =...

Устройство для записи троичного кода

Загрузка...

Номер патента: 424224

Опубликовано: 15.04.1974

Авторы: Акимов, Коваленков

МПК: G11B 20/10, G11B 5/09

Метки: записи, кода, троичного

...на своей магнитноц 10 головке 16 - 18, подключенной через диоды19 - 24 к коллекторам входного ц выходного транзисторов ц через резисторы 25 - 27 и коллектору переключающего транзистора 28.Схема устройства, приведенного на чертеже, 15 является спусковой ц обладает тремя устойчивыми состояниями. Ток через обмотки головок может протекать только в том случае, когда переключающий транзистор открыт ц доведен до насыщения. Во время цифрового преобра зованця тшта аналог-троцчный код транзистор28 закрыт, так как на зажим 29 поступает напряжение смещения. Вследствие этого на катоды диодов 19 - 24 подается полное напряжение от источника питания (на зажим 30), 25 ц этц диоды надежно закрыты независимо отсостояния транзисторов 4, 5, что...

Счетчик импульсов двоичного позиционного кода

Загрузка...

Номер патента: 425360

Опубликовано: 25.04.1974

Авторы: Баранова, Даев, Щербаков

МПК: H03K 23/00

Метки: двоичного, импульсов, кода, позиционного, счетчик

...полярности. Инверторы 8, 9, 10 инвертируют сигнал, который поступает на схему ИЛИ - 1.1 Е 11 низкого уровня. С выхода схемы ИЛИ - НЕ 11 снимается положительный импульс и поступает на вход инвертора 12. С выхода ипвертора 12 снимается отрицательньш импульс и подается нг вход первого счетного триггера счетчика 1. Счетный триггер изменяет свое состояние по заднему фронту входного импульса.Импульс считывания отрицательной полярности поступает на вход вентиля 5 и линию задержки 4. С выхода вентиля 5 сигнал положигельной полярности поступает на схему совпадения б и, если в этот момент входной импульс счетчика отсутствует, то совпадения не произойдет и (Л - 5) -триггер 7 не изменит своего состояния,Время задержки сигнала считывания...

Устройство контроля кода для квазиэлектронных и электронных автоматических телефонных станции

Загрузка...

Номер патента: 428550

Опубликовано: 15.05.1974

Автор: Гершензон

МПК: H03M 13/21

Метки: автоматических, квазиэлектронных, кода, станции, телефонных, электронных

...состояние О, 1. Так как вызовы в точках а, Ь, с, И, е отсутствовали, тодлительность выходного сигнала блока бформирования ШИМ-сигнала равна начальной длительности выходного импульса,Покажем, что длительность выходного сигнала блока б определяется выражениемТ=1 г А+О,где Л - постоянный временной интервал(приращение);9 - начальная длительность импульса;Й - число вызывающих точек (для устройств контроля кода Й=т).За время 6 счетчик 2 не начнет счет, таккак необходимое временное соотношение цевыдержано. Пусть в любых, например двух точках Ь и 1, присутствует вызов нули, т. е. предусмотрен контроль кода 2 из и (в нашем случае 5 10 15 20 2,5 30 з 5 40 45 50 55 00 65 4и -- 5). По приходу импульса с шины 1 триггер 10 переключится в состояние О,...

Преобразователь кода во временной интервал

Загрузка...

Номер патента: 428551

Опубликовано: 15.05.1974

Авторы: Березкин, Власенко, Рачков

МПК: H03M 1/82

Метки: временной, интервал, кода

...кодов, с выхода схемы сравнения 10 выдается импульсный сигнал При этом элемент совпадения 11 закрыт сигналом с инверсного выхода тригге 40 ра 3 режима контроля, и на выход 12 преобразователя эти импульсы не проходят. На вход элемента совпадения 13 через инвертор 14 поступают импульсы совпадающие по3 45 временному положению с тактами генератора 9 тактовых импульсов, что запрещает их передачу на второй вход триггера 4 индикации отказов.Таким образом, триггер 4 индикации отказов выдает сигнал исправность с момента50 начала цикла сигнал 1.При использовании предлагаемого преобразователя с ЦВМ (или в ее составе, например, для выработки команды авторазрыва по времени) можно ввести преобразуемый код в ре 55 гистр 8 хранения...

Генератор кода морзев п т бaf(f3« fv-jr-ii •; •• •. •«(. «фип, 1gt; amp; г-: -hi

Загрузка...

Номер патента: 430364

Опубликовано: 30.05.1974

Авторы: Баландин, Кийло, Кондратов, Кулешов, Океанов

МПК: G06F 1/02

Метки: fv-jr-ii, «фип, бaf(f3«, генератор, кода, морзев

...от момента включения устройства, в последующих циклах - через 1 гг+1, Н+п, 1 гг+1, 1 гг+О тактов йсчитая с момента включения схемы), где г - количество выходов распределительной схемы 29, 1 г - количество циклов полного распределения схемы 29.Если количество знаков Л матрицы 13 пекратно количеству выходов г блока 31, то при некотором значении 1 г 1 в конце цикла распределения коммтйтора 4 появляется Остаток знаковых ячеек, равный М = Л - 11 г 1 г + г 1), и при ьтором цикле распределения коммутатора формируются знаки с порядковыми номерами ЛХ + йИ + 1), (Л 1 + 1 гг + г) и т. д. 40 45 50 55 60 65 Генератор 3 изменяющейся частоты управляется по цепи Стоп по определенной программе, набранной в блоках 30 и 31 установки программ. Для работы в...

Преобразователь кода во временной интервал

Загрузка...

Номер патента: 430503

Опубликовано: 30.05.1974

Авторы: Борисов, Гетманский, Изобретени, Шкварникова

МПК: H03M 1/82

Метки: временной, интервал, кода

...разрядов преобразуемого числа, а в счетчик - обратный код старших разрядов, С выхода генера. тора 8 эталонное синусоидальное напряжение считывания подается на вход последовательно соединенных коммутируемых фазосдвигающих каскадов 9, где производится задержка по фазе этого напряжения. Величина задержки ло фазе напряжения считывания пропорциональна значению кода в младших разрядах преобразуемого числа и определяется вы- ражением и - 1(п ) =п,=р,. (Л,),1=0где (п) - величина фазовой задержки напряжения считывания;и, - значение кода в младших разрядах преобразуемого числа;Л - величина минимального сдвигафазы, соответствующая диокреттности преобразования Л 1 =2 п(Т - период напряжения считывания);360 УрРг (Лс) = 2 л-с - величина фазового...

Преобразователь двоичного кода в десятичный

Загрузка...

Номер патента: 432486

Опубликовано: 15.06.1974

Авторы: Бортник, Границкий, Ионосферы, Осак, Распространени, Сибирский

МПК: H03M 7/12

Метки: двоичного, десятичный, кода

...сдвиговых регистров 9 в соответствии с десятичным представлением весов разрядов через собирательные схемы 10 перевода весовых значений двоичных разрядов в соответствующее весовое значение десятичного разряда и, кроме того, через собирательные схемы 11 разрешения формирования соответствующего десятичного разряда на входы 12 управляемых электронных ключей 13. Так, например, выход 7 разряда с весом 2"-1024 разводится через собирательную схему 10 на четвертую установочную шину 8 дополнительного сдвигового регистра 9 единиц, на вторую установочную шину 8 регистра 9 десятков, на первую установочную шину 8 регистра 9 тысяч и соответственно на входы 12 электронных ключей 13 дополнительных регистров единиц, десятков и тысяч. На все...

Преобразователь двоично-десятичного кода в унитарный код

Загрузка...

Номер патента: 432487

Опубликовано: 15.06.1974

Автор: Гейдаров

МПК: H03M 7/46, H03M 9/00

Метки: двоично-десятичного, код, кода, унитарный

...декадах 2 содержится число шесть.Поступление тактовых импульсов как на выход 8 преобразователя, так и на вход младшей декады 2 продолжается до появления импульса переполнения с выхода последней схемы 3, С появлением числа шесть в старшей декаде 2 (соответственно все декады 2 также оудут содержать числа шесть) появляется импульс переполнения на выходе последнеи схемы 3, который сбрасывает триггер 4, тем самым запрещая прохождение актовых импульсов на вход младшей декады 2 и па выход 8 преобразователя.11 а этом цикл преобразования заканчивается. 11 ри появлении очередной информации на шинах 12 цикл повторяется.Допустим, требуется преобразовать двоичнодесятичный код, значение младшеи декады которого равно Л=5=0101.11 осле...

Преобразователь число-импульсного кода в напряжение постоянного тока

Загрузка...

Номер патента: 432674

Опубликовано: 15.06.1974

Авторы: Брауде, Бродецкий, Трохин, Энтина

МПК: H03M 1/66

Метки: кода, напряжение, постоянного, число-импульсного

...достаточно стабильна, то и время заполнения их одинаково, а, следовательно, и период колебаний выходного триггера 7 остается в данном режиме постоянным. Среднее значение напряжения за период, выделенное сглаживающим фильтром 8, равно нулю.Во втором режиме работы ня вход схемы синхронизации 4 подаются импульсы преобразуемой частоты Рх, которые запоминаются устройством памяти данной схемы и синхронно с импульсами тактовой частоты Р, вводятся на второй счетный вход триггерпого счетчика б, заполняя его.Следовательно, триггерцьш счетчик б заполняется импульсами тактовых частот Р 1 и Р а счетчик 5 - только импульсами тактовой частоты Рь Зто приводит к уменьшению относительной емкости триггерного счетчика б п измснсцшо скважности...

Формирователь потенциального двоичного кода многоотсчетного преобразователя угол — код

Загрузка...

Номер патента: 433521

Опубликовано: 25.06.1974

Авторы: Айзикович, Каган, Онд, Шульгин

МПК: H03M 1/26, H03M 7/00

Метки: двоичного, код, кода, многоотсчетного, потенциального, преобразователя, угол, формирователь

...разряда. Вторые входы схем И формирователей 2 и 3, подключенных ко входам нечетных и четных разрядов формирователей (СЭ преобразователя угол - код), соединены с соответствующими входами формирователей,В каскаде К сигнал на выходе схемы И любого СЭ, например 1-того, появляется при условии наличия сигнала с -того СЭ и отсутствия сигнала с ( - 1)-ного СЭ. В результате из исходной последовательности сигналов, в которой перекрываются фронты сигналов со смежных СЭ, формируется новая последовательность, в которой каждому угловому положению вала соответствует только один сигнал, а между двумя последовательными сигналами нет разрыва. Дальнейшее формирование кода происходит по известному принципу в соответствии с диаграммой, показанной на...

Преобразователь двоичного кода в двоично-десятичный

Загрузка...

Номер патента: 434404

Опубликовано: 30.06.1974

Авторы: Галуза, Полищук, Распутный, Сальникова

МПК: H03M 7/12

Метки: двоично-десятичный, двоичного, кода

...входамиизбирательной схемы и статического регистра, 30 личия позволяют использовать один корректор кода и четырехразрядный тельный регистр для анализа всех то упрощает устройство и сокращает во оборудования.434404 Выход 0000 (О) 0001(1) 0010 (2) 0011 (3) 0100 (4) 1000(8) 1001(9) 1010(10) 1011(11) 1100(12) Отсюда следует, что входная комбинация кода, имеющая значение 5, 6, 7, 8, 9, корректором увеличивается на 3.Вспомогательный регистр 5 служит для хранения четырехразрядной скорректированной информации до окончания такта коррекции данной тетрады,Предлагаемое устройство работает следующим. образом.Двоичный код, предназначенный для преобразования в двоично-десятичный, последовательно старшим разрядом вперед по времени Тпоступает на...

Устройство для преобразования безызбыточногоs-разрядного двоичного кода в двоичныйv-разрядный с-вычетный разностный код

Загрузка...

Номер патента: 435518

Опубликовано: 05.07.1974

Автор: Злотник

МПК: H03M 7/04

Метки: безызбыточногоs-разрядного, двоичного, двоичныйv-разрядный, код, кода, преобразования, разностный, с-вычетный

...кода окажется соответствующим номерам ненулевых разрядов 4, 8, 9, 11.На фиг, 1 изображена схема устройства применительно к образованию 3-разрядного исходного кода в 13-разрядный 4-вычетный разностный код; на фиг, 2 - временные диаграммы.Устройство содержит генератор тактовых импульсов 1, делитель в У/5 раз 2, делитель в Ь раз 3, регистр входного кода 4, счет- З 5 чик 5, конъюнкторы 6 - 6 з и 8 - 8 ь элементы задержки 7, - 7, дизъюнкторы 9, 10, входную шину 11, выходную шину 12, шину 13 установки в исходное состояние делителя 2 и шину 14 сброса счетчика.40а - ;гп - точки схемы на фиг. 1, для которых на фиг. 2 приведены временные диаграммы.Выход генератора 1 соединен с входами делителя 2 с коэффициентом деления Р/5, делителя 3...

Преобразователь двоичного кода в двоично-десятичный

Загрузка...

Номер патента: 437069

Опубликовано: 25.07.1974

Авторы: Городецкий, Хусаинов

МПК: G06F 5/02

Метки: двоично-десятичный, двоичного, кода

...схема формирования управляющих сигналов 5 дает разрешение на вычитание порядка, на едини цу меньше 20. Это происходит до тех пор,пока порядок не будет понижен до нуля, Количество вычитаний каждого порядка подсчитывается четырехразрядным двоичным счетчиком 3, После считывания очередного поряд ка числа через вентили 2 в статический регистр 1, счетчик 3 устанавливается в О,Устройство работает следующим образом.Исходное состояние триггеров 10 и 11 таково, что схемы И 16 - 19, заперты, счетчик 3 находится в состоянии О. Импульс начало преобразования поступает на триггер 10, который перебрасывается и отпирает схемы И 16, 17. Тактовый импульс через схему И 16 проходит на определенные разряды сумматора 7 в виде обратного двоичного кода числа...

Декодирующее устройство каскадного кода

Загрузка...

Номер патента: 437219

Опубликовано: 25.07.1974

Автор: Келлер

МПК: H03M 13/05

Метки: декодирующее, каскадного, кода

...Соломона второй ступени: в 0 в , в 011 в , в 022 в в , - 123 - , - 033 - , - 132 - ,Выходы ячеек памяти дешифратора 19 являются выходами устройства.Частота сдвигающих импульсов дешифратора 1 в три раза превышает частоту сдвитающих импульсов дешифратора 19 (шины импульсов сдвига на чертеже не показаны).Двоичные символы каскадного кода передаются, последовательно во времени и поступают: 0 на вход 2, а 1 - на вход 3 кольцевого дешифратора 1, где декодируется отделыно каждая комбинация кода первой ступени с основанием 2. Через каждые 3 такта считывается результат декодирования с дешифратора 1, выходные сигналы которого представляют собой символы кода второй ступени с основанием 4 и подаются через логическую схему 12 на вход кольцевого...