Патенты с меткой «кода»
Преобразователь двоичного кода в код с весовыми коэффициентами 1 и -1 и обратно
Номер патента: 1007097
Опубликовано: 23.03.1983
Авторы: Балюк, Выжиковски, Каневский
МПК: G06F 5/02
Метки: весовыми, двоичного, код, кода, коэффициентами, обратно
...осуществляет преобразование Ф 1 -разрядногочисла со знаком, представленного в си-стеме счисления с цифрами О и 1 в прямом коде А(а а а а ЗН 91 ОЯ " О0 в его представление по модулю М=2+1 в системе счисления с цифрами - 1 и 1,зньь" оПри выполнении прямого преобразования возможны следующие случаи.1. Если число А ямяется нечетным и положительным, т.е. сто = 1, 05 = О, то 6: Д+"-" Ъ =О (1) 2 Зн Д+(2 -1)-М А 1-О (2)2 ЩВ-А+г"-2 фЬн=ц И) а= 1, то 4, Если сФ(ф= Оэ 5. Если А = Оф т.е.сааб 1 Офйп-Оф , 00=0, то, не преобразуя мантиссы, принимается ЬЗ=О.15Примеры использования выражений (1), . (2),:(3), (4) для выполнения прямого преобразования (при условии, что в системе счисления с цифрами -1 и 1 цифра 1 кодируется как 1, а цифра (-1) - как О)...
Устройство для формирования позиционных признаков непозиционного кода
Номер патента: 1007098
Опубликовано: 23.03.1983
Автор: Коляда
МПК: G06F 5/02
Метки: кода, непозиционного, позиционных, признаков, формирования
...поцключены к выходу второго вспомогательного регистра, выход первого вспомогательного регистра подключен к второму входу второго элемента И, выхоц 6 которого попключен к первому входу регистра поправки Амербаева, второйвхоп которого соединен с входом первого вспомогательного регистра, а выходявляется выходом поправки Амербаева" у устройства, выхоцы элемента ИЛИ-НЕ ипервого элемента И подключены х соответствующим входам элемента ИЛИ,выход которого подключен к вхопу регисгра знака, выход которого является выхо- М цом "знака устройства, первый выходблока анализа о-ой цифры непозиционного кода подключен к вхоцу третьеговспомогательного регистра, выходомподключенного к второму входу (и)схемы сравнения блока. формированияпоправки Амербаева",...
Функциональный преобразователь кода угла и дальности
Номер патента: 1008734
Опубликовано: 30.03.1983
Автор: Киселев
МПК: G06F 7/544
Метки: дальности, кода, угла, функциональный
...входы первого, второго, третьего и четвертого счетчиковсоединены с первым управляющим входомблока пересчета, второй управляющийвход которого соединен с первым инфор,мапионным входом элемента ИЛИ, второйиоормационный вход которого соединенс третьим управляксдим входом блока35пересчета, информационный выход элемента ИЛИ соединен с первым счетным. Входом первого счетчика, Выходы переноса первого, второго и третьего счетчиковсоединены со счетными входами соотвей 46ственно второго, третьего и четвертогосчетчиков информационные выходы первого,второго, третьего и четвертого счетчиков соединены с первым информационным выходом блока пересчета, второй .информационный выход второго блока пересчета соединен с, информационным выходом элемента 2-2...
Преобразователь цифрового кода в частоту следования импульсов
Номер патента: 1008905
Опубликовано: 30.03.1983
МПК: H03K 13/24
Метки: импульсов, кода, следования, цифрового, частоту
...эталонной цастоты, клемму 17 подачи управляющего сигнала, клемму 18 подачи сигнала "Омена кодовой комбинации", клеммы 9 подачи входного преобразуемого кода.Входные клеммы 19 подключены к адресным входам перепрограммируемого запоминающего устройства ПЗУ), выходы которого соединены с разрядными входами двоичного счетчика 2, на вход обнуления. которого подключен выход элемента ИЛИ 13, на первый вход которого подключен один из выходов устройства 1, а на второй- выход элемента И-НЕ 11 блока 8 обнуления.Выход переноса вычитания счетчика 2 соединен с первым входом элемента3 1 О И-НЕ 4 триггера 3, выход которого подключен к первому входу элемента .И-НЕ 6, к которому подключен выход, ждущего мультивибратора 15, вход которого соединен с...
Устройство для контроля фазового сдвига элементов дискретного кода частотно-модулированного сигнала
Номер патента: 1008916
Опубликовано: 30.03.1983
МПК: H04B 17/00
Метки: дискретного, кода, сдвига, сигнала, фазового, частотно-модулированного, элементов
...которогоподключен к входу блока регистрации,первый вход блока памяти подключен квыходу второго коммутатора, а второйвход - к выходу блока управляемой отрицательной обратной связи, выходы входчого блока фильтров подключены к соотзетствующим входам сумматора. На фиг. 1 представлена схема предлагаемого устройства; на фиг. 2 - эпюрыполезного сигнала О и помехи О, нафиг. 3 - эпюры суммарного сигнала Ии сформированных видеоимпульсов дискретного сигнала,Устройство содержит частотные фильтры 1-3, сумматор 4, выпрямитель 8,тактовый генератор 6, второй коммутатор 7, пороговый блок 8, блок 9 памяти,блок 10 управляемой отрицательной обратной связи, третий коммутатор 1 1 ипервый коммутатор 12, генератор 13ступенчатого напряжения, счетчик 14,блок 15...
Преобразователь двоичного кода в код системы остаточных классов
Номер патента: 1012237
Опубликовано: 15.04.1983
Авторы: Литвинов, Червяков, Шамардинов
МПК: G06F 5/02
Метки: двоичного, классов, код, кода, остаточных, системы
...умножения промежуточного результата, выходы которого соединены с входами выходного сумматораи корректирующего сумматора, входкоторого соединен через блок умножения старшего разряда с выходом последнего старшего разряда входного регистра, выход младшего разряда кото 30рого соединен с входом выходногосумматора Г 2.Недостаток устройства - большойобъем оборудования,Цель изобретения - уменьшение объе- З 5ма оборудования.Поставленная цель достигаетсятем, что преобразователь двоичногокода в код системы остаточных классов, содержащий входной регистр, 40вход которого является входом устройства, содержит двоичный сумматор,формирователь сигнала записи, выход"ной сдвиговый регистр, выход которого является выходом преобразователя, 45вход сдвига...
Устройство для контроля двоичного кода на нечетность
Номер патента: 1012261
Опубликовано: 15.04.1983
МПК: G06F 11/10
Метки: двоичного, кода, нечетность
...3 сдвига, второй элемент ИЛИ 4, триггер 5, неполный дешифратор 6, первый элемент НЕ 7 триггер 8 фиксации сдвига, второй элемент И 9, третий элемент И 10; одновибратор 11, третий элемент ИЛИ 12, второй элемент НЕ 13, элемент задержки ,14, четвертый и пятый элементы И 15и 16 соответственно, четвертый элемент ИЛИ 17, информационные входы устройства 18, вход тактовых импульсов 19, выхода устройства 20.Выходы регистра 3 сдвига соединены с входами неполного дешифратора 6, единичные выходы регистра 3 сдвига соединены с входами третьего элемента ИЛИ 12, выход третьего элемента ИЛИ 12 соединен с входом второго элемента НЕ 13 и вторым входом первого элемента И 2, выход второго элемента НЕ 13 соединен с входами установки в нуль триггера 5 и...
Устройство для деления число-импульсного кода на константу
Номер патента: 1012443
Опубликовано: 15.04.1983
МПК: H03K 23/00
Метки: деления, кода, константу, число-импульсного
...комитета СССРпо делам. изобретений и открытий113035, Иосквар Жй Раушская наб., д. 4/5. авааюававеаевеваввв аюавевавав аютатаевеетата еа тае авва еатеааюввеаФилиал,ППП фПатент", г. Ужгород, ул. Проектная,: 4 части, определяемые для каждого иэсостояний с помощью заранее сосавленных таблиц. Последующее ( З + 1)"ое состояние счетчика 1. является переходным. Когда устанавливается данное состояние, что также идентифицируется дешифратором 3, срабатывает ждущий Формирователь 4 короткого импульса, выходной сигнал которого возвращает счетчик 1 в нуле- вое состояние, а к содержимому счет З чика 2 добавляется единица, В счетчике 2 формируются значения о старших разрядов дробной части и к а .аЕоЕ ЕЕвЕ й 1) раврядьв целойа У., ТВ Н И мсти...
Декодер двоичного кода
Номер патента: 1012450
Опубликовано: 15.04.1983
Автор: Бесперстов
МПК: H03M 13/51, H04L 17/30
Метки: двоичного, декодер, кода
...вероятного вектора ошибок,Определяется вектор ошибок по наиболее надежным символам, т.е. среди символов выбирают наиболее надежные, составляющие так называемый информационный набор, По информационному набору можно однозначно определить кодовую комбинацию, а следовательно, и вектор ошибок, так как он равен разности между приняоой и-разрядной комбинацией и кодовой комбинацией, определенной по М наиболее надежным символам.Это соответствует решению системы уравнений Н.Е=В, где Н - проверочная матрица кода; В - синдром принятой комбинации, т.е, результат де 1 ления этой комбинации на обраэуюц 1 ий многочлен кода, Е - неизвестный вектор ошибок. Здесь Н и В известны и надо найти Е. Эта система уравнений имеет и неизвестных и и- уравнений....
Преобразователь двоично-десятичного кода в двоичный
Номер патента: 1013942
Опубликовано: 23.04.1983
МПК: G06F 5/02
Метки: двоично-десятичного, двоичный, кода
...соединены с информационныкивходами третьего счетчика, выход переполнения Которого сждинен со входом .первого элемента задержки и через Формирователь импульсов - с первым выходом обратной связи блокауправления, второй Выход Обранойсвязи которого соединен с первымвхсдом первого элемента И"НЕ и череЗэлемент НЕ - с первым входом второгоэлемента И-НЕ, а также с выходом дешифратора нулевого состояния, входыкоторого соединены с разрядными вы"ходами третьего счетчика, счетныйвход которого соединен со вторым,входом второго элемента ИЛИ и с выходом второго элемента И-НЕ, второйвход которого соединен со вторымвходом первого элемента И-НЕ и с выходом Р 5-триггера, В -вход которогосоединен с выходом элемента 2 И-ИЛИ,третий вход первого...
Преобразователь кода
Номер патента: 1014144
Опубликовано: 23.04.1983
Автор: Горбачев
МПК: H03K 13/24
Метки: кода
...которой в устройство введен элемент задержки.На фиг, 1 представлена структурная схема преобразователя кода; на фиг. 2 и 3 - временные диаграммы его работы.Преобразователь кода содержит сумматор-вычитатель 1, выходы младших разрядов которого подключены к входам управляемого инвертора 2, а выходы последнего соединены с вторыми входами дополнительного сумматоравычитателя 3 и входами постоянного запоминающего устройства ПЗУ) 4, а его выходы подключены к первым входам сумматора-вычитателя 3, управляющий вход которого соединен с входом старшего разряда регистра 5, управляющими входами управляемых инверторов 2 и б и выходом триггера 7, информационный вход которого подключенк выходу старшего разряда сумматоранычнтателя 1, а первые и...
Устройство для контроля параллельного кода на четность
Номер патента: 1015387
Опубликовано: 30.04.1983
Авторы: Казанков, Мельников, Плотников
МПК: G06F 11/10
Метки: кода, параллельного, четность
...И-НЕ 6, элемент И 7; входы 8 -10 и выходы 11 и 12.Модификатор 1 кода содержит регистр13 кода, регистр 14 маски и блок 15сумматоров по модулю два,Введение регистров. 13 и 14 кода имаски обусловлено необходимостью хранения контролируемого кода и кода маскина время модификации контролируемогокода с. помощью блока 15 сумматоров помодулю два.Устройство работает следующим образом.В исходном состоянии элементы памяти модификатора 1 кода (регистр 13 кода и регистр 14 маски), регистр 2 и триггер 5 находятся в нулевом состоянии. Одновременно с подачей контролируемого кода на груцпу информационных входов 9 устройства и записью его в регистр13 кода на группу входов 10 маскипоступает код маски, который записывается в регистр 14 маски. Регистр...
Преобразователь кода
Номер патента: 1019435
Опубликовано: 23.05.1983
Автор: Бодаревский
МПК: H03M 7/02
Метки: кода
...неисправности, второй управляющий вход коммутатора является входом разрешения записи информации преобразователя.На чертеже представлена структурная схема предлагаемого преобразователя кода с автоматичесиим контролем работы.Преобразователь кода содержит генератор 1 импульсов, первый элемент И 2, входной счетчик 3, выходной двоично-десятично-шестидесятиричный счетчех 4, первый дешифратор 8, второй элемент И 6, накапливающий двоичный сумматоР ,у, группу внешних аФН 8 сумматора 7, генератор 9 сдвинутых серий импудьСОвр третий эларсент И 10 входную упра щдощую шину 11, элемент ИЛИ 12, шифра- ТОР 13 р коммУтатоР 14, втоРой дешиФРатор 18, четвертый элемент И 16, триггер 17, тестовую шину 18, шину 19 импульса выдачи внешнего кода,...
Преобразователь цифрового кода в аналоговый сигнал для устройств отображения телевизионной информации на матричном экране
Номер патента: 1019624
Опубликовано: 23.05.1983
МПК: H03K 13/20
Метки: аналоговый, информации, кода, матричном, отображения, сигнал, телевизионной, устройств, цифрового, экране
...и первым входом первого триггера, остальные входы - с выходами соответствующих итриггеров, между собой включенныхпоследовательно так, что первый входкаждогр триггера, подключен к выходупредыдущего триггера, вторые входывсех триггеров подключены к соответствующим выходам счетчика, а вторые 60входы элементов совпадений, первыевходы которых объединены, подключенык одной из и шин цифрового кода.На чертеже представлена блок-схема преобразователя цифрового кода в 65 аналоговый сиГнал для устройств отображения телевизионной информации на матричном экране.Преобразователь содержит и-разрядный счетчик 1 .импульсов, счетный вход которого соединен с шиной тактовых импульсов, и триггеров 2, Ии элементов 3 совпадений и элемент ИЛИ 4, причем выход...
Устройство для преобразования одного кода в другой
Номер патента: 1019629
Опубликовано: 23.05.1983
Автор: Реута
МПК: H03K 13/24
Метки: кода, одного, преобразования
...счетчика6 импульсов во втором коде, входы1 управления реверсом которых подклю,чены ко второму выходу блока 1 сравнения двух кодов, а входы управленияпредустановкой - к выходу генератора7 синхроимпульсов. Выходы реверсивного 5 счетчика импульсов в первомкоде подключены ко второй группе входов блока 1 сравнения двух кодов,первая группа входов которого подключена к шинам первого (преобразуемого ) кода а второй (выходящий )код снимается с выходов реверсивно"го б счетчика. импульсов во второмкоде.Для упрощения обьяснений обозна-,чим первый (входной ) код индексомХ код, снимаемый с реверсивного5 счетчика импульсов в первом коде,индексом Х 2, а код, снимаемый с реверсивного б счетчика импульсов вовтором коде, - индексом У.Работает устройство...
Преобразователь кода
Номер патента: 1019630
Опубликовано: 23.05.1983
Автор: Ким
МПК: H03K 13/24
Метки: кода
...схему.Цель изобретения - упрощение устройства путем фиксации числа входов логических элементов при увеличении числа шифрируемых разрядов.Поставленная цель достигается за счет того, что преобразователь .кода, содержащий 2 М логических элементов И-НЕ, входами подключенных к входным магистральным шинам, а Й выходами - к выходам преобразователя, выполнен в виде Й идентичных блоков, каждый иэ которых состоит из двух логических элементов И-НЕ, при этом один из элементов 1-го блока первым входом подключен к выходу предыдущего 1-1-го блока, другим - к -й вход ной магистральной шине, а выходомк выходу -го блока и выходу преобразователя через второй логический элемент И-НЕ, другой вход которого подключен к + Й -й входной магист" ральной шине,...
Преобразователь кода с постоянным весом в двоичный код
Номер патента: 1020815
Опубликовано: 30.05.1983
МПК: G06F 5/02
Метки: весом, двоичный, код, кода, постоянным
...группу 3 сумматоров 31, Зт, Зр ; предназначенных цня хранениядвоичных эквивалентов весовых коэффициентов рразрядов преобразуемого кода: группу 4 пороговых элементов 4;, 4,4 р первую группу 5 эпементовИ 5, 5),., 5 р вторую группу 6 элементов И 6, 6.6 Р, группу 7 эпементов 71, 7 , 7(р . задержки,предназначенных дпя зацержки подачи управляющего сигнала на очередной сумматор За, 3 Зр группы на времявычитания ипи записи одного чиспа в . предыдущем сумматоре; эпемент НЕ 8,элемент И 9, распредепитепь 10 импульсов, регистр 1 1 сдвига и сумматор 1 2реэупьтата.В зависимости от чиспа разрядов впреобразуемом коде (р)д,), типа ограничения на вес кодов, коды с постояннымвесом или коды с ограниченным весоми значения параметра ограничения,...
Устройство для последовательного выделения единиц из разрядного двоичного кода
Номер патента: 1022151
Опубликовано: 07.06.1983
Авторы: Витер, Гурьянов, Кравченко, Мищенко, Рылеев
МПК: G06F 7/06
Метки: выделения, двоичного, единиц, кода, последовательного, разрядного
...единиц соединен с первым входом 45второго элемента И 1-го блока выделения единиц, выход которого соединен с.единичным входом соответствующего триг-,гера регистра, каждый блок выделения единиц ,содержит элемейт НЕ, причем первый вход 5 Оэлемента ИЛИ 1-го блока выделения еди.ниц, кпоме певвого, соединен с выходомэлемента ИЛИ ( -1)-го бпока выделенйяединиц и через соответствующий элемейтНЕ с вторым входом втрого элемента И4 551 го блока выделения единиц, первый,вход элемента ИЛИ первого блока выделения единиц соединен с входом параши"вания разрядности.устройства и через соответствующий элемент НЕ с вторымвходом второго элемента И 1-го блокавыделения единйц - с тактовым входомустройства,.выход и второй вход первогоэлемента И-го блока...
Устройство для контроля параллельного двоичного кода на четность
Номер патента: 1023334
Опубликовано: 15.06.1983
Автор: Зуб
МПК: G06F 11/10
Метки: двоичного, кода, параллельного, четность
...элемента И является вторым управляющим выходом устройства.Введение дополнительных триггеров четности и вторых дополнительных,. элементов И позволяет расширить функциональные возможности устройства за счет преобразования кода Грея в позиционный двоичный код.На чертеже представлена схема предлагаемогоустройства при п=4,В состав устройства входят регистр сдвига 1 с разрядами 1-1,1-2,1-3,1-4, в каждый из которых входят триггеры 2, первый дополнительный элемент И 3 и элемент ИЛИ 4, элемент И 5, триггер 6 четности, группа вторых дополнительных элементов И 7,8 и 9, группа триггеров 10,11 и 12, синхрони" зирующий вход 13 устройства и вход 14 сигнала логического нуля устройства, элемент задержки 15 и элемент И 16, первый и второй управляющие...
Преобразователь двоичного кода в частоту следования импульсов
Номер патента: 1023653
Опубликовано: 15.06.1983
Авторы: Запорожец, Крупышев, Сапожников
МПК: H03K 13/20
Метки: двоичного, импульсов, кода, следования, частоту
...к выходам инФормационных и знаковых разрядов регистра сдвига, информационные выходы - к соответствующим кодовым, входам первого двоичного умножителя,,а выходы знаковых разрядов - к соответствующим входам дешифратора знака,. выход которого соединен с управляющим входом коммутатора, при этом частотный выход первого двоичного умножителя соединен с первым входом вычитающегоблока и первым входом коммутатора, второй вход ко торого подключен к выходу вычитающе" го блока, второй вход которого соеди- нен с выходом генератора таковых импульсов, причем выход коммутатора подключен к частотному входу второ го двоичного умножителя, кодовые входы которого соединены с выходами датчика масштабных коэффициентов, а частотный выход - к выходной...
Четырехразрядный преобразователь двоичного кода в двоично десятичный
Номер патента: 1024901
Опубликовано: 23.06.1983
Автор: Подгузов
МПК: G06F 5/02
Метки: двоично, двоичного, десятичный, кода, четырехразрядный
...содержащий шестнадцать элементов И-НБ 2 .Недостаток данного преобразователя - большой объем аппаратуры и низкая экономичность. 30Целью изобретения является упрощение преобразователя и повышение его экономичностиПоставленная цель достигается тем, что в четырехразрядный преоб разователь двоичного кода в двоично-десятичный, содержащий семь элементов И-НЕ, причем входы первого и . третьего разрядов преобразователя соединены соответственно с первыми 4 О входами первого и второго элементов И-НЕ, выходы которых соединены с входами третьего элемента И-НЕ, вы-, ход которого является выходом третье.го разряда преобразователя, входчетвертого разряда которого соединен с вторым входом первого элемента И-НЕ, введены первый и второй элементы 2...
Экстраполирующий преобразователь кода в аналоговый сигнал
Номер патента: 1026297
Опубликовано: 30.06.1983
Автор: Литвинов
МПК: H03K 13/02
Метки: аналоговый, кода, сигнал, экстраполирующий
...ключ, выход которого соединен с общей шиной, и интегратор", вход которого подключен к выходу первого сумматора, выход - к входу аналогового ключа и к первому входу второго сумматора, второй вход которого соединен с выходом первого преобразователя кода в напряжение (ток) и первым входом первого сумматора, второй вход которого подключен к вы" ходу второго преобразователя кода в напряжение (ток), введены три элемента ИЛИ и временной распределитель,первый вход которого соединен с выходом элемента задержки, второй входподключен к шине тактовых импульсов,третьи входы - к шинам регулировки,выходы - к первым входам соответствующих элементов ИЛИ, вторые входыкоторых соединеных с шиной тактовыхимпульсов, при этом выходы первогои второго...
Устройство обнаружения ошибок балансного кода
Номер патента: 1026303
Опубликовано: 30.06.1983
Автор: Тунев
МПК: H03M 13/05
Метки: балансного, кода, обнаружения, ошибок
...- к выходу второго формирователя, а его информационный вход соединен с выходом первого сумматора.При таком исполнении устройстм по вышается точность обнаружения ошибок потому, что введение третьего регистра как элемента памяти в цепь обратной связи устройства допускает превышение значения ТБС на выходе первого сумматора, а принудительная установка третьего регистра сигналом с выхода односго из формирователей в ближайшее максимально допустимое положительное или отрицательное значение ГБС осуществляет поправку ТБС на выходе третьего регистра на величину обнаруженной ошибки, тем самым подготавливая устройство в целом к обнаружению любой очередной ошибки. Кроме того,повышается помехозащищенность устройства вследствие введения между...
Преобразователь кода
Номер патента: 1027713
Опубликовано: 07.07.1983
Автор: Кашаев
МПК: G06F 5/02
Метки: кода
...входом второго элемента И, второй вход которого соединен,с выходом 65 первого элемента И и входом входного двоичного счетчика, а выход - с входом выходного двоичнодесятичногосчетчика, выход которого подключенк выходу устройства, выход каждогопоследующего дешифратора соединенс управляющим входом предыдущего.На чертеже изображена блок-схемапредлагаемого преобразователя.Преобразователь содержит генератор 1 импульсов, первый элемент И 2,входной двоичный счетчик 3, выходнойдвоично-десятичный счетчик 4, дешифратор 5 нуля, второй элемент И 6,цепочку последовательно соединенныхкорректирующих управляюмых дешифраторов 7 - 9, входные 10 и выходные 11шины,Устройство работает следующим об-.разом.Генератор 1 импульсов ворабатываепоследовательность...
Преобразователь параллельного кода в число-импульсный код
Номер патента: 1027714
Опубликовано: 07.07.1983
Авторы: Ивановская, Махота, Михнов, Рудавин
МПК: G06F 5/04
Метки: код, кода, параллельного, число-импульсный
...два элемента И, два элемента НЕ и элемент ИЛИ, первый и второй входы которого соединены соответственно с выходами первого и второго элементов И, являющимися тактовым и информационным выходами времязадающего блока соответственно,. третий вход элемента ИЛИ соединен с выходом первого инвертора, вход которого является входом блокировки времязадающего блока, а выход элемента ИЛИ соединен с Р-входом счетчика, тактовый вход которого является тактовым входом времязадающего блока, управляющий входкоторого соединен с входом второго,элемента БЕ, первые входы первого и второго элементов И соединены соответственно с входом и выходом второГо элемента НЕ, а остальные входы первого и второго элемента И соединены с выходами счетчика,На фиг.1...
Преобразователь дополнительного кода в частоту следования импульсов
Номер патента: 1027812
Опубликовано: 07.07.1983
Авторы: Баранчиков, Докичев, Кашицын, Никифоров, Новоселов, Сарычев, Холкин
МПК: H03K 13/02
Метки: дополнительного, импульсов, кода, следования, частоту
...И-НЕ, третий . вход которого соединен с шиной эталонной частоты, причем выходы первого и второго элементов И-НЕ .50 подключены к соответствующим вхоДам третьего элемента И-НЕ, выход которого соединен с выходной шиной. На чертеже показана структурная электрическая схема преобразователя. устройство содержит преобразователь 1 прямого кода в частоту на базе двоичного умножителя или сумма 812тора, элементы НЕ 2 и 3, элементыИ-НЕ 4 - 6.Вход знакового ( нулевого) разрядавходной шины соединен с первым входомэлемента И-НЕ 5 и с входом элементаНЕ 2, выход которого соединен с первым входом элемента И-НЕ 4, второйвход которого соединен с выходомпреобразователя 1 прямого кода вчастоту и с входом элемента НЕ 3,выход которого соединен с вторымвходом...
Дешифратор интервально-временного кода
Номер патента: 1027819
Опубликовано: 07.07.1983
Авторы: Басевич, Файнгольд, Шляхов
МПК: H03K 13/258
Метки: дешифратор, интервально-временного, кода
...состоящих из последовательносоединенных элемента задержки, и блокасовпадения, вход первого Формирова- .теля длительности подключен к входувторого Формирователя длительностии входу устройства, а выход - к вторым входам всех блоков совпадения основных ячеек, введены блок ИЛИ, последовательно соединенные третий Формирователь длительности, блок совпадения, Я -1 дополнительных ячеек,входы блока ИЛИ соединены с выходамиблоков совпадений последней основнойи дополнительной ячеек, причем входтретьего формирователя длительностисоединен с входом первого Формирова"теля длительности, а выход - с вторыми входами всех блоков совпадениядополнительных ячеек, второй входблока совпадения соединен с выходомэлемейта задержки первой основной51015 ячейки,...
Счетное устройство с предварительной уставкой кода
Номер патента: 1027832
Опубликовано: 07.07.1983
Авторы: Дронов, Дронова, Чернов
МПК: H03K 23/00
Метки: кода, предварительной, счетное, уставкой
...выход последнего из которых соединен с выходной шиной 18, выход многовходового элемента ИЛИ 5 соединен через элемент НЕ 9=1 с третьим входом элемента И 7=8, выход которого соединен через элемент 13 задержки с вторым входом элемента ИЛИ 8 1, первый,та ИЛИ 8=2 соединены соответственнос выходами элементов И 7=2, 7=7 и 7=8 и с управляющим входом логического блока 2, первый, второй входы ивыход элемента ИЛИ 83 соединены соответственно с выходами элементовИ 7=3 и 7=5 и с тактовым входом счет. ного блока 3, входные шинц 14 и 15 соединены соответственно с вторым входом элемента И 7=5 и с четвертым входом элемента И 7=1,Задающий блок 1 состоит из и приемных регистров, выполненных на ВЯ-триггерах, единичные выходы которых поразрядно подключены...
Устройство для преобразования асинхронного потока сигналов кода морзе в синхронный
Номер патента: 1030984
Опубликовано: 23.07.1983
Автор: Баландин
МПК: H04L 3/04
Метки: асинхронного, кода, морзе, потока, преобразования, сигналов, синхронный
...ИЛИ 43, элемента И 44 и элемента ЗАПРЕТ 45. Кроме того, на чертеже по. казана манипуляционная линия 46.Устройство работает следующим об=, разом.При замыкании телеграфного ключа 1 с одного из плеч коммутирующего триггера 2 .поступает. сигнал, устанавливающий через блок 9 сброса счетчики 7 и 8 измерителя 3 длительности посылок и пауз и ячейки 11-16 кра- ности анализатора 10 в исходное состояние. Этот же сигнал подается на один из входов элемента И 6, обеспечивая поступление импульсов от хрони 1зирующего генератора 4 на вход счетчика 7. При размыкании ключа 1 с второго плеча коммутирующего триггера 2 снимается потенциал, разрешающий прохождение импульсов от хронизирующего.генератора 4 через элемент И 5на счетчик 8. В зависимости от...
Преобразователь прямого кода в обратный
Номер патента: 1032448
Опубликовано: 30.07.1983
Авторы: Баранов, Кремез, Лачугин, Роздобара
МПК: H03M 13/23
Метки: кода, обратный, прямого
...соответственно с выходами (И) млад ших разрядов и -разрядного регистра, выход старшего разряда которого соединен с входом установки блока определения старшего разряда, тактовый вход которого соединен с первым выходом распределителя импульсов, первый и второй информационные входы блока определения старшего разряда соединены соответственно с выходами двух старших разрядов блока приведения родов Фибоначчи к минимальной форме, первые информационные входы которого соединены соответственно с выходами элементов И группы, авыходы являются информационными выходами преобразователя, знаковый выход которого соединен с выходом знака блока определения старшего разряда, вь:ход коррекции которого соединен с вторыми информационными входамидвух...