Патенты с меткой «кода»

Страница 46

Самопроверяемый тестер для кода “2 из 7

Загрузка...

Номер патента: 1425847

Опубликовано: 23.09.1988

Авторы: Прокофьев, Сапожников

МПК: H03M 7/22

Метки: кода, самопроверяемый, тестер

...наборе 0000110 кода "2 из 7" по равенству единице сигналов наобоих выходах 28 и 29 устройства. Формула изобретения55Самопроверяемый тестер для кода"2 из 7", содержащий элементы И иИЛИ,выход первого элемента ИЛИ соединен с первым входом первого элемента И, выход второго элемента И соединен с первым входом второго элемента ИЛИ, выход которого соединен с первыми входами третьего и четвертого элементов ИЛИ, выход третьего элемента ИЛИ соединен с первыми входами пятого и шестого элементов ИЛИ, выходы которых соединены с первыми входами соотвественно третьего и четвертого элементов И, выход четвертого элемента ИЛИ соединен с вторым входом третьего элемента И выход пятого элемента И соединен с вторым входом второго элемента ИЛИ, выход....

Преобразователь параллельного кода в последовательный

Загрузка...

Номер патента: 1425848

Опубликовано: 23.09.1988

Авторы: Орлов, Чванов, Шостак

МПК: H03M 9/00

Метки: кода, параллельного, последовательный

...и одновременно подается на информационныевходы приоритетного шифратора 2. Разряды преобразуемого кода и разрядырегистра 1 сдвига совмещаются попервому (младшему) разряду, при этомпервый разряд преобразуемого кодаподается на информационный вход приоритетного шифратора 2, имеющего наименьший приоритет, а старший разряд -на информационный вход, имеющий выс-,ший приоритет. На выходе приоритет",ного шифратора 2 появляется двоичныйкод, числовое значение которого равноформату преобразуемого када. Указанный код записывается в счетчик 3, навыходе заема которого появляется сигнал, запускающий генератор 4 импуль-.сов и сигнализирующий во внешние це:пи о начале Формата преобразователя.Импульсы в выхода генератора 4 импульсов поступают на тактовый...

Преобразователь двоичного кода

Загрузка...

Номер патента: 1427573

Опубликовано: 30.09.1988

Авторы: Ваховский, Лужецкий, Стахов

МПК: H03M 7/02

Метки: двоичного, кода

...19-21 преобразователя подаются соответственно разряды с весом "4", "2" и "1" двоичного кода. Через время срабатывания преобразователя на его выходах 1-4 появляются значения разрядов кода Фибоначчи соответственно с весами "5", "3", "2" и "1". Младший разряд кода Фибоначчи равен нулю.Формула изобретения 50Преобразователь двоичного кода,содержащий четыре элемента НЕ, пятьэлементов И и два элемента ИЛИ, причем первый и второй входы преобразователя соединены соответственно спервыми входами первого и второгоэлементов И, вход первого разрядапреобразователя соединен с первым входом третьего элемента И, выходы первого и второго элементов И соединенысоответственно с первым и вторым вхоДами первого элемента ИЛИ, вход второго разряда...

Устройство для подсчета числа единиц двоичного кода по модулю к

Загрузка...

Номер патента: 1427574

Опубликовано: 30.09.1988

Авторы: Костромитин, Музыченко, Рыжевнин, Шлыков

МПК: G06F 11/10, H03M 7/20

Метки: двоичного, единиц, кода, модулю, подсчета, числа

...элемента 7.1 И, соединенных с выходами блоков 61-6.(1-1), также единичные сигналы. При этом через (ч +1)войК тактов работы генератора 1, когда на вход счетчика 5 по модулю К поступает (ю +1)вос 1 К импульсов, на выходе делителя 9, соединенном с входом элемента 7,1 И появляется импульс, который через элемент 7.1 И и элемент 8,(1+1) ИЛИ поступает на счетный вход блока 6.1 подсчета единиц по модулю К.Таким образом, к содержщому блска 6.1 подсчета единиц по модулю К каждый раз прибавляется единица, а за это время из содержимого счетчика 5 по модулю К вычитается Ь +1)водК единиц, где и+1 - веса информационных входов 10.(1+1).Импульсы с выхода элемента 7,1 .И одновременно поступают через элемент . 8, 1 ИЛИ на вход 20 обнуления делителя 9,...

Устройство для передачи биполярного кода

Загрузка...

Номер патента: 1427592

Опубликовано: 30.09.1988

Авторы: Бобров, Ершов, Трощило, Шмелев

МПК: H04L 25/40

Метки: биполярного, кода, передачи

...действия соответствующих импульсов и шунтирующих в этимоменты времени двухпроводную линиюсвязи.На выходах первого и второго электронных ключей формируется сигнал всоответствии с диаграммой на фиг.2 а,,При подключении к двухпроводнойлинии связи большого числа абонентовувеличивается суммарная паразитнаяемкость, приводящая к возникновениюпереходов в паузах между биполярнымиимпульсами (фиг.2 ж, пунктирная линия),Для компенсации переходов и улучшения формы импульсов к двухпроводной линии связи через диодный мост17 подключен третий электронный ключ13, имеющий в открытом состоянии малое сопротивление. Моменты открывания третьего электронного ключа 13определяются логическим блоком 10,пропускающим на свой выход опорнуювысокочастотную...

Сумматор двоичного кода по модулю два с контролем

Загрузка...

Номер патента: 1429120

Опубликовано: 07.10.1988

Авторы: Дворкин, Монахов, Паремский

МПК: G06F 11/22

Метки: два, двоичного, кода, контролем, модулю, сумматор

...вида неисправности. тояниеэ успели установиться в разные 55 ПослефПосле того как код на входах состояния.,к моменту окончания импульса на выходе формирователян ователя 8) вился и переходные процессы в устрой- Сигнал с выхода формироватф мирователя 8 стве окончились, блокировочньй сигнап импульсов запирает первы элементй элемент с входа элемента И 7 формирователем8 снимается, Низким уровнем с выхода элемента НЕ 18 запрещается прохожде. ние сигнала с генератора 3 импульсов через элементы И-ИЛИ группы 19, а высоким уровнем с управляющего входа19 разрешается прохождение кода с входов группы 9 сумматора йа входы узла 1 сложения по модулю два.Пусть входной код является четным, 1 О тогда по заднему положительному им- пульсу с генератора. 3....

Устройство для декодирования адаптивного канального кода

Загрузка...

Номер патента: 1429161

Опубликовано: 07.10.1988

Авторы: Куля, Кучеренко, Смирнов, Шац

МПК: G11B 5/09

Метки: адаптивного, декодирования, канального, кода

...код порядковогономера одного из характеристическихинтервалов, а на втором выходе - кодошибки округления.Код ошибки округления поступаетна первый вход накапливающего сумматора 7 в сопровождении сигнала конца измерения на втором входе и приводит к изменению управляющего кода,подаваемого на вход преобразователя6, Если измеренное значение длительности характеристического интервалаоказывается завьшенным против номинального, опорная частота на выходепреобразователя б понижается, а еслионо занижено, то опорная частотаповышается,Коды номеров характеристическихинтервалов с первого выхода преобразователя 4 в сопровождении сигналовконца измерения поступают соответст Овенно на первый и второй входы преобразователя 3. На первом выходе...

Преобразователь двоичного кода в код по модулю к

Загрузка...

Номер патента: 1429322

Опубликовано: 07.10.1988

Автор: Музыченко

МПК: H03M 7/12

Метки: двоичного, код, кода, модулю

...выходов блока 3 они объе-диняются по ИЛИ.Разрядность сумматора 1 ш=1 ОК К++ 1, количество разрядов двоичногок 1 ода (входов 4) и произвольно.Блок 2 представляет собой многойороговьй элемент с Весами входов2 (1. 0,1, , и) и порогамиВыходов А = К, 2 К.1 К (1 к2"- 11в в в -). Он может быть выполненВ виде пороговых элементов с соответСтвующими порогами,Блок 3 представляет собой совокупность (1 - 1) элементов запрета.Конструкция его может быть оптимизи 1 ована непосредственным подключением1-го выхода блока 2 к вторым входамтех разрядов суМматора 1, для которыхв соответствующих разрядах двоичногоФйредставления чисел В2 -О КЯ 6 1,1, , и 1, такое, что В,0,2с Ч К) при ц = .1 кк 1 имеется единица, а при ц ( 1 - О.Преобразователь...

Преобразователь кода во временной интервал

Загрузка...

Номер патента: 1431033

Опубликовано: 15.10.1988

Авторы: Беликова, Козлов, Севрюгин

МПК: H03M 1/82

Метки: временной, интервал, кода

...по адресу первого текущегопериода, сформированного счетчиком9, данные из ОЗУ 11 считываются вблок 12 и начинается формирование дополнительного временного интервала.Разрешающий потенциал с выходаблока 8 обеспечивает прохождение импульсов генератора 1 через элементИ 15 на счетный вход счетчика 16.Последний просчитывает эти импульсыдо тех пор, пока его содержимое нестановится равным содержимому, считанному из ОЗУ 11. В этот момент навыходе блока 12 появляется потенциал,поступающий для преобразования в узкий импульс на формирователе 13. Далее этот импульс через элемент 14 обнуляет счетчики 3 и 16. В момент обнуления заканчивается формированиевременного интервала первого текущего периода, который регистрируетсяи просчитывается в ЭВМ...

Преобразователь двоичного кода в код системы остаточных классов

Загрузка...

Номер патента: 1432784

Опубликовано: 23.10.1988

Автор: Соловейчик

МПК: H03M 7/18

Метки: двоичного, классов, код, кода, остаточных, системы

...числа Хво входной регистр 1, а старших (ш)разрядов числа Х - в дополнительныйрегистр 2, причем в п-й (старший)разряд регистра 2 записывается логический "О",Поступление старших (ш) разрядов двоичного числа Х на вход дополнительного регистра 2 обеспечиваетсякоммутатором 3 только в режиме начальной установки.В процессе дальнейшей работы преобразователя коммутатор 3 подключает к входу дополнительного регистра2 выход сумматора 4,Далее на вход 6 преобразователяподается пачка из (К-ш+1) импульсов.В каждом такте ш разрядов с выходарегистра 2 и старший разряд с выхода регистра 1 поступают на второйвход схемы 5 сравнения и на вход второго слагаемого сумматора 4. На схеме 5 сравнения производится сравнение со значением р, поступающим наее...

Декодер линейного кода

Загрузка...

Номер патента: 1432786

Опубликовано: 23.10.1988

Автор: Бесперстов

МПК: H03M 13/13

Метки: декодер, кода, линейного

...исходном состоянии и сигнал с егоинверсного выхода разрешает выдачукомбинации на выход устройства и запись этой комбинации во второй буФерцый регистр 2, а сигнал с прямоговыхода запрещает выдачу комбинациица выход устройства с второго буферного регистра 12 и перезапись этойкомбинации н регистр.Если с блока 10 сравнения пришелсигнал "1", то триггер 13 перебрасывается в состояние, когда на его прямом выходе присутствует сигнал логической "1". По сигналу с прямого выхода триггера 13 разрешаются выдачакомбинации с второго буферного регистра 12 ца выход устройства и перезапись выдаваемой комбинации в регистр.По сигналу с инверсного выхода запреп 1 аются выдача ца выход устройствакомбинации с первого буферного регистра 11 и перезапись этой...

Преобразователь кода фибоначчи в двоичный код

Загрузка...

Номер патента: 1432789

Опубликовано: 23.10.1988

Авторы: Замчевский, Звенигородская, Соляниченко, Стахов, Тарасова

МПК: H03M 13/23

Метки: двоичный, код, кода, фибоначчи

...появляется хотя бы одна иэзапрещенных комбинаций, на выходе дешифратора 5 появляется сигнал, свидетельствующий о нарушении формы представления входной кодовой посылки, иэтот сигнал поступает на контрольныйвыход 12 преобразователя, а также навход элемента ИЛИ 4, по которому происходит обнуление накапливающего сумматора 3, запись числа и/4. в счетчикб и повторная запись и-разрядной посылки 1-кода Фибоначчи в регистр 1.При правильной входной кодовой посылке в зависимости от установившегося кода на выходе блока 2 постояннойпамяти появляется двоичный эквивалент веса четырех разрядов 1-кода Фибоначчи с ИОО, который поступает навход накапливающего сумматора 3,Передним фронтом тактирующего импульса происходит запись...

Преобразователь кода

Загрузка...

Номер патента: 1434546

Опубликовано: 30.10.1988

Автор: Деев

МПК: H03M 5/14

Метки: кода

...сигналы( иг.2 а). Информационные импульсыдвоичного кода поступают на последовательный информационный вход регистра 1 (фиг.2 б). На выходах регистра 1 формируются последовательностиимпульсов, сдвинутые на один тактдруг относительно друга (фиг.2 вд).В результате суммирования этих последовательностей на элементе ИЛИ 2 формируются импульсы логических "О",соответствующие положению четвертого "О" входной последовательности(фиг.2 е). 1 в режим записи информации, при этом в следующем такте работы преобразователя по параллельному информационному входу первого разряда записывается логическая "1" (импульс вставки), а по входам остальных разрядов - логический "О". Логическая "1" с выхода элемента ИЛИ 2 переводит регистр 1 в режим сдвига и в...

Функциональный широтно-импульсный преобразователь кода

Загрузка...

Номер патента: 1437882

Опубликовано: 15.11.1988

Авторы: Петров, Сафьянников

МПК: G06G 7/161

Метки: кода, функциональный, широтно-импульсный

...ИМ-сигналя вызывает устяновку Я разряда регистра в 1 приположительной разности средних частот импульсных последовательностей,поступающих на сукгируоший и вычитающий входы счетчика 1, и оставляетв нулевом состоянии в случае противоположного знака. Одновременно сустановкой Ц ,разряда регистра 8последовательного приближения сбрасывается более младший разряд Ц иТд,У, 1 К,ЯР 2 л 11 Р+11 ф 30 ния,Процесс последовательного приближения средних частот Р(. и Р импульсных последовательностей, поступающихна суммирующий и вычитающий входы реверсивного счетчика 1 соответственно,заканчивается с установкой госледнего разряда Ц выходного кола и сбросом дополнительного разряда управления Ц,. Последнее обстоятельствоприводит к сбросу триггеров 26 и 28и...

Преобразователь двоичного кода во временной интервал

Загрузка...

Номер патента: 1438003

Опубликовано: 15.11.1988

Авторы: Битус, Кобайло, Костюк, Леусенко, Мороз, Пахоменко

МПК: H03M 1/82

Метки: временной, двоичного, интервал, кода

...1 импульсов боль 9Ю ше, чем на время задержки нулевым элементом 8,1 задержки, то задержанный тактовый импульс с выхода этого элемента поступает непосредственно на вход синхронизации триггера 9,1, По переднему фронту импульса, поступающего на вход синхронизации одного из триггеров синхронизации, соответствующий триггер 9 устанавливается в единичное состояние, открывая по второму входу соответствующий элемент Ивторой группы. На первый вход этого элемента И поступают задержанные тактовые импульсы с выхода К-го элемента 8 задержки. Последовательность тактовых импульсов, задержанная на время запаздывания импульса начала преобразования относительно исходной такТовой последовательности импульсов, генерируемой генератором 1 импульсов,...

Преобразователь двоичного кода в позиционно-знаковый код

Загрузка...

Номер патента: 1438005

Опубликовано: 15.11.1988

Автор: Петренко

МПК: H03M 7/04

Метки: двоичного, код, кода, позиционно-знаковый

...1011101, на выходе (+) 1 9 формируется код вида + 1010001, поскольку "1" с входной . шины 2 поступает непосредственно на выход (+) 19, кроме того, элементы И 4 2 и б имеют "1" на выходах, так как на входах элементов НЕ 8 и 12 присутствует "0".("0" нв вписаны).Если подсчитать число "1"жительном и отрицательном рато они для любой кодовой комбобязательно равны междусобойчем и основан функциональныйработы различных устройств,щих впозиционно-знаковой си Предлагаемый преобразователь работает следующим образом.Двоично-позиционный код формирует" ся путем окаймления каждой единичной группы разрядов входного кода единирей старшего разряда в положительной группе разрядов выходного кода и единицей младшего разряда в отрицательной: группе...

Устройство для подсчета числа единиц двоичного кода по модулю к

Загрузка...

Номер патента: 1438006

Опубликовано: 15.11.1988

Авторы: Беляев, Музыченко, Трушкин

МПК: G06F 11/10, H03M 7/20

Метки: двоичного, единиц, кода, модулю, подсчета, числа

...8,1 на счетный вход счетчика 5, который осуществляет их подсчет по модулю К, а также на тактовый вход делителя 9, на 1-м выходе которого, соединенном с входом элемента И 7.1, появляется импульс при поступлении ч) вой К)-го импульса на его тактовый вход 13. Импульсы с выхода делителя 9 поступают через элемент И 7.1 на вычитающий вход блока 6.1, из содержимого которого при этом вычитается единица, а также через элемент ИЛИ 8,2 на вход 20 обнуления делителя 9, который по заднему фронту импульса сбрасывается в нулевое состояние, Таким образом, за время поступления на вычитающий вход блока 6.1 одного тактового импульса на вход счетчика 5 поступает (ж) шой К тактовых импульсов. Работа продолжается таким образом до обнуления блока 61. Далее...

Преобразователь последовательного кода в параллельный

Загрузка...

Номер патента: 1438007

Опубликовано: 15.11.1988

Авторы: Ковнир, Цодыковский

МПК: H03M 9/00

Метки: кода, параллельный, последовательного

...до коман-. ды "Пуск" в регистр 38 адреса был занесен требуемый адрес слова, с которого надо принимать информацию в преобразователь. Этот адрес сравнивается в блоке 40 сравнения., Блок 40 сравнения имеет два выхода: выход р О" и выход "=О". Если после прохождения восьми импульсов срабатывает сигнал "О" (фиг.2 е), то сигнал "Строб" проходит через элемент И 33 и обнуляет счетчик 34 адреса через элемент И 1 И 26. Если вырабатывается сигнал =0", то сигнал "Строб" не проходит через элемент И 33, а триггер 16 сбрасывается и блокирует элемент И 33 для дальнейшего прохождения импульсов "Строб" до прихода нового сигнала "Пуск".Таким образом находят нужное слово информации, и канал будет принимать информацию аналогично описанному для известного...

Преобразователь кода в угол поворота вала

Загрузка...

Номер патента: 1439740

Опубликовано: 23.11.1988

Авторы: Косинский, Юрченко

МПК: H03M 1/66

Метки: вала, кода, поворота, угол

...его выходе формируется значениекода тангенса угла д, заданноговходным кодом в пределах от 0 до О/4,55при подаче обратного кода - значениетангенса угла, дополнительного до11/4, т.е. значение котангенса. Значения кодов тангенса или котангенса младших разрядов угла р поступают на цифровые входы ЦАП 5. На выходе источника 7 опорного напряжения формируется напряжение П переменного тока, которое является опорным напряжением для исполнительного элемента 8 и входным напряжением для ЦАП 5 и переключателя 9.В зависимости от октанта устанавливаемого угла на синусный П ,и косинусный Пвходы СКД 10 поступаетихили напряжение П с выхода источника 7 или выходное напряжение ЦАП 5,преобразованное в соответствии с выходным кодом блока 4. Выходные...

Преобразователь кода во временной интервал

Загрузка...

Номер патента: 1439741

Опубликовано: 23.11.1988

Авторы: Беликова, Шимбирев

МПК: H03M 1/82

Метки: временной, интервал, кода

...24 Формируется сигнал определенной длительности (Фиг,2),В Формирователе 11 по заднему фронту сигнала с выхода логического блока 10 формируется импульс, который поступает на выходную шину 12,Этот же импульс через элемент ИЛИ 20 сбрасывает в ноль счетчик 3. В результате сигнал с выхода блока 6 разрешает прохождение импульсов генератора на счетчик 3. Аналогично описанному формируется очередной временной интервал . При этом считывание из СОЗУ осуществляется по новому адресу, задаваемому счетчиком 7.В процессе работы чаще обновляется информация младших разрядов, Сигнал на обновление информации в регистре 5 младших разрядов формируется с помощью дешифратора 13, подключенного к выходам младших разрядов счетчика 7.Сигнал с выхода...

Преобразователь двоичного кода в двоично-десятичный

Загрузка...

Номер патента: 1439745

Опубликовано: 23.11.1988

Авторы: Кобринский, Цейтлин

МПК: H03M 7/12

Метки: двоично-десятичный, двоичного, кода

...требуемое для суммирования данных, записанных в региотрах слагаемого 10 и суммы 1, которое равно Т = 11 1, где И - количество разрядов в регистре слагаемого (суммы), Т период тактовой частоты, подаваемой на регистры.При поступлении тактовых сигналов на регистры слагаемого 10 и суммы 11 в последовательном двоично-десятичном сумматоре 4 осуществляется потетрадное сложение данных, которые записаны в регистрах 10 и 11С выхода последовательного двоично-десятичного сумматора 4 результат этого сложения вновь записывается в регистр 11 суммы. Задержанный импульс с выхода первого элемента 6 управляемой задержки опрашивает разряды входного регистра 3, соединенные с элементами И 2 второй группы. С выхода элементов И 2 второй группы импульсные...

Устройство для свертки кода числа по модулю

Загрузка...

Номер патента: 1439747

Опубликовано: 23.11.1988

Авторы: Зимаков, Никишин, Хмелевской

МПК: H03M 7/18

Метки: кода, модулю, свертки, числа

...вызывающий уровень логического нуля на выходе элемента И 9, который по вторым входам блокирует элементы И 5 четвертой группы до момента сброса последней единицы в регистре 7 и не допускает прохождение информации через упомянутые элементы на выход 13 устройства.После завершения импульсов на входе 6 устройства нулевой уровень на первых входах элемента И 2 первой 45 группы вызывает с задержкой в один период переключения логического элемента появление уровней логического нуля на их выходах и прекращение действия сигнала установки на установочнь 1 х входах триггеров 8, На вход 11 устройства с задержкой в один период ,переключения логического элемента относительно входа 6 устройства и соответственно на входы элементов И 4третьей группы и...

Преобразователь двоичного кода в код фибоначчи

Загрузка...

Номер патента: 1439751

Опубликовано: 23.11.1988

Авторы: Ваховский, Козлюк, Лужецкий, Попович, Стахов

МПК: H03M 13/23

Метки: двоичного, код, кода, фибоначчи

...вход значения старших разрядов входного кода на его выходе формируется в 40 двоичной форме код остатка от преобразования этой информации в код Фибоначчи, содержащегося в 1 младших разрядах кода Фибоначчи, При этом значение параметра 1 выбирается из условия Ц(1-3)ъ 2 -2. Код остатка с выхода блока 3 постоянной памяти поступает на вторые входы сумматора 2, на выходе которого формируется код суммы остатка и входной величины, содержащеися в ш младших разрядахн50 входного кода. Код с выхода сумма" тора 2 поступает на,входы третьего блока 5 постоянной памяти. Блок 5 закодирован таким образом, что при подаче на его вход двоичного кода55 разрядностью 1 одц(1+1) +1 на его выходе формируется соответствуюший код Фибоначчи 1 младших разрядов...

Устройство для преобразования двоичного кода в двоично десятичный

Загрузка...

Номер патента: 1441485

Опубликовано: 30.11.1988

Авторы: Вяльшин, Корчаловский

МПК: H03M 7/12

Метки: двоично, двоичного, десятичный, кода, преобразования

...двоичного кода в зависимости от состояния двоичных вычитаюших счетчиков 5 и 6. Состояние выходовдвоично-вычитающих счетчиков Дополнительный десятичный код Счетчик 5 Счетчик 6 0 16 0 256 272 Так, дпя вссьмиразрядного двоилного кода. требуется допопнтттельньтй код 0 и 16, а для двенадцатиразрядпого двоичного кода требуется дополнительньтй код О 16 256 и 272 Цопопнитепьные коды с вьходы шифратора 9 посту- пают на зторь.е входы мультиплексора 8 и на первые входы параллельных двоично-десятичных декадных сумматоров11 и 12,На вторые входы параллельных двоично-десятичных декадных сумматоров10 - 12 поступает код с выхода выходного регистра 14, Результат сложенияс выхода параллельных двопчно -десятичных декадных сумматоров 10 - 12поступает на...

Пороговый декодер сверточного кода

Загрузка...

Номер патента: 1443180

Опубликовано: 07.12.1988

Авторы: Королев, Купеев, Овсянников, Чуйко

МПК: H03M 13/23

Метки: декодер, кода, пороговый, сверточного

...количествастираний, поступивших на вход декодера, Интервал анализа выбран равныйдлине кодового ограничения используемого сверточного кода, Второй формирователь 20 интервала анализа реализуется по такому же принципу какпервый формирователь 18 интервала анализа, отличие состоит только лишь вфиксируемой длине интервала анализа35 Рассмотрим алгоритм работы порогового декодера. В соответствии с алгоритмом формирования кодовых символов кодовые символы последовательностей Т(1(0) и ТО) поступают на5входы распределителей 1 и 8 соответственно первого и второго каналовдекодирования, где производится ихдекодирование в соответствии с клас-, 10сическим алгоритмом порогового декодирования.С выходов корректоров 5 и 12 каждого канала декодирования...

Преобразователь двоичного кода во временной интервал

Загрузка...

Номер патента: 1444952

Опубликовано: 15.12.1988

Авторы: Лукьянов, Некрасова

МПК: H03M 1/82

Метки: временной, двоичного, интервал, кода

...1 - период следования импульсовна выходе делителя частоты 2;Т 2 - период следования импульсовна выходе мультиплексора 11.Ближайшее значение временного интервала при смене преобразуемого кодаравно:кТ, = 2 Т 2 + (И + 1)(Т 1 - Т 2).Беличина дискрета равна разностиТя+ - Тя = Т 1 - Т 2. Например, И =ЗОО, Т 1 = 1 с, Т 2 =- 0,25 с, К = 1 ОТ зоо = 481 сэ Тзо = 481,75 сТмн - Т -- 481,75 - 481 = 0,75 с =Т 1 - Т 2. Дискретность временных интервалов, получаемых на выходе преобразователя, может быть изменена посредством уста 1444952новки до начала преобразования на шинах 16 соответствующих управляющих сигналов, В зависимости от их комбинации может быть выбрано конкретнее значение периода Т 2 (Т 2, , Т 2") . на выходе мультиплексора 11, т,е. возможна...

Преобразователь равновесного кода в двоичный код

Загрузка...

Номер патента: 1444956

Опубликовано: 15.12.1988

Авторы: Борисенко, Куно, Соловей

МПК: H03M 7/00

Метки: двоичный, код, кода, равновесного

...для входной кодовой комбинации с постоянным весом 011100, которой соответствует биномиальная кодовая комбинация 01110, Процедура преобразования выполняется для 2, 3 и 4 разря дов поскольку 1 и 5 разряды нулевые.Сумматоры 2. 2-2.4 подсчитывают количество единиц о в старших разрядах. Сумматоры 3,2-3.4 подсчитывают контрольное число К-с 1 в своих разрядах. 30 Поскольку 5-й разряд нулевой, на входах сумматоров 2.4 и 3.4, соединенньж с выходами сумматора 2.5, присутствует нулевой сигнал. На другой вход сумматора 2.4 и на выход 14 блока 4,4 считывания поступает единич 35 ный сигнал с выхода четвертого разряда блокЪ 1. На другие входы сумматора 3.4 поступает контрольное число К = 3. На вторых выходах суммато ра 34 появляется контрольное...

Преобразователь двоичного кода в двоично-десятичный

Загрузка...

Номер патента: 1444958

Опубликовано: 15.12.1988

Автор: Киселев

МПК: H03M 7/12

Метки: двоично-десятичный, двоичного, кода

...3540 при Э, + Ф 35 сО П 11=1 при Э; + Ф 35 ъО0 при 5+ Ф 150 40 П 12=1 при Э + Ф 150л) О при Э + Ф 160П 13 1 при Э + Ф 16 УО 45 0 при Э 4 + Ф 740П 14 1 при 5 + ф 170 (8) а на выходах коммутаторов 15 - 18 вырабатываются коды Ф 15, Ф 16, Ф 17, и Ф 18 соответственно и согласно вы, ,Ражениям Ф 15 = П 10 Ф 35 Ч П 10 Ф 11 Ф 16 = П 12 Ф 15 Ч П 12 Ф 12 Ф 17 = П 13 Ф 16 Ч П 13 Ф 13Ф 18 = П 14 Ф 17 Ч П 14 Ф 14 (91 55, где Ф 9 - код, содержащийся в регист ре старшей части произведения блока умножения 9; ФЗ - код, содержащийся в памятирегистра 3;8 6ния 8 в регистр 24 заносится кодЦ лФ 24==Н , определяющии положениезапятой в двоично-десятичном кодесогласно (3), а в регистр старшейчасти произведения блока 9 заноситсякод Ф 9 =Ф 90, т,е, код...

Преобразователь позиционного кода в код с большим основанием

Загрузка...

Номер патента: 1444959

Опубликовано: 15.12.1988

Авторы: Брюхович, Шкитин

МПК: H03M 7/12

Метки: большим, код, кода, основанием, позиционного

...полученный на выходах 5 ячейки, поступает на входы 15 второй ячейки второй строки и т,д. В результате параллельного перевода каждой из и частей на выходах 8 каждой матрицы получаем и частей исходного числа А в счислении о. Результаты перевода, полученные на выходах 8 каждой матрицы, кроме первой, поступают параллельно на входы 15 соответствующих блоков умножения 2, на вторые входы которых подаются соответственно константы Р з в счислении о. Результат с выходов 8 первой матрицы и произведения, полученные на выходах каждого иэ блоков умножения 2, поступают соответственно на и группу входов многовходового сумматора 3. В результате суммирования на выходах 9 получается код преобразованного числа А в системе счисления с основанием ц....

Преобразователь двоичного кода в код грея

Загрузка...

Номер патента: 1444960

Опубликовано: 15.12.1988

Автор: Рогозов

МПК: H03M 7/16

Метки: грея, двоичного, код, кода

...что на входы преоб" раэователя подается следующая комбинация входных сигналов; А = А,.= А = А = О. В этом случае коллекторные токи транзисторов первой группы 1 равны нулю (транзисторы закрыты, поэтому транзисторы 3.5, 3.6, 3,7, 3,4 будут открыты и на выходе сформируется сигнал В= В= В = В = О).При Л 0 = А= О, А = А = 1 входные транзисторы 11, 1.4 закрыты, а 1.2 и 1.3 будут открыты и через свои соответствующие коллекторы будут отбирать с баз транзисторов 3.5, 2.1, 3.7, 2.3 ток, равный одному дискрету тока, с баз транзисторов 3.6, 2,2 - два дискрета тока (2 1). Поэтому транзисторы 3.5, 3.6, 2.2, 3,7.будут закрыты, так как их базовые токи меньше токов, отбираемых через коллекто" ры транзисторов 1. 1, 1.4 . Транзисторы 2. 1, 2.3...