Патенты с меткой «кода»

Страница 36

Преобразователь двоично-десятичного кода в двоичный

Загрузка...

Номер патента: 1193824

Опубликовано: 23.11.1985

Автор: Соколов

МПК: H03M 7/00

Метки: двоично-десятичного, двоичный, кода

...десятков, сумматор результата и второй вход пятого разряда сумматора результата соединены с входом логического нуля преобразователя, выходы с четвертого по восьмой разрядов которого соединены соответственно с выходами с четвертый разрядов которого соединенысоответственно с входами. с пятогопо восьмой разрядов преобразователя,выход третьего разряда которого соединен с выходом первого разрядапервого сумматора сотен, первый входпервого разряда которого соединенс входом девятого разряда преобразователя, входы восьмого и двенадцатогоразрядов которого соединенй с вторымивходами первого и второго элементовИЛИ, выходы которых соединены соответственно с вторым входом третьегоразряда первого сумматора сотен нвыходом десятого разряда...

Преобразователь последовательного кода в параллельный

Загрузка...

Номер патента: 1193827

Опубликовано: 23.11.1985

Авторы: Катков, Чванов

МПК: H03M 9/00

Метки: кода, параллельный, последовательного

...предлагаемого преобразователя.Преобразователь содержит первыйэлемент И 1, регистр 2 сдвига, второй элемент И 3, дополнительный регистр 4 сдвига, элемент НЕ 5, генератор 6 тактовых импульсов, триггер 7 управления, вход 8 кодовойпоследовательности, вход 9 началасообщений преобразователя,Преобразователь работает следующим образом.На вход 9 начала сообщений поступает сигнал, который записьвает"1" в первый разряд регистра 4сдвига. Одновременно этот сигналпоступает на первый вход триггера 7управления, устанавливая его в такое положение, которое запускаетгенератор 6 тактовых импульсов, вырабатьвающий импульсы типа меандр,и открывает элементы И 1 и 3. Одновременно с входа 8 кодовой последовательности поступают кодовые комбинации на элементы...

Преобразователь позиционного кода в вычет по произвольному модулю

Загрузка...

Номер патента: 1195349

Опубликовано: 30.11.1985

Авторы: Глушков, Ключко, Краснобаев, Сахно, Швецов

МПК: G06F 11/10

Метки: вычет, кода, модулю, позиционного, произвольному

...числа преобразователя.каз 7415/5Подписное В ПП "Патент",д, ул.Проектная, 4 илиал . Ужго Изобретение относится к вычислительной технике и может быть использовано для сопряжения с устройствами, функционирующими в системе остаточных классов, в схемах контроляпо модулю.Цель изобретения - повышениебыстродействия преобразователя,На чертеже изображен преобразователь позиционного кода в вычетпо произвольному модулю,Преобразователь содержит. блок 1сравнения, регистр 2, комбинационный сумматор 3, блок 4 умножения,блок 5 памяти констант, счетчик 6,выход 7 конца преобразования преобразователя, информационный выход 8преобразователя, элементы И 9 и 10,вход 11 преобразуемого числа преобразователя, вход 12 кода модуляпреобразователя,...

Преобразователь кода

Загрузка...

Номер патента: 1195450

Опубликовано: 30.11.1985

Авторы: Ерошкин, Капитонов, Ручкин

МПК: H03M 5/12

Метки: кода

...так и не содержащие его(фиг.2 б), благодаря формированию .признака окончания периода передачибита информации. По этому признакупреобразователь кода устанавливаетсяв исходное состояние перед приемомочередного бита информации, Благода 1 О ря отсутствию необходимости во временном интервале нулевого уровняможно повысить, скорость передачиинформации,Преобразователь кода в случае 15 подачи на него биполярного двухфазного кода без нулевого уровня междубитами (рис.2 б) работает следующимобразом (фиг.3).При отсутствии на первой и второйвходныхшинах 17 и 18,биполярныхдвухфазных сигналов на выходах 21 и 22 согласующих каскадов 2 и 3 устанавливается сигнал 0; который через элементы 4 и 5 И и 13 ИЛИ и элемент 14 задержки спада импульса поступает на...

Устройство контроля кода “1 из

Загрузка...

Номер патента: 1195451

Опубликовано: 30.11.1985

Авторы: Башлыков, Иванов, Сабирхузин

МПК: H03M 7/22

Метки: кода

...Корректор С.Черни Заказ 7423/58 Тираж 871 ПодписноеВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, Москва, Ж, Раушская наб., д. 4/.5 филиал ППП "Патент", г. Ужгород, ул. Проектная, 411Изобретение относится к автоматике и может найти применение в электронных и квазиэлектронных АТС для проверки кода принимаемой информации. Целью изобретения является повышение надежности устройства путем его упрощения при проверке кода любого формата.На чертеже представлена схема устройства контроля кода " 1 из и".Устройство контроля кода "1 из и" содержит блок 1 выделения разрешенных комбинаций, счетчик 2, элемент 3 И, управляющий счетчик 4, входы 5, тактовый вход 6 и выход 7.Устройство работает следующим образом.На входы 5,...

Преобразователь двоично-десятичного кода в код семисегментного индикатора

Загрузка...

Номер патента: 1200275

Опубликовано: 23.12.1985

Авторы: Богославский, Летнев, Машенский

МПК: G06F 5/00

Метки: двоично-десятичного, индикатора, код, кода, семисегментного

...информации при неисправностях преобразователя или индикатора а также в излишней мощФиности, потребляемой индикатором,большой сложности.Наиболее близким по техническомур ешению к предлагаемому являетсяпреобразователь двоично-десятичногокода в код семисегментного индикатора, содержащий дешифратор, элемент ИЕ и семь элементов И-НЕ, выход числа "0" дешифратора подключенк первому входу первого элемента И-Нвыход числа "1" дешифратора подключен к второму входу первого элемента и к первым входам второго,третьего и четвертого элементов И-Нвыход числа "2" дешифратора подключен к второму входу третьего элемента И-НЕ и к первому входу пятоготз,лемента И-НЕ, выход числа Э ,д -шифратора подключен к третьему входу третьего элемента И-НЕ,...

Устройство формирования укороченного псевдослучайного разрядного кода

Загрузка...

Номер патента: 1200424

Опубликовано: 23.12.1985

Авторы: Гущин, Заржецкий, Злотник, Рейзин

МПК: H03M 5/00

Метки: кода, псевдослучайного, разрядного, укороченного, формирования

...и-го входа шифрующей матрицы с входом (Р-.Б+д+ц)-гокаскада регистра через элемент НЕ,в соединении с элементами И выходовтолько г последних разрядов регистра, где г - число исключаемыхстолбцов в таблице слов кода, содержащих одинаковые по значению символыг(28-1)г=2 -И+я 1,2 я Для формирования 28-разрядногокода три разряда безызбыточного кода записывают в три (8=3) последних каскада 5-каскадного (И=5) регистра 2 с логической обратной связью, определяемой полиномом х +х +1(Р=2), через сумматор 3. Шифрующаяматрица имеет два входа (Н-я=2) идва выхода, соединенные с входамиматрицы 1 через элемент НЕ 10, Первый вход матрицы 1 (и=1) соединен свходной шиной первого разряда беэызбыточного кода, второй вход - с входной шиной второго разряда...

Преобразователь кода из системы остаточных классов в позиционный код

Загрузка...

Номер патента: 1200430

Опубликовано: 23.12.1985

Авторы: Брылев, Иванченко, Прокопьев, Торопов

МПК: H03M 7/00

Метки: классов, код, кода, остаточных, позиционный, системы

...техники и может бытьиспользовано для сопряжения вычислительных устройств, функционирующих,в позиционной системе счисления исистеме остаточных классов.Целью изобретения является сокращение количества оборудования.На чертеже представлена схема преобразователя кода из системы остаточных классов в позиционный код.Преобразователь кода из системыостаточных классов в позиционный кодсодержит модульные счетчики 1-3,генератор 4 тактовых импульсов, элементы И 5-8, триггеры 9-11, элементИЛИ 2, блок 3 элементов И, блок 4элементов запрета, сумматор 15, вход16 начальной установки преобразователя, входы 17 и 18 первой и вто-рой констант преобразователя, выход 19 преобразователя.Преобразователь работает следующим образом,Для работы преобразователя...

Преобразователь кода числа из системы остаточных классов в позиционный код

Загрузка...

Номер патента: 1200432

Опубликовано: 23.12.1985

Авторы: Кора, Лукоянов, Музыченко, Ростовский

МПК: H03M 7/18

Метки: классов, код, кода, остаточных, позиционный, системы, числа

...дополнительные коды по основаниям Р 1 =3, Р 2=5, Рз =7 кратн оста ьн оснований, шифратор 12 в код произведения оснований и дешифратор 13 25 .первый вход которого подключен к тактовому входу сумматора 7 и тактовому входу 14 преобразователя, а другие входы соединены с выходами сумматоров 1-3, вторые входы которых подключены к выходам соответствующих шифраторов 9-11, входы которых соединены с соответствующими выходами, дешифратора 13 и соответствующими. входами шифратора 12, выходы которого подключены по входам разрядов сум 35 матора 7, последний выход дешифратора 13 является выходом 15 признака окончания работы преобразователя, информационные входы 16 по основанию40 Р=11 соединены с входами соответствующих разрядов сумматора 7,...

Преобразователь кода числа из системы остаточных классов в позиционный код

Загрузка...

Номер патента: 1203688

Опубликовано: 07.01.1986

Авторы: Иванченко, Прокопьев

МПК: H03H 7/00

Метки: классов, код, кода, остаточных, позиционный, системы, числа

...из СОК 1 Оз позиционный код, на фиг. 2 - схема блока управления.Преобразователь кода числа изСОК в позиционный код содержит блок1 управления, блок 2 модульных вь 15читателей, позиционный накапливающий сумматор 3, блок 4 дешифраторануля, блок 5 хранения констант,выход 6 преобразователя, выходы 7и 8 блока 1 управления, вход 9 остатков по 1-(п - 1) модулям преобразователя, вход 10 по старшемумодулю преобразователя, вход 11блока 1 управления, вход 12 пускапреобразователя, вход 13 блока управления, тактовый вход 14 преобразователя (и - число модулей СОК).Блок 1 управления содержит триггеры 1 э и 1 б, элементы И 17 и 18,группы 19 и 20 элементов И, коммутатор 21 и элемент 22 задержки.Преобразователь кода числа изСОК в позиционный код...

Самопроверяемый тестер для кода 3 из 8

Загрузка...

Номер патента: 1203710

Опубликовано: 07.01.1986

Авторы: Прокофьев, Сапожников

МПК: H03M 7/20

Метки: кода, самопроверяемый, тестер

...ИЛИ и двенадцатого элемента И - соответственно с первым и вторым входами двенадцатого элемента ИЛИ, выходы одиннадцатого элемента ИЛИ и двенадцатого элемента И - соответственно с первым и вторым входами тринадцатого элемента ИЛИ, выходы шестого и одиннадцатого элементов ИЛИ - соответственно с первым и 1203710вторым входами четырнадцатого эле-мента ИЛИ, выходы пятого и двенадцатого элементов ИЛИ - соответственно с первым и вторым входами пятнадцатого элемента ИЛИ, выходыодиннадцатого элемента И и двенадцатого элемента ИЛИ - соответственно с первым и вторым входамишестнадцатого элемента ИЛИ, выходытринадцатого и пятнадцатого элементов ИЛИ - соответственно с первыми вторым входами тринадцатого элемента И, а выходы четырнадцатого...

Преобразователь двоичного кода в двоично-десятичный

Загрузка...

Номер патента: 1205137

Опубликовано: 15.01.1986

Автор: Белоусов

МПК: G06F 5/00

Метки: двоично-десятичный, двоичного, кода

...соединены с входами (6+4) -х разрядовпреобразователя,Кроме того, в преобразователеблок десятичной коррекции содержит четыре элемента НЕ и десять элементов И-НЕ, причем вход первогоразряда блока десятичной коррекциисоединен с первыми входами первого, второго и третьего элементов И-НЕи через первый элемент НЕ соединенс первыми входами четвертого и пятого элементов И-НЕ, вторые входы,.разряда блока десятичной коррекции,с первым входом шестого элементаИ-НЕ и вторым входом третьего элемента И-НЕ, а через второй элемент НЕсоединен с вторым входом первогоэлемента И-НЕ и первым входом седьмого элемента И-НЕ, второй вход которого соединен с входом второгоразряда блока десятичной коррекции, с вторыми входами второго и шестого элементов И-НЕ и с...

Преобразователь параллельного кода в напряжение

Загрузка...

Номер патента: 1205309

Опубликовано: 15.01.1986

Автор: Воропаев

МПК: H03M 1/66

Метки: кода, напряжение, параллельного

...Б . орому выводу источника опорного нап(зяжения, о т л ич а ощи й с я тем. чтс, с цельюРБС:ИРЕНИЯ;ЬУсКИС Н ЛЬП Х Г ОЗМож -нос-.ей, Б него введены регулируемыйрсзсторнорой резистор, перв 11вывод которо:о по.-ключен к общейи:,не., второй вывод подключен к пер -Бои" .БЫВОД ОЕГсЛИРс Е ГГО ОЕЗИСТГРаБТ 000;" ВЫВО;1 КОТО 11 ОГ 0 ПО;1 К;ВЧЕН К БЫходу оперение.Бого усит(цтсля, з Б (0погвижного контакта - к 1 анверт 1 рук 11 е.1 ВхОду операцоБ 010 усилителя ..1 роб)сЯЗ(ТБЯТЕ)Т. ЯГтДЛСЕ:1 н Г Па Б НЯПРЯ)КЕНИЕ ООДЕПХПт Вот Ст-.(1 Спорнопо .Боря;:.(С ттия.,я(1)р( ттт П 1) Я Б.1)1 (1 М О Е Г О П Р тИ -, П ЕПОг РЕЗИСТОРП 5 БЕТТ.-Т т:ГГ 511 БХС:; .) ОГ:РЯтОНПО;0 У(.И.51;1 Я т, 15.,ХР.;т ОПт) Я 11 ИОННОГЛ тт(ПИ 5 Е,ГЯ 0 1:С",. ;11 ЕМс р(, ОО- тт,ц...

Преобразователь кода грея в двоичный код

Загрузка...

Номер патента: 1205311

Опубликовано: 15.01.1986

Авторы: Згожева, Копылов, Свешников

МПК: H03M 7/16

Метки: грея, двоичный, код, кода

...с выходами распределит с задержанным выходом фор в и тактовым вх1; т):,Изобретение от; осится к лычислитегег.ног технике н ожег быгь ис:Олгзовано в автомат:зиронанных нзм:.риТЕЛЫ 1 ЬХ С ИСТО 1 аХ, В с)СТН(3111 В ЦИС)1)овых п 1 зеоб)а:3013 те.)ях ; 1 )1 Г)зых:ге)ОР"1 ЕЦЕ Ннй,11 ель изобрс тени - оасшиоепиеКЛаССа рЕШДЕМЬ)Х ЗадаЧ За Са. Обеспечения возможнО( и ггреобазов:1 1:.тягруппы входных ко.еое.На чертеже изс;ражепа футкцон:ль-ая схсма предлагаемого лрес 5 разователя,11 реобрс 13013 Ятель с Одержегт кот;топзегистр 1 распрел езгитесгь 2 импуль)ов, формрогатея 1 :.ягул 1- сонгрупУ злементов .1 4 с (и:31:.го 3)1 Регст5, группу се,н)то; он 5( и дул п дв;1ГР)ПЕ 1 У Э;1 РМС.ПОВ3 а ЕРжкг .31:ХОДгО.ЭЕГИСТт) ЯГр.ПП ) Е)МС т( В 1....

Устройство для контроля параллельного двоичного кода на нечетность

Загрузка...

Номер патента: 1206783

Опубликовано: 23.01.1986

Авторы: Какурин, Кирьяков

МПК: G06F 11/10

Метки: двоичного, кода, нечетность, параллельного

...функциональных возможностей навливается единичное значение сигнаустройства за счет определения коли 10 лачества единиц в двоичном коде, При нулевом значении сигнала наНа фиг. 1 приведена функциональ- входе 9 задания режима работы устройная схема устройства, на фиг.2 - ства регистр 1 сдвига работает в рефункциональная схема регистра сдви- жиме сжатия информации. Под действига. 15 ем импульсов, поступающих на тактовыйУстройство для контроля парал" вход 6 устройства, происходит формилельного двоичного кода на нечет- рование уплотненного кода справа.ность (фиг.1) содержит регистр 1 Например, если в восьмиразрядном ресдвига, дешифратор 2, элемент ИЛИ 3, гистре был записан код 10100100, то элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 4, информа при нулевом...

Преобразователь двоичного кода в двоично-десятичный

Загрузка...

Номер патента: 1206960

Опубликовано: 23.01.1986

Авторы: Блажкевич, Мельник, Поздняков

МПК: H03M 7/12

Метки: двоично-десятичный, двоичного, кода

...импульсов через элемент И 9 с выхода первого делителя 6 часто" ты который делит частоту генерато"ЭМра 5 на число 2 . Процесс преобразования целой части числа " закончится в момент установки в нуль всех разрядов счетчика 1. При этом на выходе первого дешофратора 2 установится нулевой логический сигнал, запрещающий прохождение импульсов на счетчики 1 и 14, Этот нулевой логический сигнал, пройдя элемент НЕ 12, разрешит формирование двоично-десятичного кода дробной части 20 25 30 35 40 45 50 Я числа Х . При этом импульсы с генератора 5 проходят на вход вычитаниясчетчика 3 через первый делитель 6частоты и третий элемент И 10, а навход сложения счетчика 14 - черезвторой делитель 7 частоты, четвертыйэлемент И 11 и элемент ИЛИ 13, Вовтором...

Преобразователь кода числа из системы остаточных классов в позиционный код

Загрузка...

Номер патента: 1206961

Опубликовано: 23.01.1986

Авторы: Лукоянов, Мартьянов, Музыченко

МПК: H03M 7/18

Метки: классов, код, кода, остаточных, позиционный, системы, числа

...является повышение быстродействия.На чертеже представлена структурная схема преобразователя кода числа из системы остаточных классов с , основаниями р, = 3, Рг 5, Р 7 р 11 в позиционный код двоичный).Преобразователь кода числа из системы остаточных классов в позиционный код содержит модульные сумматоры 1 - 3, позиционный сумматор.4, элементы И 5 - 8, информационные входы 9 - 12 по соответствуощим основаниям, информационные выходы 13, тактовый вход 14, выход 15 признака окончания рабочы, вход 16 признака начала работы. Сумматор 1 содержит счетные триггеры 17 и 18, элементы ИЛИ 19 и 20 и элемент 2 И-ИЛИ/2 И-ИЛИНЕ 21. Сумматор 2 содержит счетныетриггеры 22 - 24, элементы ИЛИ 25 - 27 и элемент ЗИ-ИЛИ/ЗИ-ИЛИ-НЕ 28. Сумматор 3...

Устройство для последовательного выделения единиц из двоичного кода

Загрузка...

Номер патента: 1208553

Опубликовано: 30.01.1986

Авторы: Друз, Рукоданов

МПК: G06F 9/46

Метки: выделения, двоичного, единиц, кода, последовательного

...с частотой, определяемой заданной единицей измерения временныхинтервалов. Импульсы генератора 14последовательно заполняют счетчик5, сигналы с выходов которого подаются на вторые входы блока 4 сравнения. При совладении кодов, отличных от нулевых, на входах блока 4сравнения, т.е. по окончании выработки первого временного интервала от момента записи двоичного кодав разряды 16 первого регистра, блок4 сравнения выдает сигнал, которыйподается на формирователь 13 импульсов. С выхода формирователя 13импульс считьвания поступает на ЗОтретьи входы элементов И 19. Приэтом открьвается только один из элементов 19, подготовленный к открыванию сигналом с ближайшего разря 1да кода с единичным значением. Навыходе этого элемента И 9 и на выходе...

Преобразователь двоичного кода

Загрузка...

Номер патента: 1208607

Опубликовано: 30.01.1986

Автор: Макаров

МПК: H03M 7/04

Метки: двоичного, кода

...преобразователя производится подачей на вход 17 сигнала "Сброс", на входы 14 - двоичного кода преобразуемого числа, а на входы 15 - двоичного кода управления (признака числа). Сигнал "Сброс", проходя через элемент 8 ИЛИ, записывает в регистр 3 двоичный код преобразуемого числа и сбрасывает счетчики 4 и 6 в нуле 10 5 50 второй элемент 11 И на счетный входсчетчика 4. На выходе счетчика 4появляется код 0001, которыйвключает второй канал дешифрато ра 5 и выбирает из ПЗУ код константы Сб . Процесс формирования разрявые состояния, а признак числа,присутствующий в течение всего цикла преобразования, подается на первые адресные входы блока 1 памяти,обеспечивая выбор группы константиэ ПЗУ для заданного вида преобразования,После окончания...

Датчик телеграфного кода

Загрузка...

Номер патента: 1210230

Опубликовано: 07.02.1986

Авторы: Катин, Семенов

МПК: H03M 7/00

Метки: датчик, кода, телеграфного

...срабатывает при наличии на его входах нулевых сигналов. На выходе второго блока 10 совпадения при этом появляется сигнал установки записи, Этот сигнал поступает на адресный вход блока 3 буферной памяти и обеспечивает запись кода, который установлен во входном регистре 2. После того,как прием кода знака заканчивается, на выходе окончания записи блока 3 буферной памяти появляется сигналсброса, которым приводятся в исходное состояние входной регистр 2, третий 13 и четвертый 15 триггеры, Одновременно с приведением в исходное состояние четвертого триггера 15 деблокируется первый блок 8 совпадения и блокируется второй блок 10 совпадения. Д результате схема готова к процессу считыванияПроцесс считывания происходит в 1 О следующем порядке.Если...

Устройство для декодирования сверточного кода

Загрузка...

Номер патента: 1213491

Опубликовано: 23.02.1986

Авторы: Гетман, Иванов, Щербина

МПК: G08C 19/28, H03M 13/23

Метки: декодирования, кода, сверточного

...выхода последнего регистра 9. Сумматор 19 вычитает фазирующую последовательность из синдрома и на его выходе появляются символы последовательности Я(0), которые через элемент И 18, открытый сигналом с единичного выхода триггера 15, поступают на вход блока 5 коммутации, который выдает их в декодер 6 для коррекции ошибок в информационных последовательностях;Если в процессе приема информации происходит вставка или выпадение некоторого числа символов, не кратного 1 пяти, установленная цикловая синхронизация нарушится, т.е. истинный синдром будет теперь формироваться в другом формирователе 3 синдрома. В этому случае анализатор 4 синдрома, который вьделял до момента сбоя синхронизма истинный синдром, обнаруживает сбой синхронизма за время,...

Генератор наборного кода для многоканальных цифровых систем связи

Загрузка...

Номер патента: 1215184

Опубликовано: 28.02.1986

Автор: Овсянников

МПК: H04J 3/04

Метки: генератор, кода, многоканальных, наборного, связи, систем, цифровых

...с частотой большей, чем тактовая частота сдвига набранной комбинации. Прн совпадении кода, установленного во второмкоммутаторе 1, с сигналом генератора 8 импульс, сформированный на одном из выходов дешифратора 9, поступает на информационные входы соответствующего коммутатора 10, 11, определяемого состоянием распределителя 14, и первый и второй элементы ИЛИ 12 и 13, и далее на соответствующие управляющие входы первого и второго регистров 3 н 4, т,е в эти регистры записывается двоичный код. После поступления последнего импульса в первый и второй регистры 3 и 4 записывается последняя двоич - ная комбинация, содержимое распределителя 14 сдвигается на одинтакт, Р -триггер 7 устанавливаетсяв исходное состояние. Содержимоепервого и второго...

Устройство для формирования интегральных характеристик модулярного кода

Загрузка...

Номер патента: 1216777

Опубликовано: 07.03.1986

Авторы: Коляда, Кравцов, Ревинский

МПК: G06F 5/02

Метки: интегральных, кода, модулярного, формирования, характеристик

...К, то- -. - "аф величина а Кс третьего выхода блока 14 будет передана в (К+1) й 1 О счетчик блока 20 через информационный его вход, если,1 К, и в третий регистр блока 19 при )=К, величина Г 1.с четвертого выхода блока 14 передается в регистр 15, а также во второй регистр блока 19, если 1=К, Отметим, что величины ч и а, полуючаемые соответственно на третьем и четвертом выходах блока 14 хранения констант в (Т+К)-м такте работы уст ройства (1=К), являются соответственно второй и третьей цифрами полиадического представления числа А,л Лт,е, а=7 а =аз.л25;Признак 8с первого выхода блока 14 подается на единичный триггер 8 и вход установки в "0" регистра 7, после чего в него записываются содержимое соответствующих рзрядов счетчика 6, а...

Формирователь кода морзе

Загрузка...

Номер патента: 1218487

Опубликовано: 15.03.1986

Авторы: Кудряшов, Попенко

МПК: H04L 15/18

Метки: кода, морзе, формирователь

...конца знака через первую линию 6 задержки поступает на первый управляющий вход регистра 4 сдвига (фиг.2,1 ), осуществив перевод последнего в режим параллельной записи, а пройдя вторую линию 7 задержки, поступает на второй управляющий вход регистра 4 сдвига (фиг, 2, 2 ), обеспечив параллельную запись двоичного формализованного числа с выходов шифратора 3 в регистр 4 сдвига.Тактовые импульсы, поступающие с выхода генератора 5 тактовых импульсов на тактовый вход регистра 4 сдвига (фиг. 2, ц ), производят перемещение знака, записанного с 1-го по и-й разряд регистра сдвига 4, в последующие разряды вплоть до Зп, тем самым изменяя скорость передачи текста с двенадцати групп в 1 мин до четырех групп в 1 мин (фиг. 2, ), за счет увеличенной паузы...

Устройство для декодирования двоичного кода

Загрузка...

Номер патента: 1220128

Опубликовано: 23.03.1986

Авторы: Волков, Стальнов

МПК: H03M 13/05

Метки: двоичного, декодирования, кода

...блок 8деления в режиме исправления ошибок вырабатывает с каждым тактомследующий по номеру столбец даннойматрицы и через (д) тактовых интервалов зафиксирует и-й ее столбец,а в запоминающем регистре 5 к этомувремени искаженный символ переписывается в последний разряд.В случае двух рядом расположенныхошибок блок 8 деления зафиксируетсиндром, равный сумме по модулю дватех столбцов проверочной матрицы дан.ного кода, которые соответствуютномерам искаженных символов,Если искажены первый и второй символы кодового блока, то результатделения равен сумме по модулю дваи-го и (и)-го столбцов проверочной матрицы, а искаженные символыв данный момент находятся на выходезапоминающего регистра 5. При искаже 50 55 или предыдущего блока. Дополнительный...

Преобразователь параллельного кода в напряжение

Загрузка...

Номер патента: 1221753

Опубликовано: 30.03.1986

Автор: Воропаев

МПК: H03M 1/66

Метки: кода, напряжение, параллельного

...к первому выводу цифрового управляемого сопротивления 2, входы управления которого подключены к соответствующим шинам преоб(разуемого кода, второй вывод являет-ся выходной шиной и подключен к первому выводу регулируемого резистора4, второй вывод которого подключенк общей шине, вывод подвижного контакта подклюен к неинвертирующемувходу 5 операционного усилителя 6,выход 7 которого подключен к его инвертирующему входу 8 и второму вы 35ходу источника 1 опорного напряжения.Преобразователь параллельного кода в напряжение работает следующимобразом,Нелинейность преобразования код - 4напряжение достигается изменением со.отношения между выходным напряжениемБвпреобразователя и напряжениемна неинвертируюцем входе операционного усилителя...

Преобразователь кода во временной интервал

Загрузка...

Номер патента: 1221756

Опубликовано: 30.03.1986

Авторы: Беликова, Дятлов, Кравцов, Шимбирев

МПК: H03M 1/82

Метки: временной, интервал, кода

...=2, а количествомладших разрядов и =3. Входной кодй = 1 г + В ч задан равным 11100,каждого из 1, 2, 3 разрядов будетравен 1,2,4,Матрицы ПЗУ 9 в данном случаепри и =3 должны иметь размер 2 х 2т.е. 8 х 8 : 8 строк (Х) х 8 столб 1 е цов (У). Строки Х матриц 19 и 20ПЗУ 9 представляют первыеадресныевходы, а столбцы У матриц 19 и 20ПЗУ 9 - вторые адресные входы.Возможные комбинации поступающихс регистра 6 кодов для и =3будут соответствовать следующим строкам матриц:Коды регистра 6 Строки матрицы000 12000101001110010130110111 8Таким образом, заданный кодОчн100 соответствует пятой строке матЗ 5 риц ПЗУ 9.В десятичном коде й ,= 100 всоответствии с весами разрядов может быть записан:т,е. 5-е строки матриц 19 и 20 ПЗУдолжен содержать (инверсно)...

Преобразователь двоичного кода в двоично-десятичный

Загрузка...

Номер патента: 1221757

Опубликовано: 30.03.1986

Авторы: Киселев, Кузина

МПК: H03M 7/00

Метки: двоично-десятичный, двоичного, кода

...возникает П 240, то в новом тактепередачи значения (Ф 16+Ф 21) в регистр28 не происходит, а на выходе 19блока 5 вырабатывается импульс И 19,по которому полученная в предыдущемтакте тетрада двоично-десятичногокода совместно с признаком П 22 заносится в блок 7 по адресу, определяемому регистром 2. По окончании И 19=1содержимое регистров адреса 1 и 2увеличивается на 1, а.через задержкуС счетчик 6 обнуляется по И 18.Если полученная тетрада не последняя для данного операнда, то на выходе 23 блока 3 сохраняется П 23=0 ипо ТИ 14 содержимое регистра 28 суммируется с новым кодом Ф 21 до возникновения П 24=0, При П 23=1 триггер 31блока 5 переходит в нулевое состояние,запрещая формирование И 17 и И 19.Входы-выходы шинного формирователя39 при И...

Преобразователь двоично-десятичного кода в двоичный

Загрузка...

Номер патента: 1221758

Опубликовано: 30.03.1986

Автор: Редчин

МПК: H03M 7/12

Метки: двоично-десятичного, двоичный, кода

...кода), то сумма их будет всегда положительной. Дополнительный код первого слагаемого и суммы идентичен прямому коду,т.е: Ни код, поступающий на входы группы 1 преобразователя, ни код, образующийся на выходах сумматора 2, не требуют дополнительной обработки, а следовательно, и дополнительной аппаратуры. В общем случае дополнительный код второго слагаемого получается путем замены во всех разрядах прямогобавления к млад;ему разряду "1".В предлагаемом устройстве дополнительный код второй слагаемого вырабатывает блок коррекции входногокода. "1" переноса старшего разряда, образующаяся при сложении двух слагаемых в дополнительных кодах, не используется.П р и м е р . На входы 1 , 1 , 1 зЭ преобразователя поступает параллельный...

Обратимый преобразователь позиционного кода в код системы остаточных классов

Загрузка...

Номер патента: 1226670

Опубликовано: 23.04.1986

Авторы: Глушков, Ключко, Краснобаев, Сахно, Швецов

МПК: H03M 7/00

Метки: классов, код, кода, обратимый, остаточных, позиционного, системы

...В счетчиках 1, -1будет находиться результат преобразования позиционного числа А в СОК.В режиме преобразования чиселиз СОК в позиционную форму представления в счетчики 1 - 1 записаны коды остатков , - к, счетчик 1. и триггер 6 обнулены, на входах 10 выставлены коды оснований выбранной СОК, на входе 12 выставлен код числового диапазона Р =.П Р. выбран= 1 ной СОК. С приходом импульса по входу 8 "Пуск" содержимое счетчиков 1 -1 начинает изменяться по модулям с начального состояния а-(, а содержимое счетчика 1 монотонно расти. Как только содержимое счетчиков 1 - 1 в непозиционном представлении будет равно диапазону выбранной СОК, все схемы 2-2 сравнения сработают, и на выходе многовходового элемента И 3 появится сигнал, который...