Патенты с меткой «кода»
Устройство для декодирования манчестерского кода
Номер патента: 1594701
Опубликовано: 23.09.1990
Авторы: Алмаев, Барановский, Ващилин, Смоленская
МПК: H03M 5/12
Метки: декодирования, кода, манчестерского
...с разностью во времени, рав 1 6ной 0,5 Т (половине периода тактовойчастоты), Эта неодновремеиность записи позволяет элементу ИСКЛЮЧАЮЩЕЕИЛИ 13 сформировать на своем выходеимпульс положительной полярности, подлительности равный 0,5 Т,Сдвиговый регистр 6 работаетследующим образом,В исходном состоянии на его втором выходе установлен низкий логический уровень, на третьем выходевысокий логический уровень, натретьем выходе регистра 7,являющемся инверсным выходом сдвигового регистра 7, - также высокий логический уровень, на первых входахрегистров 6 и 7 - низкий логическийуровень; на втором входе регистра 6установлены синхросигналы, Работа регистра 6 блокирована установкой попервому входу низкого логическогоуровня, Последовательный сдвиг...
Шифратор позиционного кода
Номер патента: 1594702
Опубликовано: 23.09.1990
Автор: Герасимов
МПК: H03M 7/00
Метки: кода, позиционного, шифратор
...не одинаковы, хотя и однозначно связаны между собой через матрицу блока 14, Это значит, что, имеяинформацию о состояниях счетчика 4 ирегистра 13, всегда можно однозначно определять состояние регистра 12Шифратор позиционного кода работает следующим образом,При поступлении сигнала логической1 и1 с блока 10 вввода информации наодин из информационных входов коммутатора 11 и при совпадении кодовойкомбинации, снимаемой: с регистра 12,с кодовой комбинацией, разрешающейпрохождение сигнала логической "1"именно с данного информационноговхода коммутатора 11 на его выход, напоследнем появляется сигнал логической "1", Этот сигнал запрещает прохождение импульсов тактовой частотыс генератора 1 на вход счетчика 4навходы блока 14 и регистра 12В...
Преобразователь двоичного кода в четырехпозиционный код
Номер патента: 1594703
Опубликовано: 23.09.1990
Автор: Панченко
МПК: H03M 7/00
Метки: двоичного, код, кода, четырехпозиционный
...ТВ моменты поступления комбинаций "10", "01" и "11" на выходах элемен- тов И 11 - 13 формируются соответственно импульсы с длительностью Т /2 в первой половине тактового интервала Т , которые с выхода элемента И 11 (фиг.2 е) на входы элементов И 14 и 15 поступают непосредственно, причем с выхода элемента И 12 (фиг.2 ж) импульсы через элемент 4 задержки на величину Тг/2 (фиг.2 ж.) поступают к входам элементов И 16 и 17 во второй половине тактового интервала Тг, а с выхода элемента И 13 (фиг.2 э) импульсы через элемент 5 задержки на величину Тг /4 (фиг.2 з,) поступают к входам элементов И 18 и 19 со сдвигом на величину Т /4 по отногшению к началу тактового интервала Тг, при этом другие входы элементов И 14, 16 и 18 подключены к...
Преобразователь дифференциально-разностного кода в двоичный
Номер патента: 1594704
Опубликовано: 23.09.1990
Авторы: Ильин, Лукоянов, Музыченко
МПК: H03M 7/12
Метки: двоичный, дифференциально-разностного, кода
...десятого элемента И, первыми входами четвертогоэлемента ИЛИ-НЕ, тридцать шестогоэлемента И, четвертого элемента И-НЕ,второй вход которого соединен с выходом одиннадцатого элемента И, вторымвходом тридцать первого элемента Ии первыми входами двадцать пятого итридцать пятого элементов И, второйи третий входы которого соответствен-.нс соединены с выходами второго эле-.мента И-НЕ и восьмого элемента ИЛИ,вьход пятого элемента ИЛИ соединенс вторым входом двадцать восьмогоэлемента И и первым входом двадцатьтретьего элемента И, второй вход которого соединен с выходом шестогоэлемента И, выход шестого элемента ИЛИ соединен с первым входом двадцать четвертого элемента И, второйвход которого соединен с выходомседьмого элемента И, с вторыми входами...
Устройство для контроля кода “1 из
Номер патента: 1594705
Опубликовано: 23.09.1990
Автор: Сафин
МПК: H03M 7/22
Метки: кода
...триразряда кода передаются на входысумматора 6, Если в проверяенйми-разрядном коде не содержится ниодной "1", то на выходе дешифратора5 нуля формируется сигнал логическойч1 , которыи поступает через элемент ИЛИ 1 на вход 1 О устройства вкачестве сигнала ошибки, Если в проверяемом коде содержится одна "1",то на выходе 10 сигнал ошибки непоявится, Если в проверяемом кодесодержится больше одной "1", то возможны два варианта работы устройства,Первый вариант: если две или более1 содержатся в одновременно опра"шиваемых трех разрядах кода, в этомслучае на выходе переноса сумматора6 появляется логическая "1", котораячерез элемент.ИЛИ 1 поступает на выход 10 устройства в качестве сигналаошибки, Второй вариант: если по одной 1содержится в...
Устройство для формирования контрольного кода по модулю два
Номер патента: 1596335
Опубликовано: 30.09.1990
МПК: G06F 11/10
Метки: два, кода, контрольного, модулю, формирования
...кода устройства врегистр 1 через информационный вход 15устройства записывается контролируемыйкод. Блок 8 приоритета определяет самуюлевую единицу в контролируемом коде, аблок 9 приоритета - самую правую единицу,Блоки 8 и 9 приоритета работают одинаково.Рассмотрим выделение самой левойединицы. Если единица находится в самомлевом разряде, то она проходит на выходблока 8 приоритета и через первый элемент .НЕ 22.1 на вторые входы всех элементов И21, блокируя прохождение через них на выход блока 8 приоритета других единиц, Еслив,первом разряде записан нуль, то он, пройдя через элемент НЕ 22,1, разрешает прохождение единицы через первый элемент И21;1 при наличии единицы на его первомвходе, Сигнал с выхода первого элемента И21.1, пройдя через...
Устройство для преобразования двоичного равновесного кода в полный двоичный код
Номер патента: 1596463
Опубликовано: 30.09.1990
Автор: Зубков
МПК: H03M 7/02
Метки: двоичного, двоичный, код, кода, полный, преобразования, равновесного
...выходах - комбинация 01двоичного полного кода, Эта комбина. ция определяет двоичный код =1.Во-вторых, он приводит в исходноесостоянле блок 13 памяти. В сумматоре 14 этот сигнал разрешает сложениесоответствующих кодов. В-третьих,он задерживается на определенноевремя в элементе 10 задержки и, поступая на вход распределителя 4 импульсов, изменяет выходное состояниепоследнего. В итоге единичный сигналвыдается уже не с первого, а со второго выхода распределителя 4.После этого в соответствующий момент времени из программно-временного блока 12 в распределитель 3 поступает управляющий сигнал, который,изменяя выходное состояние распределителя 3, приводит к формированиюединичного сигнала на втором его выходеВо второй ячейке памяти регистра1...
Преобразователь кода в скорость вращения вала
Номер патента: 1599991
Опубликовано: 15.10.1990
МПК: G05D 13/00, H03M 1/66
Метки: вала, вращения, кода, скорость
...с входом двигателя, вал двигателя кинематически связан с ва 40 лом датчика импульсов, выход двигателя через датчик тока соединен с первым входом регулятора тока, и коммутатор, о т л и ч а ю щ и йс я тем, что, с целью повышения динамической точности преобразователя, в него введены фазосдвигатель, блок задания режима, первый и второй формирователи импульсов, формирователь сигнала синхронизма, дискриминатор периода, блок контроля синхронной скорости, задатчик интенсивности и блок преобразования частоты в напряжение, выход блока преобразования кода в частоту соединен с первым входом фазосдвигателя, выход которого 55 соединен с первым входом первого формирователя импульсов, выход датчика импульсов соединен с входом блока...
Преобразователь биполярного кода
Номер патента: 1599993
Опубликовано: 15.10.1990
Метки: биполярного, кода
..."1", имеют положительную полярность и возбуждают толькосветодиод первой оптопары 1. Аналогично входные импульсы, соответствующие информационным "0" имеют отри45 цательную полярность и возбуждают только светодиод второй оптопары 2. Поэтому на выходе первой оптопары 1выделяются импульсы, соответствующие информационным "1", а на выходе второй оптопары 2 - импульсы, соответст вующие информационным 0". Обе группы импульсов поступают на неинвертирующие входы соответствующих компараторов 3 и 4, на выходе которых Формируются сигналы в логических уровнях, 55соответствующих элементной базе последующих устройствИмпульсы с выходов первой 1 и второй 2 оптопар через соответственно первый и второй разделительные элементы 10, 11 подаются на...
Преобразователь четырехпозиционного временного кода в двоичный код
Номер патента: 1599994
Опубликовано: 15.10.1990
Автор: Панченко
МПК: H03M 7/00
Метки: временного, двоичный, код, кода, четырехпозиционного
...подключен к выходу блока 5 (фиг.2,), в результатечего на выходах элементов И 12, 13и 14 формируются соответственно последовательности тактовых импульсовс длительностью Т /4 (фиг.2,ж,которые. поступают к .соответствующимвходам элементов И 15, 16 и 17 и передние фронты которых совпадают соответ9994 6 Ф о р м у л а .и з о б р е т е н и я 1 О 15 20 25 30 3540 45 50 5 159 ственно с передними фронтами входных импульсов, поступающих с выхода элемента 26 (Фиг,2) на первые входы элементов И 15, 16 и 17 и совпадающих соответственно с началом (фиг.2 с,) и с серединой (Фиг.2 ) тактового интервала Т и сдвинутых по отношению к его началу на величину Т/4 (фиг.2 йз)В результате суммирования входных сигналов, поступающих на входы элементов И 15, 16...
Декодер циклического кода
Номер патента: 1599996
Опубликовано: 15.10.1990
Автор: Нейфах
МПК: H03M 13/51
Метки: декодер, кода, циклического
...15 символов в качестве проверочной части кодового слова. Многочленд (х) =, (х+1).ят(х), где я, (х) - по-.рсждающий многочлен фиктивйого кода,д(х) = И(оС) М(М ) М(с 2 ), в которомМф( з) с+ 4 + 3+ г+М Ыа) =х чх +х +х ч 1. Отметим, что элементы 2-ой, 4-ой и 6-ойстрок матрицы (3) являются четнымистепенями соответственно элементов 301-ой и 3-ей строк, не нужны для определения кода данного примера и включены в матрицу (3) лишь для удобствапояснения процесса декодирования.Степенные симметрические функцииБ 1, определяемые в п. 1 алгоритма 1,представляют собой сумму элементов1-и строки матрицы (3), соответствующих искаженным при приеме символамкодового слова,Для нахождения степенных функцийприменимпроцедуру 2, в пунктах 1-5которой для Б, Б, Б 4...
Накапливающий сумматор избыточного кода
Номер патента: 1603370
Опубликовано: 30.10.1990
МПК: G06F 7/49
Метки: избыточного, кода, накапливающий, сумматор
...выход 15, устанавливается на соответствующем выходе разряда выхода 16 сумматора. Одновременно единичный сигнал из шестого разряда, проходя 15 по цепочке вход 6, элемент ИЛИ 25, элемент 26 запрета, триггер 30, выход 15 одноразрядного сумматора 5, устанавливается на соответствующем выходе разряда выхода 16 сумматора, единичный сигнал из шестого разряда, проходя по цепочке вход 12, элемент ИЛИ 27, первый вход элемента И 28 одноразрядного сумматора 5, подготавливает его к срабатыванию, 25Одновременно единичный сигнал из пятого разряда проходит через вход 6, элемент И 31, устанавливается на выходе 19. одноразрядного сумматора 5 и далее поступает через вход 13 30 на второй вход элемента И 28 одноразрядного сумматора 5, вызывает его...
Преобразователь параллельного кода в последовательный
Номер патента: 1603529
Опубликовано: 30.10.1990
Авторы: Елисеев, Сакал, Самчинский, Смук, Танасийчук
МПК: H03M 9/00
Метки: кода, параллельного, последовательный
...максимальной частоты с выхода первого генератора б импульсов поступают на входсдвига регистра 1 через элементИЛИ 9. Сдвиг продолжается до тех пор,пока с выхода 10-го разряда регистра1 сдвига через коммутатор 5 на счетный вход триггера 8 поступает "1"(старший разряд преобразуемого кода),При этом триггер 8 устанавливаетсяв единичное состояние. На вход останова первого генератора б импульсовпоступает "О" с инверсного выходатригге;.а 8, а на вход запуска второго генератора 7 импульсов - "1"с прямого выхода триггера 8, Эта жегг1 поступает на первый управляющийвыход 13 (начало формата) и свидетельствует о том, что на выходе 12устройства находится старший разрядпреобразуемого кода.С выхода второго генератора 7 импульсов тактовые и 1...
Устройство для дешифрации двоичного кода
Номер патента: 1605311
Опубликовано: 07.11.1990
Автор: Сагайдачный
МПК: H03M 7/22
Метки: двоичного, дешифрации, кода
...на соответствующих выходах блока 1 появляются импульсные сигналы (логический "О"),Если на соответствующем выходе блока1, к которому подключен первый блок3, появляется импульсный сигнал отконкретного знака, то на выходе блока 3 появляется сигнал логического"О", который поступает соответственно на вход элемента 2, При появленииследующего импульсного сигнала надругом соответствующем выходе блока 401, к которому подключен вторым входом элемент 2, на выходе последнегоустанавливается сигнал логического"О", который записывается во второйблок 3 и т,д.Через устанавливаемое времяпосле записи блоки 3 поочередно самообнуляются, т,е. на выходах блоков 3устанавливаются логическиеТаким образом , конкретная цифроваяпоследовательность...
Преобразователь последовательного двоичного кода в число импульсный код
Номер патента: 1605312
Опубликовано: 07.11.1990
МПК: H03M 9/00
Метки: двоичного, импульсный, код, кода, последовательного, число
...работает следующим образом.На информационный вход 10 поступает. входной последовательный двоичФный код Тактовые импульсы, поступаю"щие по входу 7 на тактируемык С-входрегистра 1, записывают входной двоичный код в регистр 1. Короткий импульс, поступающий по входу 9 записиустройства записывает в счетчик 2 кодс выходов регистра 1, На выходе зае"ма счетчика 2 появляется лог."1", которая разрешает работу генератора 3.Если на вход 8 знака подан сигналлог,"0", который характеризует обработку входной информации в прямом коде, то.импульсы с выхода генератора.3 через элемент И 5 поступают на вычитающий вход счетчика 2.Еслина вход 8 знака подан сигналлог. 1 , который характеризует обработку входной информации в дополнительном...
Устройство для обработки последовательного кода “золотой” пропорции
Номер патента: 1608644
Опубликовано: 23.11.1990
Авторы: Андреев, Малиночка, Стахов, Черняк
МПК: G06F 7/49
Метки: золотой, кода, последовательного, пропорции
...последовательного кода чисразряда с весом о на входе 1танавливается нулевой потенциал.и этом запрещается прохождение инрмации через элементы И 4 и 5, рерсивные сдвиговые регистры 2 и 3реводятся в режим сдвига вправоыдвигания информации), Триггер 7танется в единичном состоянии,ли последней в коде числа была едица с четным показателям степениса разряда, и в нулевом состояниии с нечетным показателем степеЭтим достигается введение едицы для вычитания при получении отцательного Г(Ап 1),С выхода сдвигового оегистра 2 инрмация последовательным кодом поупает через триггер 7 на вход уменьемого последовательного вычитате 9. С выхода сдвигового регистра 3 8644 6информация последовательным кодом поступает через триггер 8 на вход...
Устройство для вычисления позиционных характеристик модулярного кода
Номер патента: 1608660
Опубликовано: 23.11.1990
Автор: Литвинов
МПК: G06F 7/72
Метки: вычисления, кода, модулярного, позиционных, характеристик
...6 и 7 деления на константу могут быть реализованы с помощью блоков памяти или комбинационной логики.Устройство работает следующим образом.Код числа и (М,М.,М) с входов 9 группы поступает на входы соотвующих блоков 2.1-2,п умножения на константу, в которых определяются вепичиныф; К . Полученные значения поступают на входы многовходового сумматора 3 и блока 4 суммирования вычетов. В результате на выходе блока 4 суммирования, работающего по модулю К , появится код числа К, т.е. значенйе ядра числа. В многовходом "умматоре 3 заФиксироваис значение суммы Г 0; К;, которое поступает на1 содин вход сумматора 5 и вход блока 6 деления на константу. По входу 10 на другой вход сумматора 5 подается константа уточнения ранга, равная К или К /2 при...
Устройство для приема последовательного кода
Номер патента: 1608726
Опубликовано: 23.11.1990
МПК: G08C 19/28
Метки: кода, последовательного, приема
...1 шины 9, подключенный к первому входу формирователя 12 через элемент И 23 на счетчик 20, который считает импульЬ. сы тактовой частоты в случае. отсутствия синхронизирующих импульсов с выхода элемента ИЛИ 3, так как зти импульсы сбрасывают счетчик 20 через элемент ИЛИ 19. При следовании импульсов с выхода элемента ИЛИ 3 без потерь и требуемого количества (т.е. требуемого формата слова),счетчик 20 не досчитывает до определенного зйачения и сбрасывается следующим импульсом с выхода элемента ИЛИ 3. После окончания синхронизирукщих импуль" сов с. выхода элемента ИЛИ 3 счетчик 20 досчитывает тактовые импульсы с шины 9 до определенного значения, на которое настроен дешифратор 21, который выдает сигнал на первый выход формирователя 12 и на вход...
Шифратор позиционного кода
Номер патента: 1608800
Опубликовано: 23.11.1990
МПК: H03M 7/00
Метки: кода, позиционного, шифратор
...которого присутствует позиционный код "активного" выхода блока 4 ввода информации.В момент времени, когда на выходе счетчика 8 сформируется код, превышающий код "активного" выхода блока 4 ввода информации, на выходе элемента 10 сравнения сформируегся перепад напряжения, по которому триггер 11 устанавливается в единичное состояние, При этом блокируется элемент И 3 и разрешается прохождениетактовых импульсов с выхода генератора 1через элемент И 2 на вычитающий счетныйвход счетчика 7, Процесс вычитания из со 5 держимого счетчиков 7 и 8 происходит дотех пор, пока на их выходах не сформируется код, разрешающий прохождение сигнала"активного" выхода блока 4 ввода информации через мультиплексор 5. Появившийся10 сигнал на выходе...
Преобразователь кода
Номер патента: 1612376
Опубликовано: 07.12.1990
Автор: Кабанов
МПК: H03M 5/12
Метки: кода
...поступленияв,интервале времени Ь/Р любого иэ маркеров,Отсутствие маркера в интервале 8/Р гб является признаком смены фазы. Таким образом, импульс на входе Р триггера 5 является идентификатором поступления на информационный вход преобразователя бита логического "О" (в исходном коде), Формирование идентификатора логического "О" (выход перейолнения счетчика 2) обнуляет счетчик 3, При поступлении любого из маркеров счетчик 3 переходит в альтернативное состояние., порождая синхропоследовательность, скважностью, равную 2, сфазированную относительно поступления бита логического "О" (в исходном коде) на информационный вход преобразователя, Элемент И 6 выделяет мар" кер, с.сответствующий сохранению фазы входного биимпульсного сигнала, что...
Устройство для преобразования биполярного кода в однополярный
Номер патента: 1612377
Опубликовано: 07.12.1990
МПК: H03M 5/18
Метки: биполярного, кода, однополярный, преобразования
...на входе 8 и 9 им пульсов ьходного кода в противофазе (фиг. 2 а и бмоменть: вреелеЕли Т и Т, ), которые поступают соатветствен на на аноды диодов 1 и 2, на катоде диода 1 образуется до,еЕа:,яситеЕЕьныЕт импульс, по амплитуде меньший, чем на аноде диода 1, на величчну падения напряжения на диоде, а на катоде дио да 2 - нулевой потенегтал. Полауаттель-. ный импульс с катода диода 1 поступает на вход преобра,зователя 5 уровня, на выхоце которого Аормируется положительный имтульс заданного уров- " ня (фиг. 2 в, момент Т). С катода диода 2 нулевой потенциал поступает на вход преобразователя 6 уровня, на выходе которого образуется нулевой потенциал (лллг. 2 г, момент Т 1). Поло жителтный импульс с выхода греобрязователя 5 поступает на...
Устройство для декодирования сверточного кода
Номер патента: 1612378
Опубликовано: 07.12.1990
Авторы: Брукер, Коновалов, Орлов, Салабай
МПК: H03M 13/23
Метки: декодирования, кода, сверточного
...приращенияметрик, соответствующие поступлениюединичного инФормационного символа,Выходы блока 1 вычисления метрик ветвей подключены к входам сумматоров 2.2.1 и 2.2, вторые входы которых подключены к входам блока 8 памяти метрикеРезультаты сложения с выходов сумматоров 2,1 и 2,2 подаются на входыблока 3 сравнения, где осуществляется сравнение двух метрик, и дальшена первый коммутаторв 4. "Выжившие"161237 Продвигаясь по решетчатой диаграмме слева направо, декодер отбрасывает полонину ветвей, входящих вузел, и решетчатая диаграмма приобретает соответствующий вид (Фиг,7),йричем в каждый узел входит толькоОдна ветвь. Информация о переходахйодается на управляющий вход блока 14памяти путей,1 ОФормирователь 12 адресов памяти путей формирователь...
Устройство для контроля двоичного кода на четность
Номер патента: 1615724
Опубликовано: 23.12.1990
Авторы: Очеретяный, Потанцев, Сысоев, Фролов
МПК: G06F 11/10
Метки: двоичного, кода, четность
...10 четности устройства - контрольный разряд, на первый информационный вход 11 устройства - параллельный двоичный код, Сигнал с входа 9 устройства поступает на второй управляющий вход коммутатора 6 и разрешает прохождение информации с первого информационного входа коммутатора 6 на его первый выход, Отсюда информация попадает на информационный вход первого узла 7 свертки по модулю два и первые входы соответствующих элементов И группы 1. С выхода первого узла 7 свертки по модулю два сигнал дополнения до четности поступает на первый вход соответствующего элемента И группы 1.При несравнении сигналов на выходе 5 узла 7 и входе 10 четности устройства узел,3 сравнения формирует единичный сигнал на выходе 5 ошибки устройства и запрещает...
Преобразователь прямого кода в относительный
Номер патента: 1615890
Опубликовано: 23.12.1990
Автор: Чернышев
МПК: H03M 7/00
Метки: кода, относительный, прямого
...равнозначности объединяются в информационную последовательность (Лиг,2 л),в которой передаваемая информациязаключена не в самом значении фазытекущей посылки сигнала, а в разности фаз текущей и предшествующей по 4,При этом фаза колебаний тактовойчастоты на входе делителя 1 частотыустанавливается так, что переднийфронт колебаний на входах элементов2 и 3 задержки опережает границуинформационных посылок, а на выходахэлементов 2 и 3 задержкиотстает отграницы на первых входах элементовИ 4 и 5 (фиг. 2 а-е).Время задеряки элементов 2 и 3должно быть меньше половины периодаколебания тактовой частоты.Необходимая установка фазы колебания такто-вой частоты на входе делителя 1 час-,тоты достигается подачей колебанийтактовой частоты и...
Преобразователь последовательного кода в параллельный
Номер патента: 1615891
Опубликовано: 23.12.1990
МПК: H03M 9/00
Метки: кода, параллельный, последовательного
...счетчика 7, Импульсы, соответствующие положительным входным сигналам, с выхода блока 18 сравнения и отрицательным - с выхода блока 19 сравнения подаются на входы элемента ИЛИ 4 и далее на инФормационный вход сдвигающего регистра 5, в котором накапливается параллельный код нходного слова, и на вход счетчика б по модулю дна, После выдачи числа импульсов, состветствующих количеству разрядон слова, дешиФратор 11 Формирует сигнал, который запрещает счет импульсон в счетчике 7, через инвертор 21 закрынает элементы 9 и 10 и прекращает сдвиг инФормации в регистре 5, В последнем Формируется параллельный код принятого слова.Кроме того, сигнал с выхода дешиФ- ратора 11 через элемент 12 задержки опрашивает элемент И 8, При правильной четности...
Преобразователь параллельного кода в последовательный
Номер патента: 1615892
Опубликовано: 23.12.1990
Авторы: Афиногенов, Богод, Галактионов, Гасумян, Голубев, Факидова
МПК: H03M 9/00
Метки: кода, параллельного, последовательный
...длительности, которые могут реализовать 2" различныхкомбинаций. Эти импульсы подаются науправляющие входы мультиплексора 1,который последовательно считывает инФормацию с П-триггеров 3 и 4 регистра 2, Задача состоит в том, чтобы зацикл опроса всех триггеров 3 и 4 ре" 40гистра 2 считать с каждого из них информацию, а эачем записать новую,Ллярешения этой задачи в качестве тактирующего импульса регистра 2 используется дизьюнкция тактового импульсаи импульсов, формируемых на выходахсчетчика 5. Это позволяет сократитьдлительность тактирующего импульса регистра 2, что позволяет сократить число П-триггеров регистра 2, тактируемых фронтом, до одного.Предлагаемый преобразователь палИраллельного 2 -разрядного кода в последовательный...
Устройство для преобразования последовательного кода в параллельный
Номер патента: 1615893
Опубликовано: 23.12.1990
МПК: H03M 9/00
Метки: кода, параллельный, последовательного, преобразования
...запускаетсяформирователь 1. Положительным Аронтом третьего импульса в регистр 2 20записывается второй бит информации,а отрицательным Аронтом в триггер 4 -третий бит инАармации, Тридцать вто,рым импульсом н тридцать первом разряде регистра 2 устанавливается тридцать первый бит инАормации и в триггер 4 записывается тридцать второй,последний бит. Далее следует пауза.На входе формирователя 1 импульсовустанавливается нулевой потенциал, а 30с его выхода ня вход элемента И 6поступает потенциал логической "1",разрешающей прохождение частоты свхода элемента И 6 на выход, Положительным Аронтом первого импульсачастоты, поступающей с выхода элемента И 6 на вход элемента ИЛИ 9 и с еговыхода,на счетный вход регистра 2тридцать второй бит...
Рециркуляционный преобразователь кода во временной интервал
Номер патента: 1617641
Опубликовано: 30.12.1990
Автор: Абрамов
МПК: H03M 1/82
Метки: временной, интервал, кода, рециркуляционный
...временном эециркуляторе прекращается, а элемент И 2 открывается, ц ца его выходе вырабатывается импульсный сигнал длительностью 1,=И, где значение 1 - (2" - 1) , причем 3 чакс =-2"а -- 1,Одновременно сигналы ца выходах элемента ИЛИ 3 запирают элемент И 14 иоткрывагот элемент И 2, при этом импульсный сигнал ллительностью 1=И 1 черезэлемент ИЛИ 16 поступает на вход дискретного элемента 7, на информационный входселектора-мультиплексора 18 и на второйвход первого элемента ИЛИ 19 группы,Описанный процесс происходит при усло.вии, что ФО. При Р=О и аФО(ае - гв (2 " - 1) и представляет собой значениевходного кола тмладших разрядов,причем а. - = 2 - ) на инверсномагэ выходе элемента ИЛИ 13 присутствует единичный сигнал, на прямом,нулевой, на...
Генератор последовательности весов кода
Номер патента: 1619243
Опубликовано: 07.01.1991
Авторы: Лысогор, Тютюников, Шабатура
МПК: G06F 1/02
Метки: весов, генератор, кода, последовательности
...нечетных и. (11)Анализ формул (8), (10) и (11) показывает совпадение формируемого кода дробной части веса для нечетных п с формулируемым кодом младших разрядов целой части веса для четных и, а также на возможность использования в качестве кода, форьплрующего старшие разряды целой части веса, при обратной нумерации разрядов, кода, форми-, рующего младшие разряды целой части веса для нечетных и.Регистр 1 предназначен для формирования дробной части веса кода "золотой" пропорции при четном и, регистр2 - для формирования дробной части веса кода при нечетном и и однонре" менно для формирования младших разрядов целой части веса кода при четных и, регистр 3 " для формирования млад" ших разрядов целой части веса кода при нечетных и и...
Преобразователь кода
Номер патента: 1619401
Опубликовано: 07.01.1991
Автор: Глазачев
МПК: H03M 7/02
Метки: кода
...появляется нуль, то значит сумма количества оснований данного разряда выходного кода превысила сумму произведения с выхода умножителя 63 и переносов предыдущего цикла, получаемую на выходе сумматора 64. В счетчике 67 в этот момент записано количество единиц, равное количеству оснований данного разряда, выходного кода, содержащихся в сумме произведения с выхода умножителя 63 и переносов предыдущего цикла с выхода элементов памяти 68. В элементах70 пайяти группы записана разностьэтих значений, полученная в предыдущем такте на выходе сумматора 65, Сигнал "СИНХР" равный нулю, подает 169401 О1 О 15 20 25 30 35 40 45 50 55 ся на входы элементов И 130 и запрета 131 (фиг. 6) управляемого, распределителя импульсов. На входе 16 блока 3 образуется...