Преобразователь двоичного кода во временной интервал
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
(51) 4 Н 03 М 1/82 ГОСУДАРСТВЕННЫЙ НОМИТЕТ СССРПО ДЕЛАМ ИЗОБРЕТЕНИЙ И ОТНРЫТИЙ иОПИСАНИЕ ИЗОБРЕТЕНИЯ ь"К АВТОРСКОМУ СВИДЕТЕЛЬСТВУ ьмР(71) Минский радиотехнический институт;, (56) Авторское свидетельство СССРУ 764124, кл. Н 03 М 1/82, 1980.Авторское свидетельство СССРВ 788365, кл, Н 03 М 1/82, 1981,(54) ПРЕОБРАЗОВАТЕЛЬ ДВОИЧНОГО КОДАВО ВРЕМЕННОЙ ИНТЕРВАЛ(57) Изобретение относится к вычислительной технике и может использоваться при построении имитирующе-моделирующей аппаратуры для тренажеров,испытательных стендов, автоматизированных моделирующих комплексов, Целью ф 14 8003 А 1 изобретения является повышение точности формирования временного интервала, Преобразователь осуществляет преобразование код-временной интервал без погрешности, вызваннойасинхронностью тактовых импульсовустройства относительно сигналов управления. Отличительным признакомпреобразователя является введение всхему, содержащую генератор импуль-;сов, триггер, регистр, счетчик и элемент И, блока синхронизации, выполненного на элементах задержки, триггерах синхронизации, двух групп элементов И и элемента ИЛИ, Работа преобразователя заключается в формировании сдвинутых тактовых последовательностей, автоматическом выделении изних последовательности, синхронизируемой внешним сигналом, и использовании ее для преобразования. 1 з,п.ф-лы, 2 ил, 1438003Изобретение относится к вычислительной технике и может быть использовано при построении имитирующе-моделирующей аппаратуры для тренажеров, испытательных стендов автоматизированных систем моделирования и испытаний радиоэлектронной аппаратурыЦель изоб 1 етения - повышение точности формирования временного интер О вала.На фиг.1 представлена структурная схема преобразователя; на Фиг.2 - схема блока синхронизации.Преобразователь содержит генера тор 1 импульсов, триггер 2, входную шину 3, счетчик 4, элемент И 5, регистр 6 и блок 7 синхронизации.Блок 7 синхронизации образуют О и+1 элементов 8.1 "8.п+1 задержки п+1 триггеров 9.1-9.п+1 синхронизации, и элементов И 10,1-10.п первой группы, и+1 элементов И 11. - 11.и+1 второй группы и элемент ИЛИ 12.Генератор 1 импульсов формирует последовательность тактовых импульсов с частотой, соответствующей масштабу развертки двоичного кода вдоль временной оси30Перед началом работы в регистр 6 заносится код, подлежащий преобразованию во временной интервал. При этом в качестве кода длительности Формируемого интервала может исполь зоваться как прямой, так и дополнительный двоичный код, В первом случае счетчик 4 при формировании временного интервала функционирует в режиме последовательного вычитания, во втором - 4 О в режиме сложения, Единичным уровнем с инверсного выхода триггера 2 этот код заносится в счетчик 4 импульсов,Цикл преобразования кода во временной интервал начинается с момента поступления на входную шину импульса начала преобразования. В силу случайности момента поступления данного импульса его передний Фронт попадает внутри тактового периода в один из и+1 интервалов 8 , равный длительности задержки К-го элемента 8 задержки,Импульс начала преобразования поступает на первый вход триггера 2, устанавливая его в единичное состояние, которое передается на выход устройства, начиная формирование временного интервала. Данный импульс также поступает на информационные Р-входы триггеров 9 синхронизации, ,На выход синхронизации К-го триггерами, где К=2,3п+1, поступает передний Фронт задержанного К-м элементом 8 задержки тактового импульса, проходящего через (К)-й элемент И первой группы, открытый к моменту поступления на входную шину импульса начала преобразования по своим остальным входам единичными уровнями с инверсных выходов предшествующих триггеров 9 синхронизации. Если К=1, т.е. момент поступления импульса начала преобразования отстает от переднегоФронта тактового импульса, сформированного генератором 1 импульсов боль 9Ю ше, чем на время задержки нулевым элементом 8,1 задержки, то задержанный тактовый импульс с выхода этого элемента поступает непосредственно на вход синхронизации триггера 9,1, По переднему фронту импульса, поступающего на вход синхронизации одного из триггеров синхронизации, соответствующий триггер 9 устанавливается в единичное состояние, открывая по второму входу соответствующий элемент Ивторой группы. На первый вход этого элемента И поступают задержанные тактовые импульсы с выхода К-го элемента 8 задержки. Последовательность тактовых импульсов, задержанная на время запаздывания импульса начала преобразования относительно исходной такТовой последовательности импульсов, генерируемой генератором 1 импульсов, проходит через соответ. - ствующий элемент И 11 второй группы и элемент ИЛИ 12 на вход счетчика 4 импульсов, который начинает последовательно изменять (увеличивать или уменьшать) код своего состояния. В результате поступления на вход счетчика 4 количества импульсов, соответствующего начальному коду, записанному в этот счетчик, на выходе счетчика Формируется сигнал переноса, который устанавливает триггер 2 в нулевое состояние, а также устанавливает нулевое состояние К-го триггера 9 синхронизации и подтверждает нулевое состояние остальных триггеров, Тактовые импульсы на выход счетчика через элементы И и ИЛИ на проходят, а нулевое состояние триггера 2 передается на выход устройства, заканчи 1438003вая формирование временного интервала, Код из регистра 6 заносится в счетчик 4, и устройство готово к формированию нового временного интерва 5 ла, При этом в регистр 6 может быть занесен новый код.Таким образом, предлагаемое устройство осуществляет преобразование дво ичного кода во временной интервал с более высокой по сравнению с известными устройствами точностью, достигаемой за счет получения сдвинутых на шаге дискретизации последовательностей тактовых импульсов и использования для формирования временного интервала последовательности, синхронизируемой импульсом начала преобразования.20Формула изобретения1. Преобразователь двоичного кода во временной интервал, содержащий генератор импульсов, регистр, триггер, первый вход которого является входной шиной, а второй вход соединен с выходом счетчика импульсов, счетный вход которого соединен с выходом эле мента И, первый вход которого подключен к первому выходу триггера, о тличающийся тем, что, сцелью повышения точности формирования временного интервала, в него введен З 5 блок синхронизации, первый вход которого соединен с выходом генератора импульсов, второй вход является входной шиной, третий вход соединен с выходом счетчика импульсов, а выход40 подключен к второму входу элемента И, первый вход которого является выходной шиной, при этом выход регистра подключен к информационному входу45 счетчика импульсов, вход синхронизации которого соединен с вторым выходом триггера,2, Преобразователь по п,1, о т -л и ч а ю щ и й с я тем; что блоксинхронизации выполнен на и+1, гдеп=1,2,3. , последовательно соединенных элемента задержки, и+1 триггерах синхронизации, первой группеиз и элементов И, второй группе изп+1 элементов И и элементе ИЛИ, выход которого является выходом блокасинхронизации, первым входом которого является вход первого элемента задержки, при этом первый вход каждогоК-го элемента И второй группы, гдеК=2,3 п+1, объединен с первымвходом соответствующего (К)-го элемента И первой группы и подключен квыходу соответствующего К-го элемента задержки, первый вход первого элемента И второй группы объединен свходом синхронизации первого триггера синхронизации и подключен,к выходу первого элемента задержки, входыэлемента ИЛИ подключены к выходамсоответствующих элементов И второйгруппы, вторые входы которых соединены с прямыми выходами соответствующихтриггеров синхронизации, информационные входы которых объединены и являются вторым входом блока синхрониза-ции, а входы сброса объединены и являются третьим входом блока синхронизации, причем каждый 1-й вход 3-гоэлемента И первой группы, где 1=1,2,,1=2,31+1, объединен с соответствующими 1-ми входами всех последующих элементов И первой группыи подключен к инверсному выходу соответствующего 1-го триггера синхронизации, а выход каждого 1-го элемента И первой группы соединен с входом синхронизации соответствующего1 ч 38003 оставитель В,Войтовехред М.Дидык Корректор М,Максимишине р А.Ога Заказ 5969 5 б Тира,ос ам скв Производственно-полиграфическое предприятие, г, Ужгор Проектная,ВНИИП по 035, арственногозобретений Ж, Раув Подписное омитета СССР открытий ая наб., д.
СмотретьЗаявка
4131591, 08.10.1986
МИНСКИЙ РАДИОТЕХНИЧЕСКИЙ ИНСТИТУТ
КОБАЙЛО АЛЕКСАНДР СЕРАФИНОВИЧ, КОСТЮК СЕРГЕЙ ФЕДОРОВИЧ, ЛЕУСЕНКО АЛЕКСАНДР ЕФИМОВИЧ, МОРОЗ СЕРГЕЙ МИХАЙЛОВИЧ, ПАХОМЕНКО АНАТОЛИЙ ВАСИЛЬЕВИЧ, БИТУС АЛЕКСАНДР КОНСТАНТИНОВИЧ
МПК / Метки
МПК: H03M 1/82
Метки: временной, двоичного, интервал, кода
Опубликовано: 15.11.1988
Код ссылки
<a href="https://patents.su/4-1438003-preobrazovatel-dvoichnogo-koda-vo-vremennojj-interval.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь двоичного кода во временной интервал</a>
Предыдущий патент: Способ интегрирующего аналого-цифрового преобразования
Следующий патент: Анализатор активности непрерывных сигналов
Случайный патент: Автомат для изготовления проволочных рамок