Степукова
Анализатор спектров
Номер патента: 1023341
Опубликовано: 15.06.1983
Авторы: Белинский, Грибков, Степукова
МПК: G01R 23/16, G06F 17/14
Метки: анализатор, спектров
...микрокоманд, выходы первого и второго сдвигателей соединены с первыми информационными входами соответственно первого и второго сумматоров-вычитателей, вторые информационные входы которых соединены с выходами соответственно .60 второго и третьего регистров, выхо- . ды знакового разряда результата первого и второго сумматоров-вычитателейсоединены с входами соответственнопервого и второго регистров сдвига, Я 341исполнительные входы которых соеди= иены соответственно с пятым и шестым выходами формирователя управляющих импульсов, седьмой выход которого соединен с входами записи четвертого и пятого регистров, а шестой, седа" мой, восьмой входы формирователя управляющих импульсов соединены с девятым, десятым и одиннадцатым выходом...
Арифметическое устройство
Номер патента: 885993
Опубликовано: 30.11.1981
Авторы: Грибков, Илюшечкин, Кошелев, Степукова
МПК: G06F 7/38
Метки: арифметическое
...4, двг чего поуправляющим шинам 19 или 17 подаютсясоответствующие номера регистров, либо свыходов блока 1 или умножителя 2, илинормализатора 3, или со входа 13 устройства.Одновременно по управляющей шине 16.зз подается код операции, например операции суммирования.Через такт работы устройства на выходеблока 1 устанавливается значение суммы. Этот93 1 Осылается в регистр 7 и нормализуется в норма.лизаторе 3, после чего помещается в регистры6 н 7 и в одну из групп 4 или 5. Помещениев регистр 6 нормализованного дешпеля обеспечивает на входах блока 11 соответствующие раз.ряды делителя, После этого начинается этапполучения обратной величины от делителя,На первом и нулевом тактах работы устройства по реализации получении обратной функции во...
Устройство для вычисления квадратного корня
Номер патента: 883897
Опубликовано: 23.11.1981
Авторы: Грибков, Илюшечкин, Степукова
МПК: G06F 7/552
Метки: вычисления, квадратного, корня
...сдвигов в сдвигателях 3 и 4, а также регистра 2. Группа элементов И формирует импульсные сигналы записи,сдвиИ га, +1, 1 р, 13 р, 14 р регистра микрокоманды - потенциальные уровни, обеспечивающие соответствующие признакиП 1, ПЗ и уровень с 14 р конца операции.Если в 14 р попадает один иэ блока30 30 памяти микрокоманд, то низкийуровень перекрывает поступление тактовой последовательности и вырабатывает сигнал "Результат" П 1, П 2признаки сдвига ("1" - арифметический,11 10 - логический ) , ПЗ-при знак , обеси ечи в ающий оди нак о вые , ли бо противоположенные операции в сумматор ах-вычитателях 9 и 1 0 .Устройство работает сл едующим образом ,Число г ) 0 поступает н а входустройства и на первой подготовительной итерации подается на...
Вычислительное устройство для поворота вектора
Номер патента: 857979
Опубликовано: 23.08.1981
Авторы: Борисова, Грибков, Кошелев, Степукова
МПК: G06F 7/548
Метки: вектора, вычислительное, поворота
...лФ пьп Х"-Х 4 -,а .г 14-" П - Х 11,(12) В результате подготовительной итерации необ.ходимо обеспечить на выходе сумматора.вычи.тателя 11 значение х, что достигается подключением входа 23 мультиплексора 7, обеспечением на выходе сдвигателя 9 нуля за счет1 снятия стробирующего сигнала, установкой кода суммирования на сумматоре-вычитателе 11.Аналогичным образом на выходе сумматоравычитателя 12 получаем 1,. Первая итерация этапа 1 Т начинается с записи в регистры 1 и 4 значения х ; в регистры 2 и 3 записывается у . В вычислении формулы (3) принимают участие регистры 1 и 3, мультиплексор 7, сдвигатель 9, сумматор. вычитатель 11. На выходе сумматора-вычитателя 11 имеем у, Одновременно вычисляется фор. мула (4) с участием регистров 2 и 4,...
Программируемый процессор спектральной обработки сигналов
Номер патента: 744603
Опубликовано: 30.06.1980
Авторы: Грибков, Кошелев, Мошков, Мусатов, Степукова
МПК: G06F 17/14
Метки: программируемый, процессор, сигналов, спектральной
...на основе элементарных операцийдвухточечногопреобразования Фурье,четырехточечного преобраэовайияФурье и т.п. Формулы для двухточеч.ного преобразования Фурье имеютвидх1 л = Х . - Х е / 2 йкп 2"Оп 21 ехгде 1 - номер итерации (1О, 1, 2, од 2(И - 1),Сама элементарная операция выполняется на блоках умножения и сумматоре 3, а также с использованиемпервого блока 1 регистров и под управлением блока 5, Все передачимежду указанными блоками выполняются по первой магистрали данных.В первом блоке 1 регистров хранитсяисходная информация, записываемаяв них иэ блоков 8 оперативнойпамяти, константы, выбираемые из блока,результаты четырехточечного преобразования, которые из регистров заносятся в блоки 8,Все пересылки между любым блоком 8, 9 памяти...
Каскадный процессор спектральной обработки сигналов
Номер патента: 742948
Опубликовано: 25.06.1980
Авторы: Грибков, Кошелев, Мошков, Мусатов, Степукова
МПК: G06F 17/14
Метки: каскадный, процессор, сигналов, спектральной
...доступа.У: От -"-СОВОЙ ООРЯоотки В пеРВОмартитт,ттетттческом блоке по первому и втсоот.тл вьтходт етого блока респредел.=;етсяВ соответст.едующие блохи 2 и 3 памяти последоветельно 1 с доступе. 10 рядок поступЛ=ння ЗЛЕ;тЕНттов (ОтдЕЛЬНЫХ ОПЕрапдОВт, .сттого массиве может быть любым,В ТОМ ЧИСЛЕ .тцн МОГут ПОСтуПатЬ В ЕСТЕС- ствепном порядке. В какой конкретно блок памяти из 3 н 4-ой группы будут зеписывагься Очередные операнды определяют:-. блоком управления всего устройства, который на чертеже не показан. Для того, чтобы процессор мог приступить к своей ссновной опеРацттщт В его блоках памнти ДОЛЖ:-ти НЕХОДИТЬСЯ Сам ИСХОДНЫЙ МаССИВи на весовую функцию) ., (;:. "; = 9,:т, Ят -1 и массив конт";ЛО": , ;-т(. т;, тто ОтЗВСЛ тдт тго лО тЧ 7 ГЕ...
Каскадное устройство быстрого преобразования фурье
Номер патента: 723584
Опубликовано: 25.03.1980
Авторы: Грибков, Кошелев, Мошков, Мусатов, Степукова
МПК: G06F 17/14
Метки: быстрого, каскадное, преобразования, фурье
...1 памяти, блоки 2 Формирования адресов, арифметические блоки3, коммутаторы 4, вход 5 и выход6. устройство работает следующим образом.По шине 5 вводится исходная инФормация, которая через 1-ый коммутатор попадает в 1-ый арифметический блок. Из 1-го блока памяти выбирается константа весовой функции и производится умножение очередного операнда исходного массива. Результат умножения записывается в некоторую ячейку 1 -го блока памяти. Адресация памяти как для записи, так и для считывания производится соответствующим блоком формирования адресов. Порядок включения коммутаторов, арифметических блоков, блоков формирования адресов обеспечивается блоком управления (на фиг. 1 не показан ).Основной режим - выполнение задачи быстрого преобразования...