Преобразователь двоичного кода в четырехпозиционный код
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1594703
Автор: Панченко
Текст
союз советснихСОЦИАЛИСтиЧЕСНИХРЕСПУБЛИК 91 (3 15 Ози ОО ИСАНИЕ ИЗОБРЕТЕНИЯВУ ГОСУДАРСТВЕННЫЙ КОМИТЕТПО ИЗОБРЕТЕНИЯМ И ОТКРЫТИЯМПРИ ГКНТ СССР А ВТОРСНОМУ СВИДЕТЕЛЬСТ 1(71 ) Институт технической кибернетики АН БССР(54) ПРЕОБРАЗОВАТЕЛЬ ДВОИЧНОГО КОДА В ЧЕТЫРЕХПОЗИЦИОННЫЙ ВРЕМЕННОЙ КОД (57) Изобретение относится к автомати ке и вычислительной технике и может быть использовано в системах обработки дискретной информации, Цель изобретения - повышение помехоустойчивостии уменьшение полосы частот преобразователя, Преобразователь двоичного кода в четырехпозиционный временной кодсодержит генератор 1 тактовых импульсов, элементы 2-5 задержки, делитель 6частоты следования импульсов., регистр 7сдвига, Р-триггеры 8,9, элемент НЕ 10,элементы И 11-19, элементы ИЛИ 20-22,Т-триггер 23, блок 24 преобразованияуровня и сумматор 25, 2 ил,Изобретение относится к автоматикеи вычислительнсй технике и может бытьиспользовано в системах обработки дискретной информации,Цель изобретения - повьппение помехоустойчивости и уменьшение полосы частот преобразователя.На фиг,1 представлена функциональная схема преобразователя; на фиг,2 - 10Временные диаграммы, поясняющие егоработу.Преобразователь двоичного кода вЧетырехпозиционный временной код(фиг1) содержит генератор 1 тактовых 15импульсов, элементы 2-5 задержки, делитель 6 частоты следования импульсов,регистр 7 сдвига, 0-триггер 8 и 9,элемент НЕ 10, элементы И 11-19, элементы ИЛИ 20-22, Т-триггер 23, 20блок 24 преобразования уровня и сумматор 25.Преобразователь двоичного кода вчетырехпозиционный временной код работает следующим образом, 25Исходная двоичная последовательность с длительностью импульсов Т /2в тактовом интервале Т, следующих сноминальной тактовой частотой Р = 1/Т,поступает от источника дискретной информации (фиг,2 а), синхронизируемогос помощью генератора 1, на информационный вход двухразрядного регистра 7Сдвига и записывается в ячейки регистра с помощью пЬследовательноститактовых импульсов, поступающих с выхода генератора 1 (фиг.2 б) через элемент 2 задержки на величину Т/4 (фиг.2 б)С выходов регистра 7 сдвига двоичныесимволы поступают на Р-входы П-тригге ров 8 и 9 и записываются в них с, помсщью последовательности тактовых импульсов с длительностью Т /2 в тактогвом интервале Тг= 2 Т, следующих сноминальной тактовой частотой Р = 1/Т =5г а1/2 Т = Р/2, формируемых с помощьюделителя 6 частоты следования импульсов на "2", вход которого соединен свыходом элемента 2 задержки (фиг.2 б,),которые с его выхода (фиг.2 в) черезпоследовательно соединенные элементНЕ 10 (фиг.2 в ) и элемент 3 задержкина величину Тг /4 (фиг.2 в) поступаютн.". синхровходы 0-триггеров 8 и 9, врезультате чего исходная двоичная последовательность разделяется на группыиз двух двоичных символов, каждая изкоторых преобразовывается далее всоответствующую параллельную комбинацию из двух двоичных символов с длительностью Т (фиг,2 г,д).С прямых выходов Р-триггеров 8 и 9 (фиг.2 г,д) сигналы поступают к входам элемента И 13 и к соответствующим входам элементов И 11 и 12, другие входы которых подключены ссответственно к инверсным выходам 0-триггеров 9 и 8 (фиг.2 д ,г) и выходу элемента Э задержки (фиг.2 вг), в результате чего при поступлении комбинаций "10", "01" и "11" срабатывают соответственно элементы И 11-13 и на их выхо-. дах формируются импульсы с длительностью Тг/2 (фиг,2 е,ж,э)., поступающие через элемент ИЛИ 22 (фиг.2 и) на счетные входы Т-триггера 23, которые вызывают его переключение из одного устойчивого ссстояния в другое и формирование на его прямом (фиг.2 к) и инверсном (фиг.2 к) выходах управляю" щих сигналов, обеспечивающих формирование выходного сигнала со строгим чередованием полярностей импульсов, причем при поступлении комбинаций "00" формируются нулевые символы с длительностью ТВ моменты поступления комбинаций "10", "01" и "11" на выходах элемен- тов И 11 - 13 формируются соответственно импульсы с длительностью Т /2 в первой половине тактового интервала Т , которые с выхода элемента И 11 (фиг.2 е) на входы элементов И 14 и 15 поступают непосредственно, причем с выхода элемента И 12 (фиг.2 ж) импульсы через элемент 4 задержки на величину Тг/2 (фиг.2 ж.) поступают к входам элементов И 16 и 17 во второй половине тактового интервала Тг, а с выхода элемента И 13 (фиг.2 э) импульсы через элемент 5 задержки на величину Тг /4 (фиг.2 з,) поступают к входам элементов И 18 и 19 со сдвигом на величину Т /4 по отногшению к началу тактового интервала Тг, при этом другие входы элементов И 14, 16 и 18 подключены к прямому выходу Т-триггера 23, а элементов И 15, 17 и 19 - к инверсному выходу Т"триггера 23, в результате чего на выходе элементов И 14 и 15 импульсы с длительностью Тг /2 формируются в первой половине тактового интервала Т , а на выходе элементов И 16 и 17 " во второй половине тактового интервала Тг, причем на выходе элементов И 18 и 19 импульсы с длительностью5 159470 Т/2 формируются со сдвигом на величину Т /4 по отношению к началу тактойВого интервала ТИмпульсы с длительностью Т/2 поступают с выхода элементов И 14, 1 б и 18 через элемент ИЛИ 20 (фиг.2 л) к одному входу сумматора 25, а с выхода элэментов И 15, 17 и 19 через последовательно соединенные элемент 1 О ИЛИ 21 (фиг.2 м) и блок 24 преобразования уровня, обеспечивающий преобразование положительных импульсов (фиг.2 м) в отрицательные (фиг,2 м ), к другому входу сумматора 25, на вы ходе которого формируется разнополярный четырехпозиционный сигнал с длительностью импульсов Т/2 и с чередо" ванием их полярностей (фиг.2 н), в спектре которого постоянная составляю щая полностью отсутствует, что обеспечивает его высокую помехоустойчивость. Формула изобретения25Преобразователь двоичного кода в четырехпозиционный временной код, содержащий элемент НЕ, первый - восьмой элементы И и первый - третий элементы ИЛИ, выходы первого, второго и тре тьего,элементов И соединены с одинаковыми входами первого элемента .ИЛИ, выходы четвертого, пятого и шестого элементов И соединены соответственнс с первым, вторым и третьим входами второго элемента ИЛИ, выход седьмого элемента И соединен с первым входом третьего элемента ИЛИ, .о т л и - ч а ю щ и й с я тем, что, с целью повышения помехоустойчивости и умень шения полосы частот преобразователя, в него введены элементы задержки, Р-триггеры, Т-триггер, блок преобра" зования уровня, сумматор, делитель частоты, девятый элемент И, регистр . 45 сдвига и генератор тактовых импульсов, выход которого через первый элемент задержки соединен с входом синхрониза 3 6ции регистра сдвига и входом делителя частоты, выход которого через по"следовательно соединенные элемент НЕи второй элемент задержки соединен спервыми входами первого - Третьего элементов И и с входами первого и второго П-триггеров, инверсные выходы которых соединены с вторыми входамивторого и первого элементов И соответственно, прямой выход первого0-триггера соединен с третьим входомпервого элемента И и с вторым входомтретьего элемента И, прямой выходвторого 0-триггера соединен с третьими входами второго и третьего элементов И, выход первого элемента ИЛИсоединен со счетными входами Т-триггера, прямой и инверсный выходы которого соединены с.первыми входами четвертого в шесто элементов И и с первыми входами седьмого - девятогоэлементов И соответственно, выходыпервого и второго разрядов регистрасдвига соединены с Р-входами одноимен-,ных Р-триггеров, входы третьего ичетвертого элементов задержки подключены к выходам второго и третьего элементов И соответственно, вторые входы четвертого и восьмого элементов Иподключены к выходу первого элемента И, выходы третьего и четвертогоэлементов задержки соединены с вторыми входами пятого и девятого элементов И и шестого и седьмого элементов Исоответственно, выходы восьмого и девятого элементов И соединень. соответственно с вторым и третьим входамитретьего элемента ИЛИ, выход которогочерез блок преобразования уровня сое-.динен с первым входом сумматора, выход второго элемента ИЛИ соединен свторым входом сумматора, выход которого является выходом преобразователя,информационный вход регистра сдвигаявляется одноименным входом преобразователя.ерестевичпКорректор С.Черн дакто Тираж 658нного комитета по изобр3035, Москва, Ж, Рау тиям нат "Патент", г. Ужгор ственно-из ЗаВНИИП 838Государ ениям и отк кая наб., д
СмотретьЗаявка
4619440, 13.12.1988
ИНСТИТУТ ТЕХНИЧЕСКОЙ КИБЕРНЕТИКИ АН БССР
ПАНЧЕНКО ГЕОРГИЙ ЯКОВЛЕВИЧ
МПК / Метки
МПК: H03M 7/00
Метки: двоичного, код, кода, четырехпозиционный
Опубликовано: 23.09.1990
Код ссылки
<a href="https://patents.su/4-1594703-preobrazovatel-dvoichnogo-koda-v-chetyrekhpozicionnyjj-kod.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь двоичного кода в четырехпозиционный код</a>
Предыдущий патент: Шифратор позиционного кода
Следующий патент: Преобразователь дифференциально-разностного кода в двоичный
Случайный патент: Способ получения сорбентов для аффинной хроматографии сериновых протеаз