Преобразователь двоичного кода в код системы остаточных классов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
) Авторыизобретеии А. П. Болт ко в, Н. И. о аивител 54) ПРЕОБРАЗОВАТЕЛЬ ДВОИЧНОГО КОДА В КОД СИСТЕМЫ ОСТАТОЧНЫХ КЛАССОВИзобретени тельной техни зовано для со тельными устр щими в СОК, а е относится к вычисл ке иможет быть ис е реобразовательистемы счислени ов коды го входного ре ывания соединены с,тического устройствающену модулю "истеОднако преобразовабольшим объемом обору ль обладает вания,. обугласования с вычислиойствами, Функционирую- также в технике связи ании передачи информации при использокодами СОК.ИзвестенпозиционнойСОК, содержащразрядные прные на цифрония тока с чиным значениюсистемы, обмодечник- с соосоответствующа обмотки счивходами арифмпо соответствмм 11. ии входные регистры,.образователи, выполненых элементах распределеслом сердечников, равсоответствующего модулятки записи каждого сертветствующими выходами С, Н, Хлевнвй ."б,". фць:;м4 му словленным функционирование сятичной системе счисления. Наиболее близким к предлагаемомупо техническому решению являетсяпреобразователь двоичного кода вкод системы остаточных классов, содержащий входной регистр, блок умножения старшего разряда на основаниедвоичной системы, корректирующий о сумматор по соответствующему модулю,блок умножения промежуточного результата по соответствующему модулюи выходной регистр, причем выходпредпоследнего стаРшего разряда входного регистра соединен через корректирующий сумматор с блоком умножения промежуточного результата, выходы которого соединены с входамивыходного сумматора и корректирующего сумматора, вход которого соединен через блок умножения старшегоразряда с выходом последнего старшегоразряда входного регистра, выход. 1001 чение переводимого двоичного кода Х, дополнительные регистры 1 и 5 очище-ны, коммутатор 7 подключает к входам блока 2 умножения И старших разрядов входного регистра 1, коммутатор 6 подключает к первой группе входов коммутатора 7 выходы дополнительного регистра 1.В первом такте значение И старших разрядов преобразуемого числа Х из 1 ф входного регистра 1 поступает через коммутатор 7 на входы блока 2 умножения, где происходит умножение значения Истарших разрядов на два по модулю Р , значение результата посту ф1пает на входы сумматора 3, на другой вход которого подается значение ( к-й).го разряда числа Х из входного регистра 1, результат операций этого тактв по окончанию переходныхф процессов яо управляющему сигналу, поданному по входу 10, записывает результат операций первого такта в дополнительный регистр ч. Таким обра" зом, в пеовом такте выполняется опе- ф РациЯХ,1=(ЬЯМО(3 Р тА 1 ) щО 4 Р;Во втором такте по сигналу, поданному по входу 9, происходит сдвиг содер. жимого входного регистра 1 на один разряд влево, а коммутатор 7 под- зр ключает выходы коммутатора 6 к входам блока умножения и в этом состоянии останется до конца преобразования. При этом содержимое первого такта преобразования через коммутаторы 6 и 7 поступает на блок 2 умножения, результат умножения суммируется сумматором 3 по модулю Р со значением ( к-я -1)-го разряда преобразуемого числа Х, По окончании переходных процессов управляющий сигнал, поданный по входу 11, разрешает запись результата операции в дополнительный регистр 5. Таким образом, во втором такте выполняются операции Х=(Х 2.еО 4 Р+А к +)иод.Р,В третьем также осуществляетсясдвиг содержимого входного регистра1 на один разряд влево, коммутатор6 подключает выходы дополнительногорегистра 5 к второй группе входомкоммутатора 7, результат второготакта умножается блоком 2 умноженияна два по модулю Р 1 и суммируетсясумматором 3 по модулю Р со значе"йие м 1 к-т 1 -1) - го .разряда числа Х, Та ким 079 С образом, в третьем такте выполнена операция .1 щЫ Р +фее(арВ последнем такте преобразования .результат предпоследнего такта преоб 1 разования множится на два по модулю Рблоком 2 умножения и результат умножения суммируется сумматором 3 по модулю Р со значением самого младшего разряда Ао преобразуемого числа Х. Окончательный результат преобразования снимается с выходов сумматора 3 по модулю Р. Для преобразования ( к+1)-го раэ. рядного двоичного числа Х в код СОК по основанию Р разрядностью И+1 потребляется К-И+1 тактов работы устройства, в то же время известное устройство требует 2 К тактов работыТаким образом, введение в состав предлагаемого преобразователя двух компараторов и двух, дополнительных регистров с соответствующими устрой" ствами позволяет повысить быстродействие преобразователя. Формула изобретения Преобразователь двоичного. кода в код системы остаточнцх классов, содержащий входной регистр раз- рядностью к, блок умножения на осно-, вание двоичной системы по модулю Р.сумматор ло модулю Р (4=1,2количество оснований системи)разрядностью И +17 ЯОР (о+1) С (К, первый вход которого подключенк выходу(-И)-го разряда блока ум. ножения на основание двоичной системы, отличающийся тем, что, с целью повышения быстродействия, он содержит первый и второй коммутаторы, первый и второй допол-. нительные регистры, соответствую" щие инФормационные входы которых обьединены и подключены к соответствующим выходам сумматора по модула Р, а информа 1 ционные выходыподключены соответственно к первой и второй группам входов первого коммутатора, группа выходов ко" торого подключена соответственно к первой группе входов второго .коммутатора, вторая группа входов которого подключена к группе ( к.И +1 ) старших разрядов входного регистра,Составитель В. евстигнеевщишина Техред Т.Маточка. Корректор И. Шулл еда ктор аказ 1396/55 Подписно ВНИИПИ Госуд тета СССР по дел открытий 113035, Моск ая наб., д. 4/5Тираж 704арственного комиам изобретений ива, Ж, Раушск ПП "Патент", г. Ужгород, ул. Проектна ил 7 1001079 8а группа выходов соответственно под- группа выходов сумматора по модулюключена к группе информационных Р является выходом преобразователя.входов умножения на основание двоич- Источники информации,ной системы по модулю Р, управляющие принятые во внимание при экспертизевходы входного регистра, первого и з 1. Авторское свидетельство СССРвторого: дополнительных регистров 11 374535, кл. С 06 Г 5/02, 1973являются соответственно входом сдви, Авторское свидетельство СССРга, входом основной записи и входом 11 374536, кл. 6 06 Г 5/02, 1973дополнительной записи устройства, 1 прототип).
СмотретьЗаявка
3351415, 30.10.1981
СТАВРОПОЛЬСКОЕ ВЫСШЕЕ ВОЕННОЕ ИНЖЕНЕРНОЕ УЧИЛИЩЕ СВЯЗИ ИМ. 60-ЛЕТИЯ ВЕЛИКОГО ОКТЯБРЯ
БОЛТКОВ АЛЕКСАНДР ПАВЛОВИЧ, ЧЕРВЯКОВ НИКОЛАЙ ИВАНОВИЧ, ХЛЕВНОЙ СЕРГЕЙ НИКОЛАЕВИЧ
МПК / Метки
МПК: G06F 5/02
Метки: двоичного, классов, код, кода, остаточных, системы
Опубликовано: 28.02.1983
Код ссылки
<a href="https://patents.su/4-1001079-preobrazovatel-dvoichnogo-koda-v-kod-sistemy-ostatochnykh-klassov.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь двоичного кода в код системы остаточных классов</a>
Предыдущий патент: Преобразователь числоимпульсного кода в двоичный
Следующий патент: Устройство для реализации логических функций
Случайный патент: Дробилка