G06F 5/02 — G06F 5/02
Побайтный преобразователь из двоичного в двоично кодированное остаточное представление
Номер патента: 437067
Опубликовано: 25.07.1974
Автор: Долинская
МПК: G06F 5/02
Метки: двоично, двоичного, кодированное, остаточное, побайтный, представление
...трансформаторов через импульсные диоды 8 интегральных сборок связаны с началом кодовых проводов расшифровки мест в ПКЛ 9, концы которых через интегральные ключевые схемы 11 подключены к общей земляной шине.Цепь 19 служит для подачи управляющего сигнала ( - ) на вход дешифратора 1, Ко входам 20 подаются на вход преобразователя восемь разрядов байта; шины 21 являются выходами преобразователя, которые связаны с входными регистрами сумматоров АУ в СОК (на фиг, 1 л 2 не показаны).Результаты побайтного преобразования по модулю можно задать в виде таблицы остаточного сложения, где в качестве входных 5 1 О 15 го 25 зо 35 4 О 45 ьо 55 60 65 операндов взяты остаточные представления значений четырех младших10 - :15, и четырех старших разрядов 16(0...
Устройство для преобразования двоично-десятичных чисел в двоичные
Номер патента: 437068
Опубликовано: 25.07.1974
Автор: Степанов
МПК: G06F 5/02
Метки: двоично-десятичных, двоичные, преобразования, чисел
...триггеров 23 - 26 второй тетрады. При этом на одноразрядный сумматор 2 поступают три слагаемых (с триггеров 20, 22, 23) . Однако при использовании двоично-десятичного кода 8, 4, 2, 1, при наличии единицы в триггере 23 старшего разряда второй тетрады, в триггерах 24 и 25 могут быть только нули, и наоборот: при наличии единиц в триггерах 24 или 25, в триггере 23 может быть только437068 Составитель В, Игнатуп 1 енкоТехред А. Дроздова Корректор А. Дзесова Редактор О, Кунина Заказ 7416 Изд.89 Тираж 624 Подписное ЦНИИПИ Государственного комитета Совета Министров СССР по делам изобретений и открытий Москва, Ж, Раушская наб д, 45Типография, пр, Сапунова, 2 нуль. Таким образом, при наличии сигнала единица на входе схемы ИЛИ 33 с выхода триггера...
Преобразователь двоичного кода в двоично-десятичный
Номер патента: 437069
Опубликовано: 25.07.1974
Авторы: Городецкий, Хусаинов
МПК: G06F 5/02
Метки: двоично-десятичный, двоичного, кода
...схема формирования управляющих сигналов 5 дает разрешение на вычитание порядка, на едини цу меньше 20. Это происходит до тех пор,пока порядок не будет понижен до нуля, Количество вычитаний каждого порядка подсчитывается четырехразрядным двоичным счетчиком 3, После считывания очередного поряд ка числа через вентили 2 в статический регистр 1, счетчик 3 устанавливается в О,Устройство работает следующим образом.Исходное состояние триггеров 10 и 11 таково, что схемы И 16 - 19, заперты, счетчик 3 находится в состоянии О. Импульс начало преобразования поступает на триггер 10, который перебрасывается и отпирает схемы И 16, 17. Тактовый импульс через схему И 16 проходит на определенные разряды сумматора 7 в виде обратного двоичного кода числа...
Устройство для преобразования десяти ных чисел в двоичные
Номер патента: 439801
Опубликовано: 15.08.1974
Авторы: Андреев, Арский, Зарубин
МПК: G06F 5/02
Метки: двоичные, десяти, преобразования, чисел, ьных
...чисел.Устройство содержит также схе 1 И 20, элемент задержки 21, шипу 22 тактовых импульсов, шину 23 сигнала 11 ачало преобразования. Дешифратор 9 выполнен на схемах ИЛИ 24 - 28, И 29 - 31, И-НЕ 32,Перед преобразованием числа, вручную или автоматически от внешнего устроиства управления, по шине 23 подастся сигнал Начало преобрязовяния. Этим спгпялоъ устанавливаются в О триггеры счстшка 2 и сумматора 19, а управляющие триггеры 16 - 18 блока 8 формирования двоичных эквивалентов - в 1.Тактовые импульсы при этом через схему И 20 и вентили дешифратора 3 проходят на клеммы переключателей 5 - 7. Первый тактовый импульс через соответствующий вентиль, связанный с нулевой шиной переключателей, устанавливает в О управляощий триггер, если...
Многоканальное устройство для автоматического кодирования информации
Номер патента: 439802
Опубликовано: 15.08.1974
Авторы: Зяблов, Самойленко
МПК: G06F 5/02
Метки: информации, кодирования, многоканальное
...кодирования сообщения.Элементы цепи сообщения взаимосвязаны так, что один из контактов блок-контакта 1 соединен с источником питания 6, другой - со входом формирователя 2, вход О триггера подключен к выходу формирователя 2, а один из входов схемы И 5 соединен с выхо дом О этого триггера,5 1 О 15 20 25 зо 35 4 О 45 50 55 4Выход схемы И 5 соединен с соответствующим данному сообщению входом кодера 7, а также соединен через элемент задержки 4 с единичным входом триггера памяти 3 своей цепи сообщения.Кроме цепей сообщения и кодера устройство содержит распределитель 8, выходы которого соединены соответственно со вторыми входами схем И 5, управляемый генератор импульсов 9 с двумя входами: один - для запуска, другой - для останова генератора на...
Преобразователь -разрядного двоичного кода
Номер патента: 444178
Опубликовано: 25.09.1974
Автор: Величко
МПК: G06F 5/02
Метки: двоичного, кода, разрядного
...- с весом 2 ксумматор 8 -с весомйсумматор 9 - с весом 2 -1. Знание разрядов рходного двоичного кодавесами 2, 2, 22, 23, 24 25-4 2 к 3 2 к к 1 2 к 2 к+1т 3 Э Э э т2 к+3 2 к ., 2"-2 2 ттподася на сумматоры по шинам 10 26ответственно. Значение разрядов выход;тс кода А А А 4о1" к 4 к 3 к А,. А, А А снимаютсявыходов 27 - 36 соответственно. Знания переносов между сумматорами 1 передаются по шинам 37,444 178 Специальный код Число, прибавляемое к двоичному коду5 для получения . спец, кода 0 0 0 0 1 0 1 1 0 0 10 1 1 15 1 О 1 0 16 0 1 1 О 1 О 0 0 1 0 0 1 0 + 5 0 19 1 0 + 6 1 О + 6 1 0 + 6 1 0 + 7 20 22 1 0 1 О 0 1 0 1 23 24 О 1 0О 26 и т.д. На сумматоре К-го разряда (т.е, свесом 2", где 04 К 4 й,-1) подаютсяследуюшие слагаемые; разряды 2",...
Преобразователь двоичного кода угла в шестидесятиричный код градусов, минут и секунд
Номер патента: 444179
Опубликовано: 25.09.1974
Автор: Курганов
МПК: G06F 5/02
Метки: градусов, двоичного, код, кода, минут, секунд, угла, шестидесятиричный
...ный счетчик с дсоединены с одноименными входами пер- соединенные декадный счетчик десятыхвой сборки, а входы дешифратора соеди- ( долей секунд до а сое ( долей секунд, декадный счетчик единиц сенены с одноименными выходами второйкунц, тетрадный счетчик десятков секун ,сборки, причем информационные входы вто- . декадный счетчикекадный счетчик единиц минут, тетра; рой сборки соединены с соответствуюшими ный с,, входами всего устройства. счетчики единиц и десятк вдесятков градусов иНа чертеже изображен предлагаемый счетчик сотен градусовк отен градусов, выполненный наа счетные входы тригпреобразователь, блок-схема. двух триггерах на сче ныОн содержит генератор импульсов 1 у , ,геров которого поступают импульсы за формирующий...
Устройство для преобразования двоичных чисел
Номер патента: 446054
Опубликовано: 05.10.1974
МПК: G06F 5/02
Метки: двоичных, преобразования, чисел
...из начального значения числа разрядов й по единице в каждом такте, до выхода из регистра 1 самого старпего значащего разряда числа Х, в результате чего триггер 7 перебрасывается в нулевое состояние и закрывает схему "И" 4. Вычисление окончено, и в счетчйке 2 теперь записано число К, равное значению характеристики искомого логарифма, а в реестре 1 записано приближенйое значение его мантиссы (фиг. 2 б), занимающее Все разряды регистра 1.Для вычисления антилогарифма (Операция потенцирования) в исходном состоянии все ячейки регистра 1, счетчика 2, триггеры 7 и 8 так же устанавливаются в нулевое состояние, В ячейку регистра 1, находящуюся слева от двоичной запятой, записывается "единица" 1 фиг. За). Затем в дробную часть регистра 1 В дюичном...
Устройство для параллельного счета количества единиц(нулей) в двоичном числе
Номер патента: 450160
Опубликовано: 15.11.1974
Автор: Быков
МПК: G06F 5/02
Метки: двоичном, единиц(нулей, количества, параллельного, счета, числе
...связей,Выходы 2 ко и (2 т - 1)-го разрядов входного регистра соединены со входами 1-го сумматора первой группы. В последующих группах входы каждого т-го сумматора /а-й группы соединены с выходами переноса 2 т-го и (2 т - 1)-го сумматоров (/а - 1)-й группы и с выходом суммы (т - 1)-го сумматора lг-й группы. Выход суммы последнего сумматора каждой группы и выход переноса сумматора последней группы соединены со входами соответствующих разрядов (/а+1) -разрядного выходного регистра. Третий вход первого сумматора каждой группы свободен от связи, Он будет задействован в том случае, если число выходов переноса с сумматоров предыдущей группы является нечетным.После установ но в р ре 1 через некот мя врдактор Б орректоры; В. Петроваи О....
Устройство для формирования сигналов четверичного кода
Номер патента: 450161
Опубликовано: 15.11.1974
Автор: Агеев
МПК: G06F 5/02
Метки: кода, сигналов, формирования, четверичного
...сигнала схемы 1 определяет длительность кодовой последовательности. Импульс запуска используется и для начальной установки триггеров 4 - 8, что, в свою очередь, будет определять вид кодовой последовательности, т. е. ее структуру (кодовое слово),Соединение выхода схемы И 13 со входами схем ИЛИ 27 и 28 соответствует правилу раздвоения а ау, выхода схемы И 14 со входами схем ИЛИ 27 и 29 - правилу раздвоения у - аб, выхода схемы И 15 со входами схем ИЛИ 28 и 30 - правилу 6 - у, выхода схемы И 16 со входами схем ИЛИ 29 и 30 - правилу р - ро. По анало 5 10 15 20 25 30 35 40 45 5055 гичным правилам соединены и выходы схем И 17 - 20 со входами схем ИЛИ 31 - 34.Если длительность кодовой последовательности М=2, где и - разрядность...
Преобразователь кодов с масштабированием
Номер патента: 451990
Опубликовано: 30.11.1974
Автор: Найман
МПК: G06F 5/02
Метки: кодов, масштабированием
...выходом дешифратора и шиной тактовых импульсов, о т л и ч а ю щ и й с я тем, что, с целью его упрощения, преобразователь содержит формирующий ,элемент и схему запрета, входы которойсоединены с выходами вентиля и формируют 1 щего элемента, выход схемы запрета свя-, зан со входрм входного двоичного счетчика, входы формирующего элемента соединены с выходами соответствуюших разрядов вход1ного двоичного счетчика. Первый вход вентиля 1 подключен кшине тактовых импульсов 7, а второй входк выходу дешифратора 4, Выходы разрядовсчетчика 2 соединены со входами дешифратора и формирующего элемента. Выход5вентиля 1 подключен к выходному счетчикунепосредственно, а к входному через схему запрета 5.Входной код записываетсяна входнойсчетчик 2, выЯодной...
Устройство для преобразования двоично-десятичного кода в двоичный
Номер патента: 451991
Опубликовано: 30.11.1974
МПК: G06F 5/02
Метки: двоично-десятичного, двоичный, кода, преобразования
...с выходом переноса сумматора предыдущего младшего разряда, числовые входы сумматора , -го разряда соединены со всеми входными шинами, весам которых соответствуют двоичные эквиваленты с единицей" в ь -ом разряде.На чертеже представлена функциональная схема предлагаемого устройства напримере трехразрядного двоично-десятичного числа,соответствуют 210, а далее 2 ,10о В 1 и.2 1 ъ 3, В210., 210 (в приведенном примере й =0,1,2); многовходовые одноразрядные двоичные сумматоры 4 с многоуровневым переносом, шины 5 переноса в старший разряд и шины 6 выхода числа вдвоичном коде. Порядковые номера сумматоров соответствуют разряду двоичногочисла, причем слева направо разрядывозрастают (начиная с "нулевого" ),Устройство работает следующим образом.На...
Устройство для преобразования правильной двоично-десятичной дроби в двоичную дробь
Номер патента: 466507
Опубликовано: 05.04.1975
Автор: Гармаш
МПК: G06F 5/02
Метки: двоично-десятичной, двоичную, дроби, дробь, правильной, преобразования
...десятичной дроби в интеграторах 4, 5 и 6 образуется разность между удвоенным значением двоично-десятичного кода младшего разряда дроби и величиной двоичного эквивалента основания десятичной системы счисления. В зависимости от знака полученной разности на выходе интегратора 4 появляется либо величина приращения переменной интегрирования, равная 2-", либо нуль; на выходе интегратора 6 либо величина приращения переменной интегрирования, равная значению приращения с выхода интегратора 5, либо величина подынтегральной функции данного интегратора. С выхода интегратора 4 приращение поступает на вход интегратора 7, с выхода интегратора 6 - на третьи входы интеграторов 4, 5 и 6. В последующих шагах интегрирования цикла обработки младшего...
Преобразователь кодов
Номер патента: 467343
Опубликовано: 15.04.1975
Авторы: Жабин, Корнейчук, Тарасенко, Хижинский
МПК: G06F 5/02
Метки: кодов
...сумматора и имеют по (т+и - г) двоичных разрядов, а регистр 1 коэффициента а, содержит также дополнительный разряд переполнения.Устройство работает следующим обр Пусть необходимо преобразовать дв кодированное числоМ = а рд + а , р" - г +а, р + а, р,487343 Составитель В. ИгнатущенкоТехред Т. Миронова Редактор анкина орректор Н, Лебедева Заказ 1810ЦНИ Изд.1364И Государственного комитет по делам изобретений Москва, Ж, Раушска Подписнстров СССР Тираж 6 Совета Ми открытий наб д. 4/Типография, пр, Сапунова,управляющий сигнал на цепи выдачи кода регистра основания 4. При этом код основания поступает на входы р-ичных регистров 1 коэффициентов а; со сдвигом на один двоичный разряд.Младшие разряды р-ичных регистров 1 коэффициента а;...
Устройство для преобразования кодов
Номер патента: 468236
Опубликовано: 25.04.1975
Авторы: Алипов, Гусятин, Руденко
МПК: G06F 5/02
Метки: кодов, преобразования
...О 1"1 1 Ио - емкость счетчика 1), то возникает единица переноса, которая поступает на счетный вход счетчика 2 старших разрядов через схему ИЛИ 10, а в счетчике 1 остается число Щр- Й 0- 11 О Если 110 С Ио, то в счетчике 1 остаетсячисло у - у 1.0 0На выходе схемы И 7 появляется разрешающий потенциал, а на выходе инвертора 11 - запрешаюший. Импульс с выхода З 0 генератора 5 проходит через схему И 8 и производит вычитание единицы иэ счетчика 4 старших разрядов,прибавление единицы в счетчике 2 старших разрядов и установку числа М) - М) в счетчике 3, На выходе; схемы И 7 снова появляется запрещающий потенциал, а на выходе инвертора 11- разрешающий потенциал, Следующая серия Я)- импульсов производит вычитание числа Йо-о из счетчика 3 и...
Преобразователь двоично-десятичного кода в двоичный
Номер патента: 470803
Опубликовано: 15.05.1975
Автор: Лещев
МПК: G06F 5/02
Метки: двоично-десятичного, двоичный, кода
...- 30 регистров 1 и 3 установлены в состояние О, информация на входе устройства отсутствует, что соответствует подаче на входные шины 34 кода 1111. При этом со схемы И 37 на регистр 3 поступает сигнал, разрешающий запись информации, снимаемой с выходов регистра 1, а со схемы НЕ 38 на регистр 1 поступает сигнал, запрещающий запись информации, снимаемой с выходов сумматора 2. Цикл приема и преобразования двоично-десятичного кода в двоичный равен периоду поступления десятичных чисел в виде двоично-десятичных тетрад и состоит из первого полупериода поступления информации и второго полупериода ее отсутствия,В первом полупериоде со схемы И 37 на регистр 3 поступает сигнал, запрещающий запись информации, снимаемой с выходов регистра 1, так как...
Двухступенчатый дешифратор ошибкообнаруживающего двоичного кода
Номер патента: 473178
Опубликовано: 05.06.1975
МПК: G06F 5/02
Метки: двоичного, двухступенчатый, дешифратор, кода, ошибкообнаруживающего
...обсуммированием по модулю два однразрядов четырехэлементных кодо10 У 2 с рабочими комбинациями:М 1=0000 и 1111и Л 2=0000, 0011, 0110, 1001, 11111, а последующие четыре разряряют разряды кода Л 2.15 На группы кодовых шин 1 и 2 поступаютсоответственно первый, второй, третий, четвертый и пятый, шестой, седьмой, восьмой разряды дешифрпруемой кодовой комбина ции, Сигналы с кодовых шин 2 поступаютна входы дешпфратора 3, выходы которого соответствуют рабочим комбинациям кода М 2. На входы дешифратора 4, выходы которого соответствуют рабочим комбинациям ко да Л 1, поступает кодовая комбинация, полученная в результате суммирования по модулю два сумматорами 5 - 8 сигналов с одноименных кодовых шин первой и второй групп.При отсутствии искажений в...
Универсальный преобразователь двоично-десятичных чисел в двоичные
Номер патента: 473179
Опубликовано: 05.06.1975
Автор: Штурман
МПК: G06F 5/02
Метки: двоично-десятичных, двоичные, универсальный, чисел
...Управляющий импульс для данного разряда Й переводит переключатель эквивалентов 1 на считывание из блока 2 двоичного эквивалента (10) Число ячеек блока2, который в частном случае может быть реализован в виде диодного шифратора, равняется числу преобразуемых десятичных разрядов исходного числа К,Выбранный двоичный эквивалент (10),поступает на вход формирователя 3, с выхода которого снимается полный комплект издевяти эквивалентов для каждого разрядаК. Двоичные эквиваленты (Ь; 10")у которых Ь; представляет собой степень числа 2(т, е. 1; 2; 4 и 8) вырабатываются засчет сдвига исходных эквивалентов (10"),.Сдвиг на соответствующее число тактов осуществляется с помощью элементов линии задержки формирователя 3 в сторону старшихразрядов. Остальные...
Преобразователь двоичного кода в двоично-десятичный
Номер патента: 476561
Опубликовано: 05.07.1975
Автор: Суслов
МПК: G06F 5/02
Метки: двоично-десятичный, двоичного, кода
...двоичного кода с весами 24, 2, 2, 2 и 2. Возникающий при этом на выходе 40 одинарный перенос (с весом 4 при числе единиц в слагаемых от двух до трех) пятым слагаемым поступает на сумматор 2, формирующий на выходе 4 двоичный знак с весом 4 и складывающий разряды двоичного кода с весами 2, 28, 24 и 2. Двойной перенос (с весом 8), возникающий на выходе 41 сумматора 1, при числе слагаемых от четырех до пяти, поступает на вход схемы переносов 12 сумматора 2, а результат сложения разрядов с весами 2", 2, 28 и 2, формируемый на выходе 43, поступает на вход полусумматора 10 сумматора 4, на схему переносов 14 которого подаются одинарный и двойной переносы соответственно с весами 2 и 4 с выходов 44 и 45 сумматора 1, возникающие при...
Устройство для преобразования кодов
Номер патента: 478299
Опубликовано: 25.07.1975
Автор: Элькинд
МПК: G06F 5/02
Метки: кодов, преобразования
...1 через входы 12, вы О ходной код снимается с выходов 13.Устройство работает следующим образом.Преобразование двоично-десятичного кода в двоичный осуществляется сдвигом соо держимого регистра 1 вправо, а обратное И преобразование - сдвигом влево.При сдвиге вправо в течение первых четырех тактов сдвига коррекция содержимого осуществляется во всех тетрадах 2-5.По окончании четвертого такта сдвига 30 блок 11 управления схемами коррекцииподает сигнал, отключающий схему коррекции 7; в течение всего остального времени преобразование коррекции в тетраде 3не осуществляется. По окончании восьмого25 ,такта сдвига блок 11 управления схемами478299 Составитель В. Игнатущенко1Редактор О,Стенина Техред ИзКарандашова Корректор П БЛ.Брахнина Взкзз...
Преобразователь кода в код с большим основанием
Номер патента: 485444
Опубликовано: 25.09.1975
Авторы: Викторов, Остафин, Романкевич, Яцунов
МПК: G06F 5/02
Метки: большим, код, кода, основанием
...подключен к входу уменьшаемого разряда 10 вычитателя 2, Вход вычитаемого разряда 8 вычитателя 2объединен с выходом перено-сов 11 схемы умножения 3, а вход вычитаемого разряда 10 вычитателя 2 соединен с выходом результата 12 схемы 3, Выход разряда 8 вычитателя 2 через вентиль 4 подключен к входу разряда 7 регистра 1, а выход разряда 10 через вентиль 5 - к входу разряда 8 регистра. Схема управления 6 подает управляющие сигналы на регистр и вентили 4, 5 по шинам 1 3, 1 4,Все схемы, входящие в состав устрой ства, предназначены для работы с кодами чисел в системе счисления с тем основанием, с которым необходимо получить результат; к-разрядный код целого числа, которое необходимо преобразовать, помешают в регистр 1, Старший разряд кода...
Преобразователь двоичного кода в двоично-десятичный
Номер патента: 486314
Опубликовано: 30.09.1975
Авторы: Герцовский, Мухортов, Орехов
МПК: G06F 5/02
Метки: двоично-десятичный, двоичного, кода
...справа), соответствующее десятичному числу 5000,Тогда при сдвиге числа А на четвертом такте в тетраде 2 оказывается записанным число 1001 (фиг. 2), большее, чем число 4, т. е.0010 - младший разряд записан слева. В результате дешифратор коррекции переводит тетраду 2 в состояние 0011=7, т. е. прибавляется число 3 к содержимому тетрады (4). Аналогичным образом осуществляется коррекция содержимого тетрады 2 и в последующих тактов.Через тринадцать (разрядность числа А) тактов в тетраде 2 записывается младший десятичный разряд искомого выходного числа (в двоично-десятичном коде). Первый цикл преобразования закончен.Далее в регистре 1 начинается циркуляция полученного числа А; при этом на управляющий вход 17 подается разрешающий потенциал,...
Преобразователь двоичного кода
Номер патента: 489102
Опубликовано: 25.10.1975
Авторы: Досковский, Мартинен
МПК: G06F 5/02
...образом,При подаче на шину управления 19 сиг нала "вывод" (прямое преобразование двоичного кода угла в двоично-десятичный код,20градусов и минут), дешифратор 7 нулевогосостояния двоичного счетчика и дешифратор 8 старших разрядов двоичного счетчикавключаются, а дешифратор 16 отключается, В этом случае работа предложенного25преобразователя идентична работе известного преобразователя.При подаче на шину управления 19 сигнала "ввод" (преобразование двоично-деся-тичного кода градусов и минут в двоичный 30код) дешифраторы 7 и 8 отключаются, адешифратор 16 включается,Последовательность импульсов, выра. батываемая генератором 1, не проходитчерез вентиль 2 до тех пор, пока двоичнодесятичные счетчики градусов 4 и минут 5находятся в нулевом...
Преобразователь двоично-десятичного кода в двоичный
Номер патента: 494744
Опубликовано: 05.12.1975
МПК: G06F 5/02
Метки: двоично-десятичного, двоичный, кода
...один разряд вправо кода данной тетрады; 12 - 13 - вентили младшего разряда соседней старшей тетр ады; 14 - 18 - соответственно первый, второй, третий, четвертый и пятый элементы И блоков коррекции; 19 - 24 - входные элементы ИЛИ разрядов тетрады,Устройство работает следующим образом. В исходном состоянии в четырехразрядном регистре сдвига зафиксирован двоично-десятичный код соответствующей десятичной цифры преобразуемого числа. При поступлении по шине 25 тактовых сигналов в данную тетраду поступает либо сигнал сдвига с выхода вентиля 13, если младший разряд соседней старшей тетрады 5 находится в нулевом состоянии, либо сигнал коррекции с выхода вентиля 12, если разряд 5 - в единичном состоянии. Сигнал сдвига, поступая на вентили б - 11,...
Преобразователь кода мтк-2 в безрегистровый код
Номер патента: 495661
Опубликовано: 15.12.1975
Авторы: Гулевский, Емельянов, Ковалев, Махорин
МПК: G06F 5/02
Метки: безрегистровый, код, кода, мтк-2
...состояние. Сигн;1.1 ы с Выходов . триггеров О, 11 цоступа 1 от 1:а входы элементов 3, 14 и 15. 1 о шине 2 ца трет:1 й вход элемента 15 с тактом Т; постоян;1 о поступает синхросцгнал, Этот сигнал через 1 злеме 11 т 15 поступает на вход триггера 12 истанав,1 ИВае г ОГО В сходное сос 105 ние. Сигнал с Выхо 1 а триггера 2 поступает ца Вход элемента 6, ца дру.ой вход которого с так 1 ом 7 по цпше 3 поступает сицхроснгнал. На 20 выходе элемента 16 в этом случае не проис.О,н г с орм:рова;1.1 е сигналов.1 хмошсацця кода М 1 К(кроме регистровых по шпцам 4 - 8 поступает ца входы дещ 1 с 1 расора 19 и К.1 юча 20Л С.Гнал пуска по шипе 9 1-оступает на блок21, ца Выхо;1 с 1(ОГ 01 зого созмирхется ситца;1, 11 о тпгнощй ца ключ 20 и шин 5 22. Этот...
Преобразователь двоичных чисел в двоично-десятичные
Номер патента: 503234
Опубликовано: 15.02.1976
Авторы: Заболотский, Цыпленков
МПК: G06F 5/02
Метки: двоично-десятичные, двоичных, чисел
...8 с основанием 10 в любой степени.Включение соответствующей группы схем совпадения двоично-десятичного разложения производится в зависимости от порядкбвого номера разряда преобразуемого кода и веса множителя, что обеспечивается тактирующими импульсами с блока 1 управления, образующими в блоке З,поразрядного умножения последовательный код, который одновременно тактируется в дешифраторе 4,Выходы схем совпадения дешифратора 4 объединены в четырех элементах ИЛИ 5 следующим образом: выходы схем совпадения составляющих, содержащих единицы десятков в любой степени, объединены в первом элементе ИЛИ; выходы схем совпадения составляющих, содержащих двойки десятков в любой степени, - во втором элементе ИЛИ; выходы схем совпадения составляющих,...
Преобразователь двоичного кода в десятичный
Номер патента: 504200
Опубликовано: 25.02.1976
МПК: G06F 5/02
Метки: двоичного, десятичный, кода
...и четвертого разрядов тетрады, 9-12 - : вторые элементы задержки первого, второго, третьего и четвертого разрядов тес- Ю рады, 13-15 - первые элементы И первоговторого и третьего разрядов, 16-18- вторые элементы И первого, второго и третьего разрядов, 19-20 - первые элементы ИЛИ первого и второго разрядов, 60 21-23 - вторые элементы ИЛИ первого, второго и третьего разрядов, 24-25 - вентили (элементы И), 26-32 - первый, второй, третий, четвертый, пятый. шестой и седьмой дополнительные элементы И, ЭЭ - 35 дополнительный элемент ИЛИ, Э 4 - инвертор и 35 - шина сдвига. где аа, а, а - значения в разря 1 2 3 4дах тетрады на момент поступления сигнала по шине сдвига.Появление сигнала на выходе элемента ИЛИ 33 обеспечивает через элементы...
Устройство для преобразования числового кода в -разрядный символьный перестановочный код
Номер патента: 510709
Опубликовано: 15.04.1976
МПК: G06F 5/02
Метки: код, кода, перестановочный, преобразования, разрядный, символьный, числового
...к преобразователю 8 числа в сумму фякториалов, Выход преобразователя 8 соединен со вторым входом сумматора 2.По первой входной шине 1 в сумматор 2 записывают входное число Л. Преобразователь 5, в зависимости от соотношения значения числа Л с числом (и - 1)1 формирует импульс-подставку длительностью т, равной длине символа персстацовочного кода. Импульс-подставку формируют из тактовых импульсов периода т, посгупающих в преобразователь 5 по второй входной шине 3, и подают одновременно ца входы преобразователя 6 и элемента 7. По третьей тактовой шцце 4 на вход преобразователя 6 поступают также тактовые импульсы периода т/г. Преобразователь 6 при наличии импульса-подставки формиру ет определенное (г), число тактовых импульсов периода...
Устройство для преобразования разрядного -символьного перестановочного кода в числовой код
Номер патента: 511586
Опубликовано: 25.04.1976
МПК: G06F 5/02
Метки: код, кода, перестановочного, преобразования, разрядного, символьного, числовой
...5 ( И - 1сдвинутых во времени друг относительно друга импульсов, Символ перестановочного кодапо входным шинам 3 поступает в регистр 8, цкоторый через третью группу входов блока 5управляет элементами И этого блока. Одновременно символ перестановочного кода поступает через блок 4 элементов ИЛИ и втсрую группу входов в блок 5 элементов И,который формирует г импульсов периодаГ/ И и выдает их через блок 7 элементовИЛИ в блок 11 элементов И. Символ "1"поступает в устройство по шине 3 тольков регистр 8, а символ И - по шине 3 М р 5только в блок 4.По второму входу 2 через формирователь9 в распределитель 10 поступают тактовыеимпульсы периода И 1, из которых формирователь 9 образует импульсы-подставкидлительностьюи выдает их в блок 11сдвинутыми...
Устройство для преобразования кодов
Номер патента: 511587
Опубликовано: 25.04.1976
Авторы: Корнейчук, Меженый, Тарасенко, Тесленко
МПК: G06F 5/02
Метки: кодов, преобразования
...-импульоным представлением и преобразование этого же кода в остатках в исходный двоичный код. 35Количество формирователей 1 в устройстве равно количеству оснований в системе остаточных классов, причем число устойчивых состояний формирователей 1 равно величинам, соответствукпцих оснований.ЮВ качестве оснований системы остаточных классов выберем числа 3 и 5, приэтомколичество формирователей 1 равно двум, один из которых имеет три устойчивых соотояния другой - пять.45Реверсивный счетчик 2 устройства работает в том же коде, в котором представлено преобразуемое число, Так как число 12 представлено двоичным кодом, то счетчик 2 является двоичным реверсивным счетчи- фО ком. Перед началом работы по третьему входу 12 код числа 12 заносят на...