Архив за 1990 год

Страница 678

Многофункциональный модуль

Загрузка...

Номер патента: 1564610

Опубликовано: 15.05.1990

Авторы: Аляев, Овчинников, Рачинский, Синегубов

МПК: G06F 7/00

Метки: многофункциональный, модуль

...Х= О Модуль реализует формулу ХХХХбх 4 Х 5, При Х,= У, Ху= У, Х-.= У, Хб- У,Уа, Х= У модуль реализует заанную формулу,ормула из обретения 15 Многофункциональный модуль, соержащий одиннадцать элементов И иесть элементов ИЛИ, причем первый второй входы модуля соедине-. 2 О с первым и вторым входами первого .лемента И и первого элемента ИЛИ, ыход которого соединен с первым вхоом второго элемента И, выход котороо соединен с первым входом второго 25 лемента ИЛИ, второй вход которого оединен с выходом первого элемента И, выход второго элемента ИЛИ соеинен с первым входом третьего эле-. мента И, третий вход модуля соединен ЗОпервыми входами четвертого и пято О элементов И, второй вход которого соединен с первым входом третьЕго Элемента ИЛИ и...

Устройство для сортировки чисел

Загрузка...

Номер патента: 1564611

Опубликовано: 15.05.1990

Авторы: Мельник, Цмоць

МПК: G06F 7/06

Метки: сортировки, чисел

...число равно -му;01 - К-е число меньше -го;10 - 1-е число больше 1"го.2, Устройство по п, 1, о т л и - ч а ю щ е .е с я тем, что блок сравнения содержит (ш) групп узлов сравнения (ш - количество сортируемых чисел), причем -я группа ( = 1 ш) содержит д узлов сравнения, а каждый узел сравнения содержит схему сравнения, два триггера и четыре элемента ИЛИ, причем в каждом узлесравнения выходы больше и меньше схемь. сравнения соединены с первыми входами соответственно первого и второго элементов ИЛИ, выходы которых соединены с информационными входами соответственно первого и второго триггеров, синхровходы которых соединены с тактовым входом блока сравнения, вход начальной установки блока сравнения соединен с первыми входами третьего и...

Устройство для вычитания

Загрузка...

Номер патента: 1564612

Опубликовано: 15.05.1990

Авторы: Кремез, Прохоров, Роздобара

МПК: G06F 7/49

Метки: вычитания

...триггер 13 устанавливается в "О" (в соответствии с описанным). Подается сигнал на вход 3 устройства, по которому осуществляется сдвиг на два разряда в регистрах чисел и запись в два младших разряда регистра 6 значений с выходов 35 и 41, запись на регистр 17 переносов значений с выходов 30-3 первого блока 15 постоянной памяти. На этом первый такт вычитания закончен.В кажцом последующем такте на входы первого блока 15 постоянной памяти поступает новая информация и подается сигнал на вход 3 устройства. Таких тактов будет и/2. После этого подается сигнал на вход 4 устройства, На выходе элемента И 1 О присутствует "О", а на выходе элемента И 11 появляется "1", которая открывает блок 8 элементов И, и формируется результат вычитания:1-й,...

Сумматор по модулю три

Загрузка...

Номер патента: 1564613

Опубликовано: 15.05.1990

Автор: Орлов

МПК: G06F 7/49

Метки: модулю, сумматор, три

...к вычислительной технике и может быть исполь-зовано в системах и устройствах,функционирующих в системе остаточныхклассов.Цель изобретения - сокращение количества оборудования.На чертеже представлена функцион,льная схема сумматора по модулю 10т и.Сумматор по моцулю три содержитэ ементы И 1-4, элементы ИЛИ 5 и 6,э ементы 7 и 8 сложения по модулюд а и элемент ИЛИ 9. , 15Сумматор работает следующим образ м.Суммируемые модульные остатки А ==а а, и В = ЬЬ, заданы двухразрядн ми кодами, Известно, что результат 20с ммирования С = 2 У У как функцияо А и В определяется в соответствиис таблицей.Из анализа таблицы следует, чточ тырехэлементные входные комбинации 25( а,ЬЬ), содержащйе в точностид е единицы, соответствуют инверсномуз ачению...

Параллельный накапливающий сумматор

Загрузка...

Номер патента: 1564614

Опубликовано: 15.05.1990

Авторы: Квитка, Кожемяко, Короновский

МПК: G06F 7/49

Метки: накапливающий, параллельный, сумматор

...триггеров 1 - 1 з.Сложение начинается подачей на входы 5 - 5и 7 1 - 7 соответственно первого и второго слагаемых. Все триггеры 1 - 1 и тех разрядов сумматора, в которых второе слагаемое со" держит "1", устанавливаются в состояние "1", а выходы элементов НЕРАВНО" ЗНАЧНОСТЬ 2- 2 п разрядов, содержащих "1", устанавливаются также в15 состояние "1", При этом, несмотря на. присутствие "1" на счетных входах триггеров 1- 1 и в виде выходных единичных сигналов элементов НЕРАВНОЗНАЧНОСТЬ 2- 2 д, состояние триг геров не изменяется. Изменение состояния триггеров происходит в том слу;ае, когда элементы НЕРАВНОЗНАЧНОСТЬ 2 - 2 и соответствующих разрядов пе,реходят из состояния "1" в состояние 25"0", Переход из состояния "1" в состояние 0" возможен в...

Ассоциативное устройство для суммирования массива чисел

Загрузка...

Номер патента: 1564615

Опубликовано: 15.05.1990

Авторы: Антонов, Васильев, Клименко, Храмов

МПК: G06F 7/50

Метки: ассоциативное, массива, суммирования, чисел

...разрядного среза записывается в регистр 21. Решение о наличии ассоциативных признаков суммы и переносов происходит на основе анализа границы между нулями и единицами в регистре 21. Если йоследняя единица - в нечетном разряде, то она поступает на первый вход элемента И 22, на второй вход которого поступает единица с инверсного выхода следующего разряда. Если последняя единица - в четном разряде, то на вторые входы элементов И 22 поступает "0" и на выходах элементов И 22 будет "0". Признак суммы с вы64615 6 как в устройство поступит очередной массив слагаемых из блока 10 5 в20 Сформированные переносы по сигналу из распределителя 10 синхросигналов записываются в регистр 28 переносов блока 7 запоминания суммы и перено. - сов. По сигналу из...

Параллельный накапливающий сумматор

Загрузка...

Номер патента: 1564616

Опубликовано: 15.05.1990

Авторы: Бенашвили, Вашакидзе, Имнаишвили, Натрошвили

МПК: G06F 7/50

Метки: накапливающий, параллельный, сумматор

...код 0000 (при этом пятый разряд сумматора переходит в единичное состояние).Для вычитания двоичных операндов разрешающий сигнал подается на входы 20 14 и 15, В результате вторые элементы И 4 и ИЛИ-НЕ 6 оказываются подготовленными для приема информации, Приэтом на выходе второго элемента И 4 первого разряда присутствует низкий 25 потенциал, поскольку на его третий вход постоянно подается низкий потенциал с входа 9. Предположим, что в разрядах сумматора предварительно введено уменьшаемое, представляющее 30 собой кбд 10000. Разряды вычитаемого операнда подаются на информационные входы 11 -11, сумматора. Предположим, что вычитаемое представлено ко-дом 0111. В первом разряде единица на первом входе второго элемента ИЛИНЕ 6...

Устройство для извлечения квадратного корня

Загрузка...

Номер патента: 1564617

Опубликовано: 15.05.1990

Авторы: Золотовский, Коробков

МПК: G06F 7/552

Метки: извлечения, квадратного, корня

...На вход 21 подается мантисс.а аргумента. По сигналу С 2, поступающему на вход 22, порядок записывается: в счетчик 23 (старшие разряды) и триггер 24 (младший разряд), мантисса записывается в регистр 25, Выход триг 55 гера 24 управляет элементом И 26, Последний пропускает сигнал СЗ на счетный вход счетчика 2 с входа 27. Три младших разряда регистра 25 соединены с входами коммутатора 28. Если в триггере 24 присутствует код "0", на выходы коммутатора 28 проходят младшие разряды (первый, второй) регистра 25, Если в триггере 24 находится код "1", на выходы коммутатора проходят второй и третий разряды регистра 25, Коммутатор 28 может быть построен на двух элементах И-ИЛИ. Его выходы соединяются с входами 6 и 7 основного устройства. Порядок...

Устройство для вычисления логарифмов

Загрузка...

Номер патента: 1564618

Опубликовано: 15.05.1990

Авторы: Давыденко, Литвиненко, Мохор, Оленич, Рогозин

МПК: G06F 7/556

Метки: вычисления, логарифмов

...подается ня третий вход сумматора результата со сдвигом на дВя разряда - О,0 100, и одновременно комбинация 1,0000 подается на информационные входы четвертого и пятого коммутаторов 1, на управляюпце входы которых подаются соответсгвенно 1-й, 2-й разряды мантиссы аргумента, равУ 011 1 1 й 1 Четвертый коммутатор закрывается а пятый открывается, на выгодах этих 53 коммутаторов появляются комбинации 00000, 1.0000, поступающие далее на первые входы первого и второгоумножителей 5, на вторые входы которых подаются константы 0.1010,0.1000. На выходах умножителей появляются комбинации 00000, О, 1000, подаваемые далее на входы четвертого и пятого преобразователей 4 кода, на выходах которых образуются комбинации в дополнительном коде 0,0000,...

Устройство для формирования случайных временных интервалов

Загрузка...

Номер патента: 1564619

Опубликовано: 15.05.1990

Авторы: Баканович, Козлов, Лозицкий, Четыркина

МПК: G06F 7/58

Метки: временных, интервалов, случайных, формирования

...подачей сигнала на вход "Начальная установка" устройства, Датчик 1 первичного потока случайныхимпульсов формирует пуассоновский поток сигналов с интенсивностьюкоторую можно регулировать с входа"Установка Ъ " устройства. Этот поток импульсов прореживается с помощьюгруппы 2 датчиков случайных двоичныхцифр и группы 3 элементов И, Импульс,поступающий на вход -го датчика случайных двоичных цифр группы 2, запускает его, и датчик случайных цифрвыдает на вход х-го элемента И группы 3 единицу или ноль. Б зависимости от выданной двоичной цифры следующий импульс от датчика 1 проходитлибо не проходит на выход 1-го элемента И группы 3. Таким образом, формируется набор пуассоновских потоковслучайных импульсов с интенсивностями Ъо, Ъ, /2 Ъ...

Устройство для управления микропроцессорной системой

Загрузка...

Номер патента: 1564620

Опубликовано: 15.05.1990

Авторы: Ваврук, Кузнецов, Онышко, Перепичка

МПК: G06F 9/06

Метки: микропроцессорной, системой

...поступает на входмногорежимного буферного регистра 2.Запись. байта состояния в многорежимный буферный регистр 2 производится аналогично описанному, Разрешающий сигнал с выхода многорежимного буферного регистра 2 поступает на входы элементов И 8.1 - 8.Ивторой группы,Так как только на одном из выходов второго дешифратора 5 уста 1564620новлец разрешающий сигцал для работы с блоком 1.1 памяти, поступающий на вход элемента И 81 второй группы, та сигнал с входа 21 разрешения ввода информации проходит только через элемент И 8.1 второй группы и поступает на вход блока 1,д. памяти. Данные, считанные из ячейки памяти блока 1.д. памяти, определенные 10 адресом на адресном входе 16, поступают в микропроцсссор через первый вход-выход 14...

Микропрограммное устройство управления

Загрузка...

Номер патента: 1564621

Опубликовано: 15.05.1990

Автор: Варавка

МПК: G06F 9/22

Метки: микропрограммное

...регистра адреса УФАИ. Запись в этот регистр всегда разрешена. ОДнако в режиме последовательной выборки микрокоманд записанные в регистр адреса разряды 9 блока памяти микрокоманд никакой Функциональной нагрузки не несут.По окончании второго такта второй буФерный регистр 12 устанавливает на своих выходах сигналы, соответствующие режиму последователь" ной выборки. Далее все повторяетоя. Работа в обоих режимах пояснена временными диаграммами на Фиг. 2.Таким образом, разряды 9 блока памяти микрокоманд используются в трех основных Функциях микропрограммного устройства управления, разнесенных во времени. Они участвуют в управлении внешними устройствами, подготовке источника адреса перехода в зависимости от условия, в Формировании самого адреса...

Многоканальное устройство для подключения источников информации к общей магистрали

Загрузка...

Номер патента: 1564622

Опубликовано: 15.05.1990

Автор: Богатырев

МПК: G06F 13/36, G06F 9/50

Метки: информации, источников, магистрали, многоканальное, общей, подключения

...передаваемому по линии 30, производится обнуление счетчиков 21 5Перед началом работы подается сигнал на вход 27, по которому в триггеры 6, 7 и 4 (а следовательно, 5) записываются "0". Затем один из абонентов выставляет требование захвата магистрали на вход 32 и после предоставления ему магистрали по сигналу переноса счетчика 2 формируется сигнал освобождения магистрали, по которому в триггерах 7 фиксирует ся состояние "Магистраль свободна", такая процедура обеспечивает начальную установку счетчиков 1Отпускание общей магистрали после ее захвата при начальной установке возможно также от счетчика 3 после передачи одного слова. 10 Формула и з о б р е т е н и я Многоканальное устройство для подключения источников информации к общей...

Многоканальное устройство тестового контроля логических узлов

Загрузка...

Номер патента: 1564623

Опубликовано: 15.05.1990

Авторы: Дворкин, Созин, Туробов

МПК: G06F 11/22

Метки: логических, многоканальное, тестового, узлов

...элемента И-НЕ, выход седьмого элемента И-НЕ и шестой вход задания режима работы узла соединены соответственно с Б- и К-входами четвертого КБ-триггера, выход которого соединен с вторым входом восьмого элемента ИНЕ, выходы первого и третьего элементов И соединены соответственно с первым и вторым входами элемента ИЛИ-НЕ, выход которого соединен с вторым входом второго элемента И и входом пятого элемента НЕ, выход которого соединен с вторым, входом элемента И-НЕ с открытым коллектором, выход которого соединен с вторым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, с выходом генератора уровня логической единицы и является входом-выходом узла, второй выход неисправности которого соединен с третьими входами второго элемента И, элемента И-НЕ с открытым...

Устройство для контроля логических блоков

Загрузка...

Номер патента: 1564624

Опубликовано: 15.05.1990

Авторы: Козлов, Чванов

МПК: G06F 11/30

Метки: блоков, логических

...Задержанным импульсом черезэлемент ИЛИ 8 производится сбросстаршей единицы в блоке 2 и установка счетчика в следующее состояние.На выходах блока 2 появляется кодследующей старшей единицы а на соответствующем информационном выходе появляется высокий уровень. Происходит запись очередного кода выделенной единицы в блок памяти Таким образом происходит последовательная запись в блок памяти кодов всех записанных единиц по входам 14, При записи кода последней единицы на выходахблока 2 появляется нулевой код и навыходе дешифратора 5 появляется высокий уровень, который через формирователь 10 импульсов и элемент ИЛИ 9осуществляет сброс счетчика 6 в нулевое состояние, переключает блок памяти в режим чтения и подключаетблок...

Дуплексная вычислительная система с контролем

Загрузка...

Номер патента: 1564625

Опубликовано: 15.05.1990

Авторы: Долголенко, Засыпкин, Трунов

МПК: G06F 11/22

Метки: вычислительная, дуплексная, контролем

...ведомой ЭВМ (так как для этогоблока сигнал "Ведущий" высокий), поступает на выход "Сканирующая шинаВн" и через внешний кабель проходитна второй вход первого коммутатора7 блока контроля ведущей ЭВМ. С выхо-. да этого коммутатора (так как дляэтой схемы контроля сигнал "Ведущий низкий) информация сканирующейшины ведомой ЭВМ поступает на второйвход элемента ИСКЛЮЧАЮЩЕЕ ИЛИ 13 бло 5ка контроля ведущей ЭВМ, на первыйвход которой по входу "Сканирующая1шина , приходит информация сканирующей шины ведущей ЭВМ. Если при выполнении программы проверки состояниеВыхода какого-либо контролируемогоузла ведомой (контролируемой) ЭВМне совпадает с состоянием этого жеузла ведущей (эталонной) ЭВМ (чтосвидетельствует о возникновении ошибки...

Устройство для контроля неисправностей

Загрузка...

Номер патента: 1564626

Опубликовано: 15.05.1990

Авторы: Галинин, Панков, Танасейчук

МПК: G06F 11/26

Метки: неисправностей

...выход регистра 21 и информационный вход регистра 22 подключаютсяк инфорь ациокным шикам магистрали,Выходы РВ 8(5)-18(п) соединяются суправляющими шинами, шинами выработки45прерываний, адресными и т.п. в зависимости от типа примекяемога интерФейса. Регистры 21 и 22 со схемой 20используются цля оргакизац:п режима 50"Ввод искажения/вывод". Таким образом, обеспеччвается внесение заданныхтипов искажений в заданное число Программируемая схема 25 служит для синхронизации вводимых неисправностей с отпелькьпя событиями на магистрали и для выполнения определенных логических условий, необходимыхдля захвата управления на магистрали, 1564626а также непосредственно управления вводом и выводом информации.На Фиг. 6 показаны временные...

Многоканальное устройство для контроля цифровых блоков

Загрузка...

Номер патента: 1564627

Опубликовано: 15.05.1990

Авторы: Панов, Сидоренко, Шнайдерман

МПК: G06F 11/26

Метки: блоков, многоканальное, цифровых

...первого канала и в течение всего цикла контроля находится в состоянии со 5 ответствующем подключению выхода блока 4 к соответствующему входу схемы 11 сравнения Одновременно по каждому тактовому импульсу пачки, вырабатываемой Формирователем 6 серии импуль" сов первого канала, производится Фиксация поступающих на соответствующий вход узла 10 памяти первого канала тестовых воздействий, которые далее поступают на другой вход схемы 11 5 сравнения первого канала. Сравнение осуществляется в каждом тактеконтроля, результаты сравнения поступают на вхсд узла 9 блокировки первого канала. Формирователь 5 одиночного 20 импульса первого канала по каждому тактовому импульсу пачки вырабатывает сигнал "1", который пропускает на выход узла 9 блокировки...

Устройство для имитации отказов и сбоев эвм

Загрузка...

Номер патента: 1564628

Опубликовано: 15.05.1990

Авторы: Панков, Половников, Потапов, Танасейчук

МПК: G06F 11/26

Метки: имитации, отказов, сбоев, эвм

...после появления) какого адреса на магистрали 10 будет имитироваться неисправность. Этот адрес из ЭВМ 3 записывается на регистр 19 (блок 23 при этом в третьем состоянии выключен).2,Определяется тип неисправности (отказ, сбой), номер задатчика на/магистрали 10, который должен сформировать заданный в п,1 адрес, после чего данной неисправности присваивается определенный номер; который одновременно служит адресом в блок 17По этому адресу (номеру неисправности) в блоке 17 хранится код искажения,. Код искажения содержит 32 разряда (для.16-разрядного слова на магистрали 10) и задает отдельно для каждого из 16 разрядов тип искажения - константы "0", "1", инверсия, нет искажения.По адресу, определенному в п,1, и записанному в регистр 19,...

Устройство для контроля логических блоков

Загрузка...

Номер патента: 1564629

Опубликовано: 15.05.1990

Авторы: Емельянов, Михейкина

МПК: G06F 11/26

Метки: блоков, логических

...2потенциального согласования) и на инФормационный вход блока 5 сравнения.Одновременно сбрасываются триггерыузла 7.Р еакции контролируемого логического блока 13 поступают на информационныи вход мультиплексора 6, который взависимости от комбинации сигналов наадресном входе, поступающей с выходаблока 4 управления, подключает очередной выход кснтролируемого логического блока 13 к информационным входамсигнатурного анализатора 8 и узла 7,работа которых стробируется синхроимпУльсами, поступающими с выхода блока 1 синхронизации. Сигнал с выходаблока 4 управления, поступающий насинхровход коммутатора 9, подключаетвыход сигнатурного анализатора 8 илиузел 7 к информационному входу блока5 равнения, на котором происходятсравнения реакции...

Устройство для отладки многомодульной цвм

Загрузка...

Номер патента: 1564630

Опубликовано: 15.05.1990

Авторы: Алексеева, Кафидов, Кузнецов, Полтавец, Тараров, Шлаин

МПК: G06F 11/28

Метки: многомодульной, отладки, цвм

...на входы узлов 30, 34. Далее микропрограмма формирует и передает по шинам 15 сигнал, вызывающий на выходе узла 30 форьиравание сигнала опроса заданного регистра функционального устройства ЦВМ, который передается по шинам 20 и вызывает подключение заданного регистра к входу-выходу 19 (фиг.5,блочные символы 13-17). Двунаправленный шинный формирователь 28 в исходном состоянии пропускает сигналы шин 19 на вход регистра 27. Затем формируется сигнал записи в регистр 27 посигналу с шин 15 и информация а са 1564630стоянии заданного регистра параллельным кодом записывается в регистр 27.Далее в соответствии с микропрограммой регистр 27 переводится в режим последовательного сдвига, задается разрешающий уровень сигналана вход элемента И 29,...

Устройство для отладки микропроцессорных систем

Загрузка...

Номер патента: 1564631

Опубликовано: 15.05.1990

Авторы: Качанко, Моченков, Тимонькин, Ткаченко, Харченко

МПК: G06F 11/28

Метки: микропроцессорных, отладки, систем

...ИЛИ 70открьвается элемент И 67, который поочередному тактовому импульсу с входа 71,2 блока 3,3 срабатьвает и по 30заднему фронту разрешает запись кода операнда в регистр 60, а такжеустанавливает триггер 64 в единичное состояние, Этот триггер 64 сигналом с единичного (нулевого) выхода 35открывает (блокирует) элемент И 68(по входу Ч 2 дешифратор бб), ЭлементИ 68 срабатывает по очередному импульсу с входа 71.2 и разрешает за-,пись по заднему фронту кода данных 40с группы 25 входов 6 в регистр 62,а также устанавливает триггер 65в единичное состояние, Триггер 65 сединичного (нулевого) выхода открывает (блокирует) элемент И 69 45(по входу Ч, регистра 62).По очередному тактовому импульсус входа 71,1 блока З,З.сраГатываетэлемент И 69, выходной...

Устройство для контроля кода программ

Загрузка...

Номер патента: 1564632

Опубликовано: 15.05.1990

Авторы: Демиденко, Календарев, Куновский, Левин

МПК: G06F 11/28

Метки: кода, программ

...сравнения. На младшие разряды первой группы входов этой схемыпоступает выход регистра 3. При выполнении текущего шага на адреснойшине формируется адрес текущей команды. Этот адрес поступает на входпервого блока 1 памяти, обеспечиваяпоявление на его вторых выходах контрольного числа. Выбранное контрольное число поступает на вторую группу входов второго мультиплексора 6и с его выходов - на вторую группувходов схемы 7 сравнения. Сигналы наее обоих входах в случае их равенства формируют нулевой сигнал, закрывающий второй элемент И 9. Затем науправляющий вход устройства подаетсясигнал чтения памяти команд, который поступает на второй, вход второгоэлемента И 9. Поскольку элемент И 9заперт сигналом с выхода схемы 7 сравнения, его выход...

Устройство адресации оперативной памяти

Загрузка...

Номер патента: 1564633

Опубликовано: 15.05.1990

Авторы: Вайсбах, Кеснер, Маут, Шретер

МПК: G06F 12/00, G06F 9/34

Метки: адресации, оперативной, памяти

...11 дан"ных, В предлагаемом варианте реали"зации ключи 5 и 9 работают поочередно в противофазе, что достигаетсяподключением управляющих входов ключей непосредственно (для ключа 5) и45через элемент НЕ 12 (для ключа 9) квыходу младшего разряда счетчика 3 адреса. Устройство работает следующим об 50разом,На первом шаге из блока 4 считывается первый байт - адрес данных,который через. открытый ключ 5 передается на вход адреса оперативной памяти б. В это время ключ 9 эаблокирован инверсным управляющим сигналом с фвыхода счетчика 3 и первый байт неможет попасть в процессор 1 О. На втором шаге иэ блока 4 считывается второй байт - код операции, который в связи с изменением значения младшего разряда счетчика 3 передается через открытый ключ 9 в...

Устройство для сопряжения двух магистралей

Загрузка...

Номер патента: 1564634

Опубликовано: 15.05.1990

Авторы: Веретынский, Ковалева, Маркевич, Фельдман

МПК: G06F 13/00

Метки: двух, магистралей, сопряжения

...УСТ сигнал активного низкого уровня, который ннвертируется ма 35 гистральным приемопередатчиком блока 5 или блока 4 и поступает через элементы 22 или 23 на Я-вход одного из триггеров 16 или 17, устанавливая один из них в единичное состояние.За .держка переключения КЯ-триггера должна быть менее задержки магистрального приемопередатчика, чтобы исключить установку второго КЯ-триггера от сигнала УСТ,.поступившего с. второй магистралиПредположим, что микроЭВМ и источник питания подключены к магистрали 9. В этом случае в единичное состояние устанавливается триггер 16, на. инверсном выходе которого формируется потенциал "0", магистральные приемопередатчики блока 4. включаются на передачу, а блок 5 остается в режиме приема. Сигналы с шин...

Устройство для сопряжения n абонентов с м эвм

Загрузка...

Номер патента: 1564635

Опубликовано: 15.05.1990

Автор: Чудов

МПК: G06F 13/00

Метки: абонентов, сопряжения, эвм

...которого выбирается большевремени переходных процессов и срабатывания элементов 55, 58-60 заднимфронтом импульса с выхода одновибратора 61, поступающего на синхровходтриггера 57, осуществляется записьинформации с выхода последнего,элемента И 60 в данный триггер. Такимобразом, только в одном блоке 3 с на ивысшим приоритетом произойдет установка триггера 57 в единичное состояние. В остальных блоках импульсом свыхода одновибратора 61 триггер 57останется в прежнем нулевом состоя нии. Кроме того, положительным перепадом с выхода одновибратора 61, поступающим на синхровход триггера 62в данный триггер, осуществляется запись сигнала, поступающего на ин формационный вход данного триггера,с выхода элемента сравнения 64. Навходы данного...

Устройство для сопряжения эвм с абонентами

Загрузка...

Номер патента: 1564636

Опубликовано: 15.05.1990

Авторы: Блинов, Гусев, Ключанцев, Подвальный, Прохончуков, Федоров

МПК: G06F 13/00

Метки: абонентами, сопряжения, эвм

...порядковым номером ) и появления на линии 12 сигнала "О" во всех блоках 4, ожидающих процесс передачи, устанавливаются триггеры 43, образуя очередь источников на передачу информации в ЭВМ 13. Пусть блок К связи с абонентом-лидер очереди. Сигнал"О" с инверсного плеча триггера 43.Кблокирует прохождение сигнала "Данные ввода" нулевого уровня в (К+1)-йблок связи с абонентом и разрешаетработу счетчика 37 стробов ввода,После того, как абонент 5 выдал налинию 12 сигнал "Запрос обслуживания" высокого уровня, ЭВМ 13 должна щ выдать (через произвольный промежуток времени) сигнал "Данные ввода",который принимает только блок 4.К -лидер очереди. Запись информации всчетчик 37 стробов ввода осуществля ется при наличии на его счетномвходе...

Многоканальное устройство для обмена информацией

Загрузка...

Номер патента: 1564637

Опубликовано: 15.05.1990

Авторы: Кравец, Прохончуков

МПК: G06F 13/00

Метки: информацией, многоканальное, обмена

...поступает сигнал Выбор 1, то блок 8 управления выраба тывает следующие сигналы. "Запись", который разрешает запись сообщения из передающего регистра 35 и адреса отправителя из регистра 5 адреса в передающий регистр 11, ирый осуществляет установку. второго триггера регистра 7 состояния в состояние Занят и четвертого триггера регистра 7 состояния в состояние "Свободен".5Выход 63 вычислительного модули 14 сигнализирует о состоянии данного модуля сигналом "ЛСМ". Если этот сигнал имеет уровень О, то вычислительный модуль 14 отключен или неисправен, и узел 6 при анализе сообщения,принятого в приемный регистр 1 О, буде вырабатывать на выходе 76 сигналЧужои независимо от кода адреса получателя в формате сообщения, поскольку сигнал ЛСМ нулевого...

Устройство для подключения устройств ввода-вывода к многосегментной магистрали

Загрузка...

Номер патента: 1564638

Опубликовано: 15.05.1990

Авторы: Авдеев, Антипова, Палей, Полещук

МПК: G06F 13/10

Метки: ввода-вывода, магистрали, многосегментной, подключения, устройств

...33 адреса, иэ которого считывается командой ввода,т,е, управляю 11 ы крограке;нает о завершении передачи данных по данному каналу передачи данных,С адресно-информационного выхода46 блока 6 сканирования каналов передачи данных через двунаправленныйкоммутатор 12 обмена биты данных поступают на информационно-управляющийвход 63 линейного адаптера 13.При передаче данных линейный адаптер 13 работает следующим образом(фиг3).С информационно-управляющего входа63 линейного адаптера 13 биты данных записываются во второй регистр53. В начальный момент времени счетный триггер 59 сброшен и на выходмультиплексора 54 проходит сигнал спервого информационного входа мультиплексора 54, Втда по первому фронту тактовой частоты первый бит данныхиз второго...

Устройство для подключения абонентов к общей магистрали

Загрузка...

Номер патента: 1564639

Опубликовано: 15.05.1990

Автор: Богатырев

МПК: G06F 13/36, G06F 15/16

Метки: абонентов, магистрали, общей, подключения

...ИПИ, синхровход сопровождения гера 7 на вход установки счетчиков 2 и 3 поступает сигнал (уровень),блокирующий их счетный режим. При переброске триггера Ь в состояние "0" и при захвате общей магистрали блоки 5 руется прохождение сигналов с магистрали 18 и выхода 23 усилителя 12 через элемент И 9, а с К-входа триггера 7 снимается уровень установки, в результате чего при прохождении сигнала по магистрали 18 и появлении импульса на выходе 23 усилителя 12 триггер 7 установится в состояние "1". Информация (данные) передается через общую магистраль словами. Биты передаваемого слова подаются на вход 20, а сигналы сопровождения - на вход 21. При передаче каждого слова на выходе 23 восстанавливается пачка импуль сов сопровождения, на выходе 22 -...