Устройство для контроля фазового сдвига элементов дискретного кода частотно-модулированного сигнала
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Текст
ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССРПО ЕЛАМ ИЗОБРЕТЕНИЙ И ОТКР К,АВТОРСКОМУ СВИДЕТЕЛЬСТВ(56) 1. Авторское свидетельство СССРМ 669491, кл. Н 04.В 17/00, 1975.2. Авторское свидетельство СССРМо.663118, кл. Н 04 В 17/00, 1975(54)(57) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ФАЗОВОГО СДВИГА ЭЛЕМЕНТОВДИСКРЕТНОГО КОДА ЧАСТОТНО-МОДУЛИРОВАННОГО СИГНАЛА, содержащеегенератор ступенчатого напряжения, подключенный к сигнальному входу первогокоммутатора, пороговый блок, блок задержки, блок регистрации, блок памяти,сумматор, входной блок фильтров, решающий блок, второй и третий коммутаторы, о т л и ч а ю щ е е с я тем, что,с целью повышения точности контроляпри наложении помехи, параметры которой близки к параметрам несущих колебаний частотно-модулированного сигнала,введены тактовый генератор, блок управляемой отрицательной обратной связи,формирователь сигналов сброса, счетчик,,блок считывания и выпрямитель, при атом управляющий вход тактового генератора подключен к сигнальному входу второго коммутатора к входч сумматора и через выпрямитель к входу порогового блока, выход которого подключен к управляющим входам первого и второго коммутаторов, а выход тактового генератора подключен к управляющим входам третьего коммутатора и блока считывания и через блок задержки к входу формирователя сигналов сброса, первый выход которого подключен к управляющему входу блока управляемой отрицательной обратной связи, а второй выход - к управляющему входу счетчика, сигнальный вход которого подключен к выходу первого коммутатора, а д выход через блок считывания - к первому входу решающего блока, выход блока . памяти подключен к другому входу блока управляемой отрицательной обратной . С связи и через третий коммутатор соединен с вторым входом решающего блока, выход которого подключен к входу блока регистрации, первый вход блоха памяти подключен к выходу второго коммутатора, а второй вход - к выходу блока управляемой отрицательной обратной связи, выходы входного блока фильтров подключены к соответствующим входам сумма тора.Изобретение относится к радиосвязи и может быть использовано для автоматического контроля фазового сдвига элементов дискретного кода частотно- модулированного сигнала. 5Известно устройство, реализующее способ контроля параметров канала связи, содержащее генератор синусоидаль ных сигналов, блок сравнения, генератор опорного напряжения 1 .1 ОНедостатком данного изобретения является низкая точность измерения сдвига фазы, так как при действии помехи, параметры которой близки к параметрам полезного сигнала, невозможно выделить 5 последний из суммарного сигнала, для оценки его фазового сдвига.Известно также устройство для авто- магического контроля главных каналов радиопрнемных устройств, содержащее ге нератор ступенчатого .напряжения, подключенный к сигнальному входу первого коммутатора, пороговый блок, блок задержки, блок регистрации, блок памяти, сумматор, входной блок фильтров, решающий блок, 25 второй и третий коммутаторы 2.Однако взвестное устройство не обе. печивает непосредственного измерения ,сдвига фаз элементов дискретного кода, особенно при воздействии помех, парамета ры которых близки к параметрам несущих колебаний, что существенно снижает точность измерения сдвига фазы элементов . дискретного кода частотно-модулированного сигнала.35Иель изобретения - повышение точностиконтроля сдвига фаз элементов дискретного кода частотно-модулированного сигнала при воздействии помех, параметры которых близки к параметрам несущих колебаний,Поставленная цель достигается тем,что в устройство для контроля .фазовогосдвига элементов дискретного кода частотно-модулированного сигнала, содержащее генератор ступенчатого напряжения, подключенный к сигиальному входупервого коммутатора, пороговый блок,блок задержки, блок регистрации, блокпамяти, сумматор, входной блок фильтров, решающий блок, второй и третийкоммутаторы, введены тактовый генератор, блок управляемой отрицательнойобратной связи, формирователь сигналовсброса, счетчик, блок считывания и выпрямитель, при этом управляющий входтактового генератора подключен к сигнальному входу второго коммутатора,к входу сумматора и через выпрямительк входу порогового блока, выход которого подключен к управляющим входампервого и второго коммутаторов, а выход тактового генератора подключен куправляющим входам третьего коммутатора и блока считывания и через блок задержки - к входу формирователя ситналовсброса, первый выход которого подключенк управляющему входу блока управляемойотрицательной обратной связи, а второйвыход - к управляющему входу счетчика,сигнальный вход которого подключен квыходу первого коммутатора, а выходчерез блок считывания - к первому входурешающего блока, выход блока памяти подключен к другому входу блока управляемой отрицательной обратной связи и черезтретий коммутатор соединен с вторымвходом решающего блока, выход которогоподключен к входу блока регистрации,первый вход блока памяти подключен квыходу второго коммутатора, а второйвход - к выходу блока управляемой отрицательной обратной связи, выходы входчого блока фильтров подключены к соотзетствующим входам сумматора. На фиг. 1 представлена схема предлагаемого устройства; на фиг. 2 - эпюрыполезного сигнала О и помехи О, нафиг. 3 - эпюры суммарного сигнала Ии сформированных видеоимпульсов дискретного сигнала,Устройство содержит частотные фильтры 1-3, сумматор 4, выпрямитель 8,тактовый генератор 6, второй коммутатор 7, пороговый блок 8, блок 9 памяти,блок 10 управляемой отрицательной обратной связи, третий коммутатор 1 1 ипервый коммутатор 12, генератор 13ступенчатого напряжения, счетчик 14,блок 15 задержки, формирователь 16сигналов сброса, блок 17 считывания,решающий блок 18, блок 19 регистрации,входной блок 20 фильтров.Суммарный сигнал О(фиг. 3), образовавшийся при воздействии на полезный сигнал 1 помехи 1 проходит через один из фильтров 1-3 (фиг. 1) и через сумматор 4 и поступает на вход второго коммутатора 7, через выпрямитель 5 - на вход порогового блока 8 и на управляющий вход тактового генератора 6, который выдает последователь ность, импульсов с периодск, равным периоду квантования полезного дискретного сигнала цПороговый блок 8 настроен на амплитуду А и в момент 1 (фиг. 3),когда. амплитуда суммарного сигнала Апревышает уровень Ас, срабатывает. Сего выхода подается сигнал на управляющие входы первого и второго коммутаторов, в результате чего сигнал 0с выхода сумматора 4 через второй коммутатор 7 поступает на вход блока 9 памяти(интегратора), где накапливается и заломинается до момента 1, когда уровеньА станет равен уровню срабатывания порогового блока 8. В моментсигналс выхода порогового блока 8 поступаетна уцравляющий вход первого коммута- Итора 12, который соединяет выход генератора 13 ступенчатого напряжения свходсм счетчика (включения пороговогоэлемента) 14, который переходит в первое положение, соответствующее одному 20срабатыванию порогового элемента 8. Вмомент 1 у пороговый блох 8 переходитв исходное положение и соответственновторой коммутатор отключает вход блока9 памяти от выхода сумматора 4. Таким 25.образом, в блоке 9 памяти накопится изапомнится заряд, равный цроинтегрнрованной ограниченной части сумматорасигнала на участке В - ( ,т.е. когдаамплитуда суммарного сигнла 1 т боль- Зошэ,амплитуды полезного сигнала Ас,на которую настроен пороговый блок 8,.Выпрямитель 5 пропускает на вход порогового блока 8 только положительнуюась суммарного игнла О у,н в момент 13 Ор й блок 8 срботает. Сего выхода подается управляющий сигнална входы коммутаторов 7 и 12, Первыйиэ них вновь подключает выход сумматора 4 к входублока 9 памяти, на который поступает суммарный сигнал Одляего интегрирования и последующего эа:поминания. Первый коммутатор 12 под-.ключает к входу счетчика 14 выход генератора 13 ступенчатого напряже ния,. который переводит счетчик 14в положение, соответствующее двумсработанным состояниям .порогового. блока 8,В момент 1 пороговый блок 8 пере ходит в исходное состояние и находится в нем до момента, когда суммарный сигнал 0 превысит уровень его срабатывания, и тогда весь процесс интегрирования и накапливания заряда повторится;,Процесс (фиг.З) накапливания идет до .момента Сд, когда тактовый генератор 6 1 3 1008916 фсфоыируэт сигнал соответствующийокончанию такта следования элементадискретного кода полезного сигнала ЦуВ этот момент сигнал с выхода тактового генератора 6 поступает на удравляющий вход третьего кскмутатора 11,который подключает сигнал с выходаблока 9 памяти. на вход решающего блока18 и на управляющий вход блока 17считывания, который передает со счетчика 14 сигнал, цропорпиональный коли.честву включений порогового блока 8, навход решающего блока 18, Кроме того,одновременно в момент 1сигнал с вы хода тактового генератора 6 поступает.на вход блока 15 задержки, который задерживает его на,время й, необходимоедля обеспечении процесса вычисления. врешающем блоке 18, и затем выдаетзадержанный сигнал на вход формирователя 16 сигналов сброса, с первого выхо. да которого выдается сигнал на обнуле-.ние блока 9 памяти с помощью блока 10управляемой отрицательной обратной связи, а с второго выхода - на сброс счетчика 14.Таким образом, предлагаемое устрой.ство подготовлено для очередного измерения сдвига фазы элемента дискретного кода.Результат деления сигнала, накопившегося в блоке 9 памяти, на сигнал,пропорциональный колйчеству включенийпорогового блока 8, строго соответствуетсдвигу фазымежду полезным Цс исуммарным 0сигналами, образовавшемуся нз эа воздействия на полезныйсигнал 0 с помехи.Этот результат деления с выхода решающего блока 18 фиксируется и отображается с помощью блока 19 регистрации, .подключенного к выходу решающего бло:.ка 18,Полученный результат угла. сдвига фазы) элементов дискретного коде частотномодулированного сигнала, засоренногопомехой, может быть использован длякоррекции сформированны х вицеоимпульсов в оконечных устройствах приемника.Это позволит повысить надежность и достоверность работы усилительно-преобра-.зовательных и логических элементов,.оконечных устройств приемника при приеме частотно-модулированного цйскретно-го сигнала, засоренного интенсивной помехой, параметры которой близки к параметрам несущих этого частотно-модулирэ-100891 6 Составитель В. Гаедактор Н, Ковалева Техред А.Ач ор А. Дэятко Зака одпвсвое у д Филиал ППП "Патент Ужгород, ул. Проектная,2360/68 Тираж 675 ВНИИПИ Государственного камитета СС по делам изобретений и ощрытий 113035, Москва, Ж, Раушская на
СмотретьЗаявка
3314030, 06.07.1981
КУЗЬМИН ВАЛЕРИЙ ВИКТОРОВИЧ, КОЧЕТОВ АНАТОЛИЙ СЕРГЕЕВИЧ
МПК / Метки
МПК: H04B 17/00
Метки: дискретного, кода, сдвига, сигнала, фазового, частотно-модулированного, элементов
Опубликовано: 30.03.1983
Код ссылки
<a href="https://patents.su/4-1008916-ustrojjstvo-dlya-kontrolya-fazovogo-sdviga-ehlementov-diskretnogo-koda-chastotno-modulirovannogo-signala.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля фазового сдвига элементов дискретного кода частотно-модулированного сигнала</a>
Предыдущий патент: Устройство для измерения группового времени запаздывания в каналах связи
Следующий патент: Устройство для анализа команд телеуправления
Случайный патент: Каретка подвесного конвейера