Четырехразрядный преобразователь двоичного кода в двоично десятичный

Номер патента: 1024901

Автор: Подгузов

ZIP архив

Текст

х СЮ Об Г 5 РЕ ЕН ЛСТВУ ФЩ 9 Ю 3 й фю ГОСУДАРСТВЕННЫЙ КОМИТЕТ СССР ПО ДЕЛАМ ИЭОБРЕТЕНИЙ И ОТКРЫТ ОПИСАНИЕ ИЗ К АВТОРСКОМУ СЕИД(71) Специальное конструкторское бюро Ордена Трудового Красного Зна мени института кристаллографии им. А.В.Шубникова АН СССР (53) 681.325 (088.8)(56) 1. Батнер Х. Преобрэзсватель двоичного кода в двоично-десятичный на К/МОП ИС-, "Электроника". Т. 52, 1979, Р 10, с. 67-68.2. Проектирование аналого-циФровых систем на интегральных схемах. Под ред. Б.В.Шамрая. Л., "Машиностроение", 1976, с. 151 (прототип). (54)(57) ЧЕТЫРЕХРАЗРЯДНЫЙ ПРЕОБРАЗОВАТЕЛЬ ДВОИЧНОГО КОДА В ДВОИЧНОДЕСЯТИЧНЫЙ, содержащий смесь элементов И-НЕ., причем входы первого и третьего разрядов преобразователя соединены соответственно с первымн входами первого и второго элементов И-НЕ, выходы которых соединены с входами третьего элемента И-НЕ, выход которого является выходом третьего разряда преобразователя, вход четвертого разряда которого соединен с вторым входом первого элемента И-НЕ, о т л и ч а ю щ и йс я тем, что, с целью упрощения преобразователя и повыдения его .экономичности, в него введены пер. вый и второй элементы 2 ИИЛИ-НЕ и элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, первЫй вход которого соединен с входом первого разряда преобразователя и с первым входом первого элемента 2 ИИЛИ-НЕ, выход которого соеди нен с вторым входом второго элемента И-НЕ и первым входом четвертого элемента И-НЕ, второй вход которого соединен с выходом пятого элемента И-НЕ, а выход четвертого элемента И-НЕ является выходом четвертого разряда преобразователя и соединен со вторым входом элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, выход которого является выходом первого разряда преобразователя и соединен с первыми входами второго элемента 2 ИИЛИ-НЕ и шестого элемента И-НЕ, второй вход которого соединен с вторым и третьим входами первого элемента 2 И"2 ИЛИ-НЕ и с входом третьего разряда преобразователя, вход четвертого разряда которого соединен с первым и вторым входами пято" го элемента И-НЕ .и вторым входом второго элемента 2 ИИЛИ-НЕ, третий вход которого соединен с выходом шестого элемента И-НЕ, а четвертые входы первого и второго элементо 2 ИИЛИ-НЕ соединены с входом вт го разряда преобразователя, выход второго разряда которого соединен с выходом седьмого элемента И-НЕ, первый и второй входы которого соеди-.нены с выходом второго элемента2 ИИЛИ-НЕ.Изобретение относится к автоматике и цифровой вычислительной технике и может быть использовано при построении параллельных комбинационных преобразователей двоичного кОда в двоично-десятичный, 5Предлагаемый четырехразрядный преобразователь может выполнять роль базового блока при построениИ мНоГоразрядных преобразователей. Соответствующее включение этих блоков поз- Я воляет построить преобразователь двоичного кода в двоично-десятичный произвольной разрядности.Известен четырехразрядный преобразователь двоичного кода в двоичнодесятичный, содержащий сумматор и схему сравнения Ц .Недостаток известного преобразователя . - низкая экономичность, связан-ная с большим потреблением тока и большой стоимостью ИС средней степени интеграции.Наиболее близким к предлагаемому по технической сущности и схемному построению является четырехразрядный преобразователь двоичного кода в двоично-десятичный, содержащий шестнадцать элементов И-НБ 2 .Недостаток данного преобразователя - большой объем аппаратуры и низкая экономичность. 30Целью изобретения является упрощение преобразователя и повышение его экономичностиПоставленная цель достигается тем, что в четырехразрядный преоб разователь двоичного кода в двоично-десятичный, содержащий семь элементов И-НЕ, причем входы первого и . третьего разрядов преобразователя соединены соответственно с первыми 4 О входами первого и второго элементов И-НЕ, выходы которых соединены с входами третьего элемента И-НЕ, вы-, ход которого является выходом третье.го разряда преобразователя, входчетвертого разряда которого соединен с вторым входом первого элемента И-НЕ, введены первый и второй элементы 2 ИИЛИ-НЕ и элемент ИСКЛЮЧАЮЩЕЕ ИЛИ, первый вход которого соединен с входом первого разряда преобразователя и с первым входом первого элемента 2 ИИЛИ-НЕ, выход которого соединен.с вторым входом второго элемента И-НЕ и первым входом четвертого элемента И-НЕ, второй вход которого соединен с выходом пятого элемента И-НЕ, а выход четвертого элемента И-НЕ является выходом четвертого, разряда преобразователя и соединен с вторым входом 60 элемента ИСКЛЮЧАЮЩЕЕ ИЛИ, выход которого является выходом первого разряда преобразователя и соединен с первыми входами второго элемента , 2 ИИЛИ-НЕ и шестого элемента И-НЕ, у второй вход которого соединен с вторым и третьим входами первого эле- мента 2 ИИЛИ-НЕ и с входом третьего разряда преобразователя, вход четвертого разряда которого соединен с первым и вторым входами пятого элемента И-НЕ и вторым входом второго элемента 2 ИИЛИ-НЕ, третий вход которого соединен с выходом шестого элемента И-НЕ, а четвертые входы первого и второго элементов 2 ИИЛИ-НЕ соединены с входом второго разряда преобразователя, Выход второго разряда которого соединен, с выходом седьмого элемента И-НЕ, первый и второй входы которого соединены с выходом второго элемента 2 ИИЛИ-НЕ.На чертеже приведена схема преобразователя.Предлагаемое устройство содержит элементы И-НЕ 1 " 7 с первого по. седьмой, элемент ИСКЛЮЧАЮЩЕЕ ИЛИ 8, первый элемент 2 ИИЛИ-НЕ 9, второй элемент 2 ИИЛИ-НЕ 10.Преобразователь работает следующим образом.Пусть а, Ь, с, д - значения разрядов входного числа, перечисленные в порядке возрастания значимости разрядов А, В, С, 0 - разряды выходного числа в том же порядке. Схема преобразователя реализует следующие логические функцииО ас+ Ьс+,д;С аЬс + ад;А = аО + аО;8 а Ь(Ас) + Ад. В случае замены четвертого элемента И-НР элементом ИСКЛЮЧАКЮ 1 ЕЕ ИЛИ вид функции О меняетсяО в асд + Ьсд + аЬд + сд.Непосредственная подстановка входных чисел от 0000 до 1001 убеждает в том, что в обоих случаях выполняется требуемое преобразование.Предлагаемый преобразователь осуществляет прямую передачу кода с входов на выходы, если входное число меньше или равно 4, и прибавляет к входному числу +3 в противном случае.Четвертый, пятый и седьмой элементы И-НЕ или любая их комбинация могут быть заменены элементами ИСКЛЮЧАЮЩЕЕ ИЛИ, что может быть полезно дЛя более компактного выполнения схемы преобразователя. При замене пятого и седьмого элементов И-НЕ на элементы ИСКЛЮЧАЮЩЕЕ ИЛИ входной сигнал подается на один вход элемента ИСКЛЮЧАЩЕЕ ИЛИ 8, а на второй ,его вход подается постоянное значение "единица".1024901 время. как при использовании известного устройства объем схемы составляет 4 К корпусов. Ток потребления предложенного преобразователя 25 мА при использовании микросхем серии. К 155, токпотребления известного устройства 40 мА. Предложенный четырехраэрядный преобразователь позволяет создавать параллельные преобразователи двоичного кода в двоично-десятичный на ЗЮ корпусах ТТЛ-микросхем, где Х число блоков преобразователя, в то . 5 Составитель М.АраавскийРедактор В.Данко Техред О. Неце . Корректор мар ое 4 5 ск Филиал ППП "Патентф, г, ужгород Проек 4 каэ 4395/44 ВНИИП по 113035, Тираж 706 Государственног елам изобретений Москва, Ж-.35, Ра Подтета СССрытийнаб., Д

Смотреть

Заявка

3329766, 21.08.1981

СПЕЦИАЛЬНОЕ КОНСТРУКТОРСКОЕ БЮРО ОРДЕНА ТРУДОВОГО КРАСНОГО ЗНАМЕНИ ИНСТИТУТА КРИСТАЛЛОГРАФИИ ИМ. А. В. ШУБНИКОВА

ПОДГУЗОВ МИХАИЛ МИХАЙЛОВИЧ

МПК / Метки

МПК: G06F 5/02

Метки: двоично, двоичного, десятичный, кода, четырехразрядный

Опубликовано: 23.06.1983

Код ссылки

<a href="https://patents.su/3-1024901-chetyrekhrazryadnyjj-preobrazovatel-dvoichnogo-koda-v-dvoichno-desyatichnyjj.html" target="_blank" rel="follow" title="База патентов СССР">Четырехразрядный преобразователь двоичного кода в двоично десятичный</a>

Похожие патенты