Архив за 1983 год

Страница 521

Устройство для сортировки чисел

Загрузка...

Номер патента: 1005033

Опубликовано: 15.03.1983

Авторы: Борисов, Морозов

МПК: G06F 7/06

Метки: сортировки, чисел

...с инверс 0ными выходами +2)-го и последующихразрядов регистра сдвига, седьмойвход дешифратора соединен с выходом1+1)-го разряда регистра сдвига(где 1 " формат малоформатного сообщения).На чертеже представлена блок-схемаустройства.Устройство содержит регистр 1сдвига, триггеры 2 и 3, дешифратор4, элемент 5 запрета, элемент И 6, 40тактовый вход 7 устройства, вход 8сброса устройства, первый разряд 9регистра сдвига, элемент И 10.Устройство работает следующимобразом. 45В исходном состоянии после поступления сигнала "Сброс" все разрядырегистра, за исключением первого 9,а также триггеры 2 и 3 устанавливаются в состояние "0". Этим же импуль сом разряд 9 устанавливается в состояние "1".После окончания приема кодированного сообщения...

Устройство для сдвига информации

Загрузка...

Номер патента: 1005034

Опубликовано: 15.03.1983

Авторы: Дюков, Дюкова, Кузин, Новак

МПК: G11C 19/00

Метки: информации, сдвига

...ИЛИ 28 и входомэлемента ИЛИ 30. Вход 41 управлениясдвигом на один разряд устройствасоединен с входами элементов И 19и 20, входом элемента ИЛИ 29 и входами элементов И 3 и 4. Тактовый вход42 соединен с входами элементов И 1923. Выходы элементов ИЛИ 25, 27, 26и 24 соединены с шинами 43, 44, 45 и46 записи и сдвига инФормации длянечетных и четных разрядов регистра1 соответственно.Устройство при выполнении различных операций работает следующим образом.Нривыполнении операции сдвига на два разряда на вход 39 подается сигнал разрешения сдвига на два разряда. Командный импульс подается на тактовый вход 42 и проходит через элементы И 21, ИЛИ 24-27, осуществляя сдвиг на два разряда одновременно четных и нечетных разрядов, поскольку элементы И 8...

Устройство для умножения

Загрузка...

Номер патента: 1005035

Опубликовано: 15.03.1983

Автор: Телековец

МПК: G06F 7/49

Метки: умножения

...и второго блоков 6 и 7 элементов И, вторыевходы которых соединены соответственно с первым и вторым выходамиблока 5 анализа знака, третий входкоторого подключен к входу 8 знакамножителя устройства. Выходы первого и второго блоков 6 к 7 элементов Исоединены с вторыми входами соответственно первого и второго сумматоров9 и 10 результата, первые входы которых подключены к выходам соответственно первого и второго регистров11 и 12 результата, выходы переносасумматоров 9 и 10 результата соединены соответственно с первым и вторым входами сумматора 13 в избыточной двоичной системе счисления, третий и четвертый входы которого подключены к выходам старшего разрядасоответственно первого и второго регистров 11 и 12 результата, входыкоторых подключены...

Адаптируемое суммирующе-вычитающее устройство

Загрузка...

Номер патента: 1005036

Опубликовано: 15.03.1983

Авторы: Козюминский, Панчиков, Парфенов, Татур, Терешко

МПК: G06F 7/50

Метки: адаптируемое, суммирующе-вычитающее

...устройство. 30Устройство содержит информационныевходы 1 и 2, на которые поступают,одноименные разряды операндов А иВ , информационный вход 3, на кото 1рйй поступает значение переноса (зае ма ) Руправляющие входы 4-8, эле-.менты равнозначности 9-16, выходы17-24 элементов равнозначности,Входы 1 и 2 элемента равнозначности 9 являются информационными входами устройства, а его выход 17 соединен с первым входом элемента равнозначности 14, с вторым входом которогосоединен управляющий вход 5 устройства. Выход 22 элемента равнозначности .14.является первым аыходом устройства.5Вход 3 элемента равнозначности 10 является информационным входом, а вход4 -управляющим входом устройства,его выход 18 соединен с первымвходомэлемента...

Устройство для сложения-вычитания

Загрузка...

Номер патента: 1005037

Опубликовано: 15.03.1983

Авторы: Короваев, Румянцев, Селиванов, Сорокин

МПК: G06F 7/50

Метки: сложения-вычитания

...сумматора поступает также с единичноговыхода триггера 3 значениезаема, образовавшегося.в предыдущемтакте считывания.При этом на каждом 1 -м такте считывания на выходе сумматора 9 формируется значение разности Р, а навыходе элемента ИЛИ 12 - значение заема 2., ,60.Синхронно со считывающими импуль,сами по шине 14 .на входы элементовИ 4 и 5 поступают импульсы, передний фронт которых задержан относительно переднего фронта считывающих 65 импульсов на время установления пере,ходных процессов в комбинационномсумматоре-вычитателе, вызванных очередным поступлением считываемых кодов.При этом на каждом -м такте считывания значение разности Р с выхода элемента И 4 поступает на вход регистра 2, а в триггере 3 через элемент И 5 записывается...

Параллельный комбинационный сумматор

Загрузка...

Номер патента: 1005038

Опубликовано: 15.03.1983

Авторы: Гоцаков, Чечин

МПК: G06F 7/50

Метки: комбинационный, параллельный, сумматор

...И 8, второй элементИЛИ 9, третий элемент И 10, элемент .ЩИЛИ-НЕ 11, выход 12 обнаружения ошибки, выход 13 сумм, третий элементИЛИ 14,второй и третий элементы НЕ 15и 16, четвертый элемент И 17,Вход б переноса соединен с входом 45переноса младшего разряда сумматора1, а также с первым входом третьегоэлемента ИЛИ 14 и с одним из входовчетвертого элемента И 17, к двумдругим входам которого через второйи третий элементы НЕ 15 и 1 б подключены входы слагаемых одного иэ разрядов сумматора, Управляющий вход 3 со-.единен с вторым входом третьего элемента ИЛИ 14, вторым входом первогоэлемента И 2 старшего разряда и входом первого элемента НЕ 7,выход которого соединен с вторым входом второгоэлемента И 8.Выходы третьего элемента И 10 иэлемента...

Устройство для умножения

Загрузка...

Номер патента: 1005039

Опубликовано: 15.03.1983

Авторы: Абрамян, Шнеер

МПК: G06F 7/52

Метки: умножения

...с соответствующего коммутатора 2,проходит через блок 3 в прямом коде на блок 4. Если он равен единице (чис- ло отрицательное ), то кратное множимого инвертируется в блоке 3 и в обратном коде поступает на блок 4, а в младший разряд блока 4 добавляется единица для представления числа в дополнительном коде.Блок 4 складывает частичные произведения, сдвинутые на 3 разряда относительно друг друга и имеющие длину, равную длине множимого.Сумма старших (знаковых ) частей частичных произведений, имеющих неравную длину, кратную трем, формируется формирователем 5.В блоке 4 при двадцатичетырех- разрядном множителе суммируются девять частичных произведений, восемь из которых - соответствующие кратные множимого, а девятое - либо ноль, в случае...

Синусно-косинусный преобразователь

Загрузка...

Номер патента: 1005040

Опубликовано: 15.03.1983

Авторы: Киселев, Кузина

МПК: G06F 7/548

Метки: синусно-косинусный

...б формируют и-разрядные коды произведений в-разряднсго кода уф на коды ь и ). и соР,л . лобразованнйе старшими в разрядами.л . лкодов ь)п )о и соь р соответственно.лУсечение кодов ьпр и соь) при умножении применяется для упрощенияреализации умножителей 5 и б. При2 в ) и погрешность умножения непревышает величиныаун= 2.л лэпо,и соьо. осуществляется наоснове соотношенийз 1 и оба.= Ып р+ у" собкор,СОВ о )=С 05)-ф" 51 й /ь. С подачей двух старших разрядов кода Ж по входам 10 и 11 и остальных его разрядов по входу 12 преобразователя блок 3 памяти на выходах 15 и 16 вырабатывает код ь)п р,л поступающий на входы первого слагаемого сумматора .8, а на выходах 17ли 18 - код созе, поступающий на входы первого слагаемого сумматора 9,Умножитель б...

Число-импульсный функциональный преобразователь

Загрузка...

Номер патента: 1005041

Опубликовано: 15.03.1983

Авторы: Гаврилюк, Галамай

МПК: G06F 7/552

Метки: функциональный, число-импульсный

...группы 3. Второй вход каждого 1-го формирователя группы 2 соединен с выходом (а- п в)-го разряда счетчика 1, а второй вход каждого -го (1 ( 1 4 и + 1) формирователя группы 3 соединен с выходом ( т - 1 +1)-го разряда счетчика 1.Условием появления импульсов на выходах формирователей групп 2 и 3 является переход одного из соответствующей группы младших разрядов счетчика 1 из "Оф в "1" при наличии в соответствуюшем старшем разряде логической "1 фВозможен ряд вариантов выполнения формирователей: импульсно-потенциальные схемы, схемысовпадения с тактированием импульсами входной последовательности и др.Блок 12 алгебраического сложения мджет выполнять операцию сложения, вычитания или сложения-вычитания приоацений входных импульсов дх и...

Генератор пачек случайных импульсов

Загрузка...

Номер патента: 1005042

Опубликовано: 15.03.1983

Автор: Журавин

МПК: G06F 7/58

Метки: генератор, импульсов, пачек, случайных

...(величина порога срабатывания определяет частоту следова ния выходных сигналовпоступает на один вход элемента И 3, а через линию 4 задержки - на другой вход элемента И 3, Вероятность появления сдвинутых случайных всплесков шумово го напряжения одинаковой полярности и достаточной амплитуды сразу на обоих входах элемента И 3 мала, поэтому частота появления случайных шумовых импульсов на его выходе на несколько порядков меньше, чем на входе. Частота появления импульсов на выходах элементов И 7 и И 10 еще меньше, так как на один их вход подается разряженный сигнал с выхода предыдущего элемента И. Триггер 5 со счетным входом преобразует последовательность случайных всплесков шумового напряжения в случайную последовательность...

Генератор потока случайных событий

Загрузка...

Номер патента: 1005043

Опубликовано: 15.03.1983

Авторы: Бакулин, Бурба, Ивлев, Сенькин, Фоменков

МПК: G06F 7/58

Метки: генератор, потока, случайных, событий

...Положительный сигнал. с нулевого выхода триггера 3 разрешает прохождение сигналов через эле менты И 2 и 4. Сигнал с единичного выхода триггера 3 запрещает прохож дение сигналов на вход блока 10 регистрации.Импульсы с выхода генератора б тактовых импульсов через открытый элемент И 4 поступают на вход счет чика 7. На выходе счетчика с частотой поступления импульсов с генератора б происходит смена двоичныхкодов чисел.Частота генератора б подбираетсятаким образом, Чтобы период счетасчетчика 7 был значительно меньшематематического ожидания периодаповторения импульсов генератора 1случайных импульсов,При поступлении импульса с генератора 1 случайных импульсов черезэлемент И 2 на вход триггера 3 про -исходит изменение состояния...

Генератор равновероятной двоичной цифры

Загрузка...

Номер патента: 1005044

Опубликовано: 15.03.1983

Авторы: Кобяк, Шемаров, Ярмолик

МПК: G06F 7/58

Метки: генератор, двоичной, равновероятной, цифры

...шум ) и т.д.фукционирование генератора равновероятной двоичной цифры происходитследующим образом,На выходе генератора 1 тактовыхимпульсов формируется последовательность прямоугольных импульсов,фиг. За), которые поступают на вторые входы третьего 4 и четнертого,5 .элементов ЛИ-НЕ. В первоначальныймомент на, выходе генератора 1 генерируется нысокий уровень эквивалентный логической единице (фиг. За).На выходах элементов 4 и 5 фиксируется значение логического нуля,которое сохраняет предыдущеесостояние к 5-триггера состоящего изэлементов 2 и 3, Предположим, чтона выходе В 5-триггера зафиксировано значение нуля, соответственнона нулевом выходе выходе элемента 3 ) фиксируется значение логической единицы фиг. Зб). В момент времени1 когда на...

Генератор псевдослучайных чисел

Загрузка...

Номер патента: 1005045

Опубликовано: 15.03.1983

Автор: Ярмолик

МПК: G06F 7/58

Метки: генератор, псевдослучайных«, чисел

...2 и 3, две группы по Ю сумматоров по модулю два 4 и 5, первую, группу из ю элементов НЕ 6, вторую 45 группу из тп - 1 элемента НЕ 7 группу из щ элементов 2 И-ИЛИ 8, генератор 9 равновероятной двоичной цифры, генератор 10 тактовых импульсов. . 50функционирование генератора псевдослучайных чисел происходит следующим образом.В начальный момент на Р -тригге.ры 1 записывается произвольный код55в том числе и нулевой. На вы- ходах сумматоров по модулю два первой группы 4 Формируется щ-разрядный код , который является продолжением.кода р в соответствии с за данной. М-последовательностью вид .М-последовательности определяется полиномом Ч(х) 1+х 3 + хщ), а на выходах элементов 5 - код являющийся продолжением кодаф . По ,65 приходу тактового...

Умножитель частоты

Загрузка...

Номер патента: 1005046

Опубликовано: 15.03.1983

Автор: Хамитов

МПК: G06F 7/68

Метки: умножитель, частоты

...третьим входом через второй элемент НЕ 11 к выходу первого компаратора.Выходы элементов И-НЕ 4, 5 и.б соединены с вхо"дами элемента И 12, выход котоРого 45является выходом умножителя частоты.УмФЬжитель частоты работает следующим образом,Прямоугольная последоваельностьимпульсов умножаемой частоты со скважностью равной двум поступает с входа2 на вход интегратора 3 и на счетныйвход триггера 1. Треугольное напряжение с выхода интегратора 3 подаетсяна входы крмпараторов 7 и 9. С первого и второго выходов источника 8опорного напряжения на входы компараторов 7 и 9 поступают напряжения,соответственно равные Б = - Пм и42мП 2 у "м где Пм -, амплитудное значенйе найряжения на выходе интегратора 3. Эти напряжения регулируютсяпри изменении...

Микропрограммное устройство управления каналом ввода-вывода

Загрузка...

Номер патента: 1005047

Опубликовано: 15.03.1983

Автор: Попов

МПК: G06F 9/22

Метки: ввода-вывода, каналом, микропрограммное

...с третьего выхода регистра 7 микрокоманд поступает на первый вход триггера 9 выборки констант, в котором и запоминается после появления на второмвходе тактового импульса Т 1. Этаинформация является идентификатором выборки константы, Адрес константы поступает с выхода регистра 7 микро- команд на первый вход модификатора 1 адреса н заносится в регистр 2 адреса микрокоманд.Таким образом, в данный момент времени в регистре 2 адреса микрокоманд находится адрес константы, а в регистре 3 регенерации адреса - адрес (или часть адреса) следующей за константой микрокоманды.Тррирер 4 управления регенерацией распознает. адрес константы изапоминает признак константы. Адрес константы из регистра 2 адреса микрокоманд через блок 5 попадает на вход...

Микропрограммное устройство управления

Загрузка...

Номер патента: 1005048

Опубликовано: 15.03.1983

Авторы: Ахмедов, Ибрагимли, Мустафаев

МПК: G06F 9/22

Метки: микропрограммное

...группыэлементов ИЛИ б. По этому сигналутакже через группы элементов И 8 запрещается появление ложной информации на выходе МПУУ при переходныхпроцессах во время действия сигнала.Сигнал по входам начальной установки подготавливает регистр 2 адреса для работы по адресу, поступающему от КША. При этом через коммутаторы 4 и 5 также запрещается появлениеложной информации на выходе МПУУ припереходных процессах во время дейст"вия сигнала.Устройство работает следующим образом.Сигнал по входу 10 подготавливаетХПУУ к работе. Эатем по сигналуРазрешение записи по входу 9 начальный адрес микрокоманды по КШАчерез селектор 1 адреса записываетсяв регистр 2 адреса. По записанномуадресу через дешифратор 3 адреса выбирается одна иэ и микрокоманд,...

Микропрограммное устройство управления

Загрузка...

Номер патента: 1005049

Опубликовано: 15.03.1983

Авторы: Мельников, Тимонькин, Ткаченко, Харченко

МПК: G06F 9/22

Метки: микропрограммное

...или многотактной). В поле 30 метки типа микро- команды записывается признак М, при чем 1, если следующая микрокоманда является многота;:тной; О, если следуюцая микрокоман" да является однотактной. 20 В поле 31 метки нетнления здписы" вается признак В, причем1, если данная микрокоманда В= яв.яется микрокомандой ветвления; 25 0 - в противном случае, Предположим, следуюцей микрокомандой микропрограммы является многотактная микрокоманда, Р. этом случае еди" ничный сигнал с выхода поля 30 метки 30 типа микрокоманды через третий однонибратор 40, четвертый элемент ИЛИ 48 и второй элемент 50 задержки поступает на единичный вход триггера 52 управления и перебрасывает его н 35 единично) состояние.Второй элемент 50 задержки необходим для...

Микропрограммное устройство управления

Загрузка...

Номер патента: 1005050

Опубликовано: 15.03.1983

Авторы: Захаров, Мишняков

МПК: G06F 9/22

Метки: микропрограммное

...1 выбираетсяи выполняется следующая микрокоманда и т,д, до тех пор, пока на регистр 2 не выбирается микрокоманда,в которой предусмотрен анализ условий переходов. По адресу, содержащемуся в этой микрокоманде, на первые и нторые выходы блока 9 памяти 60условий и адресов перехода выбирается информация, содержащая кодыпроверяемых в данной микрокомандеусловий й соответствуяшие им адресаперехода. 65 Синхросигналы, поступающие на вход 12 устройства, гозволяют подключать к дешифратору 4 кода условия и установочным входам счетчика 3 через селектор 7 кодов условий и селектор 8 адресов перехода соответственно коды условий и адреса перехода. В каждый момент времени проверяется одно услоние. Коды и соот.нетстнующие им адреса подключаются...

Микропрограммное управляющее устройство

Загрузка...

Номер патента: 1005051

Опубликовано: 15.03.1983

Авторы: Полонский, Пушкарев

МПК: G06F 9/22

Метки: микропрограммное, управляющее

...5 менты И 17 и ИЛИ 18 начальная микро- команда с выхода блока 1 памяти микрокоманд. Таким образок, после снятия сигнала начальной установки с входа 4 устройства начальная микро команда заносится в регистр 3 микрокоманд.Операционная часть микрокоманды содержит коды операцйй, выполняемых операционными схемами, которыми уп равляет данное микропрограммное управляющее устройство.В управляющей части задаются микроприказы, с помощью которых потактно производится, выполнение микроко 5 уманды.Например, для выполнения занесенной в.регистр 3 микрокоманды необхо- димы три микротакта, причем в течение первого, второго и третьего мик ротактов единичный сигнал должен присутствовать на выходе первого, пятого и двенадцатого элементов И 10...

Устройство адресации для канала прямого доступа к памяти

Загрузка...

Номер патента: 1005052

Опубликовано: 15.03.1983

Авторы: Ещуков, Серов

МПК: G06F 9/36

Метки: адресации, доступа, канала, памяти, прямого

...в начале цикла равны нулю, а в конце цикла работы - 111111. В этом режиме после всех начальных эасылок содержимое регистра начала массива передается в счетчик 9, а затем в регистр 1.Так формируется первый адрес (содержимое регистра 1 и нулевое содержимое регистра 2). Затем блок 5 управления прибавляет единицу в счетчик 10 и передает его содержимое в регистр 2. В этом режиме дешифратор б переполнения и триггер 7 не работают. В конце каждой новой выдачи адреса блок 5 управления проверяет совпадение сигналов со.схемы 8 сравнения кодов и счетчика 10. В случае их совпадения блок 5 управления заканчивает выдачу адресов. Схема 8 сравнения кодов выдает сигнал в случае равенства содержимого счетчика 9 и содержимого реги3 1005052стрст а...

Устройство для формирования адресов

Загрузка...

Номер патента: 1005053

Опубликовано: 15.03.1983

Автор: Клышбаев

МПК: G06F 9/36

Метки: адресов, формирования

...номер шага и текуКщего значения второго адреса, и до полнительно схемой управления потоками данных.На чертеже схематически представлено предлагаемое устройство.Устройство содержит счетчик 1 40 адреса, счетчик 2 шага, сдвиговый регистр 3, сумматор 4 по модулю два, первый коммутатор 5, второй коммутатор б, генератор 7 "единицы, выход 8 нижнего адреса, выход 9 верхнего адреса, вход 10 управляющих сигналов, 45 первый вход 11 данных, второй вход 12 данных, первый выход 13 данных, второй выход 14 данных.Устройство работает следующим об разом.Для формирования адреса верхнего ряда используется счетчик 1, который изменяет свое состояние по сигналу на входе 10, этот сигнал является счетным сигналом и появляется при переходе на следующую операцию...

Многоканальное устройство для обслуживания групповых запросов

Загрузка...

Номер патента: 1005054

Опубликовано: 15.03.1983

Авторы: Ганитулин, Мазаник, Шутилов

МПК: G06F 9/50

Метки: групповых, запросов, многоканальное, обслуживания

...на входы 13, должна быть, больше периода повторения распределителя 18). Если выходы 14 каналов не возбуждены, при поступлении заявки с одного иэ объектов, например с первого, импульом с первого выхода распределителя 8 триггер 4 первого канала устанавивается в "1". При этом на выходе ормирователя б формируется импульс, оторый код состояния счетчика 17 (в примере 0-01) переписывает в ячейку 7 памяти первого канала и через элемент ИЛИ 15, элемент 16 задержки изменяет состояние счетчика 17 (устанавливается состояние 0-010), состояние ячейки 7 памяти первого канала и счетчика 19 сравниваются схемой 8 сравнения, и так как коды на ее входах одинаконы, появляется сигнал на выходе схемы 8 сравнения, который через элемент И 9 при наличии...

Многоканальное устройство приоритета

Загрузка...

Номер патента: 1005055

Опубликовано: 15.03.1983

Автор: Омаров

МПК: G06F 9/50, G06F 9/52

Метки: многоканальное, приоритета

...с соответствукщими информационными входами выходного регистра.40Структурная схема предлагаемого устройства приведена на чертеже,Устройство содержит входной .регистр 1, регистры приоритета каналов2.1 - 2.3, элементы И группы 3.1-3.3, 45 элементы И каналов 4.1 - 4.3, 5.1 5.3, элементы ИЛИ каналов 6.1 - 6,2,7.1-7.3, элементы НЕ каналов 8.1-8.3,соответствует наибольший приоритетный (двоичный ) код. При работе системы эти коды могут изменяться при каждом цикле назначения приоритетов в системе, Группы элементов И 4.1, 4.2 и 4.3, 5.15.2 и 5.3 ИЛИ .6.1 и 6.2, 7.1, 7.2 и 7.3, НЕ 8.1, 8.2 и 8.3 обеспечивают выбор приоритетного кода из приславших сигналы абонентов в регистр 1 заявок. Триггеры выходного регистра 91, 9.2 и 9.3 фиксируют...

Многоканальное устройство приоритета

Загрузка...

Номер патента: 1005056

Опубликовано: 15.03.1983

Автор: Богумирский

МПК: G06F 9/50

Метки: многоканальное, приоритета

...30 информационные выходы 11 устройства.Устройство работает следующим об= разом.Счетчики 5 каналов фиксируют коды приоритетов, записываемые первоначально обслуживающим устройством по группам 9 входов, устанавливая тем самым 5 последовательность источников в очереди. В них же фиксируются кодыприоритетов источников в процессе работы при поступлении, на счетные входы с выхода элемента И 2 .единичных сигна лов, при этом коды приоритетов всех источников увеличиваются или уменьшаются на единицу, а порядок в очереди повторяется. Кроме. того, счетчики 5 Фиксируют коды приоритетов, записываемые в них в процессе работы устройства.Дешифраторы б настроены только на код старшего приоритета. Старшему приоритету соответствует наименьший код...

Резервированное устройство

Загрузка...

Номер патента: 1005057

Опубликовано: 15.03.1983

Авторы: Гройсберг, Самородова

МПК: G06F 11/20

Метки: резервированное

...81.8 е (91 9 е) блоков 5 (6) 1- го модуля подключены к информационным выходам 16 16 (17,.,17) комплекта или (и) к информационным входам 13,. , 1314, ,. 14 ) блоков 5 (б) других модулей комплекта. Информационные выходы 161168, 17.,17 с, комплекта, принадлежащие каналам 2 и 3 соответственно, подключены к восстанавливающим органам 18 устройства.Присвоение порядкового номера модулям 444 в комплекте осуществляется в последовательности продвижения по ним информации от вхо дов устройства к его выходам. Размещение аппаратуры канала 2 13 ) в модулях 41. ,41, производится тем, что сигналы всех выходов 8.18дуля и блок 12 обобщения. Блоки 11 и 12 переходят в состояние сигнализации отказа, причем сигнализацияот блока 12 привлекает внимание...

Многоканальное устройство для включения резервных радиостанций

Загрузка...

Номер патента: 1005058

Опубликовано: 15.03.1983

Авторы: Зубрилов, Кабашкин, Круглов, Шлафит

МПК: G06F 11/07, H04B 17/00

Метки: включения, многоканальное, радиостанций, резервных

...радиостанций, дешифраторы б кода 15 частоты настройки, блоки 7 перестройки частоты; возбудители 8 радиостанций, управляемый коммутатор 9, элемент ИЛИ 10, первый элемент И 11, второй элемент И 12, триггер 13. 20Устройство работает следующим образом.При отказе основной радиостанции на выходе ее анализатора 2 появляется сйгнал отказа, поступающий на ком мутатор 9, который подключает к выходу регистра 4 отказавшей основной радиостанции через элемент И 12 и переключатель 5 резервной радиостанции ее дешифрато б. Последний осу. ществляет дешифрацию поступившего кода и с помощью блока 7 перестрой ку возбудителя 8 резервной радиостанции на частоту отказавшей основной радиостанции. Одновременно сигнал отказа через элемент ИЛИ 10 поступает на...

Мажоритарное декодирующее устройство

Загрузка...

Номер патента: 1005059

Опубликовано: 15.03.1983

Авторы: Евсеев, Крук, Миневич

МПК: G06F 11/08, H03M 13/51, H04L 17/30 ...

Метки: декодирующее, мажоритарное

...неверное решение. Тем самым исправляются ошибки кратноссУстройство работает следующим образом.Принятая последовательность с входа 20 через элемент ИЛИ 1 поступает на вход регистра 2 сдвига и в течение и тактов записывается в него. В процессе записи ключи 5 и 15 закрыты и сигналов не пропускают. Момент окончания записи фиксируется счетчиком 10 сдвигов, который подает разрешающий сигнал на вход ключа 5.1В течение следующих и тактов происходит мажоритарное декодирование этой последовательности: ри каждом сдвиге в регистре 2 сдвига мажоритарный элемент 4 выносит решение о значении символа, находящегося в крайней правой ячейке регистра 2 сдвига, и результат решения записывает через ключ 5 и сумматор б, ключ 8 и сумматор 13 в вычислитель...

Устройство для контроля информационного тракта “запоминающее устройство команд-процессор

Загрузка...

Номер патента: 1005060

Опубликовано: 15.03.1983

Авторы: Бондаренко, Горбачев, Жуков, Хавкин

МПК: G06F 11/10

Метки: запоминающее, информационного, команд-процессор, тракта

...ЦВМ ю последовательных запросов (где в - число ячеек в зоне),позволяющиМ произвести считываниевсех слов неисправной зоны. Это позволяет произвести на сумматоре 4поразрядное суммирование по модулюдва неисправного слова со всей заданной зоной ЗУ,После окончания суммирования иполучения исправленной информацииблок б управления закрывает входныеэлементы,И 3 и открывает выходныеэлементы И 5, что позволяет переписать исправленную информацию ввыходной регистр 1 ЗУ.Одновременно с этим происходит:обращение к устройству прерыванияпрограмм, по которому происходит 5 восстановление в счетчике команд адреса отказавшей ячейки. Кроме то-го, происходит запуск. блока управления памятью. Этот блок вырабатывает управляющие сигналы для блока 8 памяти запрос,...

Устройство для контроля цифровых узлов

Загрузка...

Номер патента: 1005061

Опубликовано: 15.03.1983

Авторы: Верченко, Дроздов, Калашников

МПК: G06F 11/16

Метки: узлов, цифровых

...запрещенных состояний (фиг. 2) состоит из дешифратора:18, переключателей 19 и элемента 0 ИЛИ 20.Проверка цифрового узла начинаетсяс включения переключателя 9. Приэтом происходит сброс счетчика 7,регистра 17, провею ого 1 и эталон-Я ного 2 узлов в начальное состояние.Блок 10 индикации показывает нулевоесостояние, соответствующее комбинации логических уровней, поданных навходы узлов 1 и 2Если при этом на входах узлов 1и 2 одинаковые комбинации логическихуровней, то блоки 12 и 11 индикациипоказывают одинаковые числа, а блок13 сравнения выдает на вход элементаИ 5 разрешающий сигнал и очереднойимпульс с генератора 3 проходит черезэлемент ИЛИ б на вход счетчика 7. Попереднему фронту этого импульса счетчик 7 изменяет свое состояние на...

Устройство для исправления последствий сбоев

Загрузка...

Номер патента: 1005062

Опубликовано: 15.03.1983

Автор: Дрель

МПК: G06F 11/22

Метки: исправления, последствий, сбоев

...тактом обраще 40 45 50 55 60 65 ния к блоку 1 памяти переписываетсяво.второй регистр 5, а в первый регистр 5 записывается новая информация, считанная из блока 1 памяти вследующем такте., Заполнение регистров5 передачи данных осуществляется пбсинхроснгналам на четвертом входе 14устройства. Через о+1 тактов, гдеи - число операндов в операции, обращения к блоку 1 памяти в регистрах 5 хранится вся информация, необходимая для операции, выполненнойЦВМ в данный момент времени Причемрегистрывсе заполнены информацией,используемой в одной операции тольков том случае, если число операндов,требуемое для ее выполнения равноМ, в противном случае в регистрах5 передачи данных находится также команда и операнды, ранее обработанные ЦВМ. При обращении к...