Устройство для контроля цифровых узлов
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1005061
Авторы: Верченко, Дроздов, Калашников
Текст
ОП ИСАНИЕИЗОБРЕТЕНИЯК АВТОРСКОМУ СВИДЕТЕЛЬСТВУ Союз СоветскихСоциалистическихРеспублик р 111005061(И) М. КПР 6 06 Г 11/16 с присоединением заявки М Государственный комитет СССР но делам изобретений и открытий(54) УСТРОЙСТВО ДЛЯ КОНТРОЛЯ ЦИФРОВЫХ УЗЛОВ"2 Изобретение относится к цифровойвычислительной технике, в частностик устройствам для проверки узлов цифровых вычислительных машин, напримермикросхем.Известно устройство для контроляцифровых узлов, содержащее генераторимпульсов, двоичный счетчик, элементИ, эталонную микросхему, индикаторы,блок сравнения, ключ установки в исходное состояние 1).Недостатком этого устройства является то, что на входы проверяемойи эталонной микросхем подаются кодовые комбинации, определяеьвте всемисостояниями двоичного счетчика, хотя среди них имеются запрещенные состояния,Наиболее близким к предлагаемому по технической сущности является устройство для контроля цифровых узлов, содержащее генератор импульсов, двоичный счетчик, элемент И, эталонную микросхему, индикаторы, блок сравнения, ключ установки в исходное состояние, генератор одиночного им- . пульса, ключ одиночного шага, блок исключения запрещенных состояний, два элемента ИЛИ 21 Однако в данном устройстве на.вход проверяемой и эталонной микросхем также подаются кодовые комбинации двоичного счетчика,. среди которых имеются и запрещенные, Если в проверяемой микросхеме имеются К 5-триггеры, то после подачи на входы к изапрещенных комбинаций триггеры переходят в неоднозначные состояния, определяемые только асимметрией их схем. Это может привести к тому, -что в результате подачи запрещенных входных сигналов, триггеры проверяемой и эталонной микросхем устанавливаются в различные состояния, после чего дальнейшая проверка микросхем становится недостоверной. В известном устройстве блок. исключения запрещенных состояний только маскирует сигнал с блока сравнения при подаче на входы проверяемой и эталонной микросхем запрещенных комбинаций, т,е. данное устройство не позволяет осуществлять достоверный контроль схем с Щ 5 -триггерами.Цель изобретения - повьхаение достоверности контроля.Поставленная цель достигается тем, что в устройство для контроля цифровых узлов, содержащее счетчик, эта 1005061лонный узел, генератор импульсов,генератор одиночного импульса, первыйэлемент И, элемент ИЛИ, два переключа.теля, три блока индикации, блок срав нения запрещенных состояний, причемвыходы счетчика соединены соответственно с входами блока исключения запрещенных состояний, вход генератораодиночного импульсачерез первыйпереключатель соединен с шивой положительного потенциала,выходгенератора одиноч ного импульсасоединен с первымвходомэлемента ИЛИ,второйвход которогосоединен с выходом первого элемента И, выход.элемента ИЛИ связан со счетным входомсчетчика, установочные входы счетчика, эталонного узла и проверяемогоузла подключены через второй переключатель к шине положительного потенцила, выходы проверяемого узла соединены сопервой группой входов блока20сравнения и с входами первого блокаиндикации, выходы эталонного узла соединены с второйгруппойвходов блока сравнения и с входами второгоблока индикации, выход блока сравнения подключен к первому входу первого элемента И, второй вход кото-,рого соединен с выходом генератораимпульсов, введены регистр, элементНЕ, второй элемент И, выход которогосоединен с управляющим входом регистра, установочный вход которого соединен с установочным входом счетчика,а информационные входы регистра соединены с .выходами счетчика, выходырегистра соединены соответственнос входами проверяемого узла, с входами эталонного узла, с входамитретьего блока индикации, выходблока исключения запрещенных состояний соединен со входом элемента НЕ,выход которого соединен с первым вхо"дом второго элемента, И, второй входкоторого соединен с выходом генератора импульсов.45На фиг. 1 представлена схема устройства, на фиг. 2 - схема блока исключения запрещенных состояний.Устройство содержит проверяемый 1и эталонный 2 цифровые узлы, генератор 3 импульсов, генератор 4 одиночного импульса, элемент И 5, элеМент ИЛИ 6, счетчик 7, первый переключатель 8 , второй переключатель 9,блоки 10, 11 и 12 индикации, блок 13сравнения блок 14 исключения запрещенных состояний, элемент НЕ 15,элемент И 16, регистр 17.Блок исключения запрещенных состояний (фиг. 2) состоит из дешифратора:18, переключателей 19 и элемента 0 ИЛИ 20.Проверка цифрового узла начинаетсяс включения переключателя 9. Приэтом происходит сброс счетчика 7,регистра 17, провею ого 1 и эталон-Я ного 2 узлов в начальное состояние.Блок 10 индикации показывает нулевоесостояние, соответствующее комбинации логических уровней, поданных навходы узлов 1 и 2Если при этом на входах узлов 1и 2 одинаковые комбинации логическихуровней, то блоки 12 и 11 индикациипоказывают одинаковые числа, а блок13 сравнения выдает на вход элементаИ 5 разрешающий сигнал и очереднойимпульс с генератора 3 проходит черезэлемент ИЛИ б на вход счетчика 7. Попереднему фронту этого импульса счетчик 7 изменяет свое состояние на единицу, Новое состояние счетчика 7 поступает на входы регистра 17 и блока 14 исключения запрещенных состояний. Переключатель 19 блока 14 исключения запрещенных состояний, соответствующий запрещенным состояниям, устанавливается в положение, прикотором выходы дешифратора 18 соединены с входами элемента ИЛИ 20. Припоявлении на выходе счетчика 7 разрешенной комбинации блок 14 формируетна своем выходе нулевой потенциал,который через элемент НЕ поступаетна вход элемента И 16. Благодаряэтому импульс от генератора 3 поступает на управляющий вход регист-.ра 17. По заднему фронту этого импульсасостояние счетчика 7 записываетсяв регистр 17 и поступает на входыпроверяемого 1 и эталонного 2 узлов.При появлении на выходе счетчика 7комбинации логических уровней, представляющей запрещенное состояние,на одном из выходов дешифратора 18возникает единичный потенциал, который через соответствующий переключатель 19, элемент ИЛИ 20 и элемент НЕ 15 поступает на вход элемента И 16. Вследствие этого, импульсот генератора 3 не проходит на управляющий вход регистра 17. Такимобразом, .запрещенная комбинация незаписывается в регистр 17 и не поступает на входы цифровых узлов1 и 2,Если при подаче логической комбинации на входы узлов 1 и 2 на ихвыходах .формируются различныесостояния, с блока 13 сравнения поступает на вход элемента И 5запрещающий потенциал и импульс с выхода генератора 3 не поступает навход счетчика 7. По показаниям блоков10, 11 и 12 индикации можно зарегистрироватЫ логические уровни навходах и выходах узлов 1 и 2. Дляпродолжения проверки в этом случаенеобходимо включить переключатель 8.Генератор 4 выдает один импульс,который изменяет состояние счетчикана единицу, далее процесс повторяется,Вввденив в устройство регистра 17,элемейта .И 16 и элемента НЕ 15 позволяет исключить запрещенные комбина;ции из числа наборов логических уровней, поступающих на входы проверяемого и эталонного щфровых узлов, темсамым увеличить достоверность контра ля, обеспечить койтроль элементов па-. мяти с запрещенными входными воздействиями.формула изобретенияУстройство для контроля цифровых 1 О узловсодержащее счетчик, эталонный узел, генератор импульсов, генератор одиночного импульса,первый элемент И; элемент ИЛИ, два переключателя, три блока индикации, блок сравнения, блок 5 исключения запрещенных состояний, причем выходы счетчика соединены соответственно с.входами блока исключения запрещенных состояний, вход генератора одиночного импульса через 20 первый переключатель соединен с шиной положительного потенциала, вы. ход генератора одиночного импульса соединен с первым входом элемента ИЛИ, второй вход которого соединен с 25 выходом первого элемента И, выход элемента ИЛИ связан со счетным входом счетчика, установочные входы счетчика, эталонного узла и проверяемого узла подключены через второй 3 О переключатель к шине положительного потенциала, выходы проверяемого узла соединены с первой группой входов блока сравнения и с входами перного блока индикации, выходы зталоЪного узла соединены с второй группойвходов блока сравнения и с входамивторого блока индикации, выход блока сравнения подключен к первому входу первого элемента И, второй входкоторого соединен с выходом генератора импульсов, о т.л и ч а ю щ ее с я тем, что, с целью повьыениядостоверности контроля, в устройствовведены регистр, элемент НЕ, второйэлемент И, выход которого соединен суправляющйм входом регистра, установочный вход которого соединен с установочным входом счетчика, а информачционные входы регистра соединены; свыходами счетчика,. выхода регистрасоединены соответственно с входамипроверяемого узла, с входами эталонного узла, с входами третьего блокаиндикации, выход блока исключениязапрещенных состояний соединен с входом элемента НЕ, выход которого соединен с первьвю входом второго эле- .мента И, второй вход которого соединен с выходом генератора импульсов.Источники информации,принятые во внимание при экспертизе1. Универсальный логический тестордля проверки микросхем в производстве. - фЭлектроникаф И., "Мир",1974, Р 8, с. 65-67.2. Авторское свидетельство СССРВ 648981, кл. 6 06 Г 11/00, 1977,4/5 113035 с Филиал ППП "Патент", г. Ужгород, ул. Проектная Тираж 704 Государственног елаы:иизобретений осква, Ж, Рауш Подписноеомитета СССРоткрытийая наб., д,
СмотретьЗаявка
3328015, 28.08.1981
РОСТОВСКОЕ ОСОБОЕ КОНСТРУКТОРСКОЕ БЮРО МИНИСТЕРСТВА ПРОМЫШЛЕННОСТИ СРЕДСТВ СВЯЗИ СССР
ВЕРЧЕНКО ВЛАДИМИР МИХАЙЛОВИЧ, ДРОЗДОВ ВЛАДИМИР ИВАНОВИЧ, КАЛАШНИКОВ ВАЛЕНТИН ГЕОРГИЕВИЧ
МПК / Метки
МПК: G06F 11/16
Опубликовано: 15.03.1983
Код ссылки
<a href="https://patents.su/4-1005061-ustrojjstvo-dlya-kontrolya-cifrovykh-uzlov.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для контроля цифровых узлов</a>
Предыдущий патент: Устройство для контроля информационного тракта “запоминающее устройство команд-процессор
Следующий патент: Устройство для исправления последствий сбоев
Случайный патент: Уровнемер