Устройство для формирования балансного троичного кода

Номер патента: 1184104

Авторы: Лев, Маркарян, Парфенов

ZIP архив

Текст

ГОСУДАРСТВЕННПО ДЕЛАМ ИЗ ОПИСАНИЕ ИЗОБРЕТ ЬСТВУ Н АВТОРС СВИДЕ СССР1982.569076(71) Одесский электротехнический институт связи им. А.С.Попова (53) 621.394.142(72)(088.8) (56) Авторское свидетельство 9 1095430, кл, Н 04 Ь 3/02,Патент Великобритании У 1 кл. Н 04 Ь 25/06, 1980.(54)(57) УСТРОЙСТВО ФОРМИРОВАНИЯ БАЛАНСНОГО ТРОИЧНОГО КОДА, содержащее последовательно соединенные генератор тактовых импульсов последовательно-параллельный преобразователь кода, постоянный запоминающий блок и параллельно-последовательный преобразователь кода, управляющий вход постоянного запоминающего блока и тактовый вход параллельно-последовательного преобразователя кода подключены соответственно к второму и третьему выходам генератора тактовых импульсов, причем информационный вход последовательно-параллельного преобразователякода является входом устройства,о т л и ч а ю щ е е с я тем, что,с целью повьппения помехоустойчивости, в него ведены последовательносоединенные дополнительный параллельно-последовательный преобразователь кода, первый формировательимпульсов и вычитающий блок, атакже второй формирователь импульсов, при этом вход и выход второгоформирователя импульсов подключенысоответственно к выходу основногопараллельно-последовательного преобразователя кода и второму входувычитающего блока, информационныевходы дополнительного параллельнопоследовательного преобразователякода подключены к соответствующимдополнительным выходам постоянногозапоминающего блока, а тактовыйвход дополнительного параллельнопоследовательного преобразователякода подключен к третьему выходугенератора тактовых импульсов, причем выход вычитающего блока являетсявыходом устройства.Изобретение относится к технике цифровых систем передачи и может быть использовано в цифровых системах связи, линейные тракты которых оборудовайы регенераторами кваэитроичных сигналов.Целью изобретения является повышение помехоустойчивости.На чертеже представлена структурная электрическая схема предлага- О емого устройства формирования баланс- ного троичного кода.Устройство содержит последовательно-параллельный преобразователь кода Г, постоянный запоминающий блок 2, параллельно-последовательный преобразователь. 3 кода, дополнительный параллельно-последовательный преобразователь 4 кода, первый 5 и второй 6 дюрмирователи импульсов, вычи- О тающий блок 7 и генератор 8 тактовых импульсов (ТИ).Устройство работает следующим образом,От источника информации инфор 25 мационная последовательность двоичных символов поступает на вход последовательно-параллельного преобразователя 1 кода, состоящего из восьми Л-триггеров, соединенных по схеме сдвигающего регистра.На управляющий вход последовательно-параллельного преобразователя 1 кода с первого выхода генератора 8 ТИ подаются импульсы, следующие с 35 периодом, равным тактовому интервалу последовательности двоичных сим-. волов, После прихода каждого восьмого импульса и до прихода каждого последующего импульса,на восьми выходахпоследовательно-параллельного преобразователя 1 кода одновременно присутствуют восемь информационных двоичных символов, расположенных в порядке их поступления и в совокупности образующих одну из возможных адресных комбинаций. В момент образования каждой восьмиразрядной адресной комбинации на управляющий вход постоянного запоминающего блока 2 с 5 О второго выхода генератора Я ТИ поступает импульс, подключающий эту адресную комбинацию к восьми адресным шинам постоянного запоминающего блока 2 на время ее существования. 55 Восьмиразрядная адресная комбинация .подключает выходы определенных первой и второй групп чз восьми ячеек памяти каждая постоянного запоминающего блока на выход этого блока. Данный объем памяти постоянного запоминающего блока 2 составляет 256 х 16 двоичных ячеек.С выходов постоянного запоминающего бпока 2 первая и вторая группы из восьми двоичных символов поступают на входы соответственно параллельно-последовательного преобразователя 3 кода и дополнительного параллельно-последовательного преобразователя 4 кода, каждый из которых состоит из восьми В-триггеров.На управляющие объединенные входы преобразователей с третьего выхода генератора 8,ТИ подаются импульсы, следующие с периодом, в восемь раз большим тактового интервала исходной информационной последовательности двоичных символовПод воздействием этих импульсов на выходе параллельно-последовательного преобразователя 3 кода поочередно появляются восемь символов первой группы символов, а на выходе дополнительного параллельно-последовательного преобразователя 4 кода поочередно появляются восемь символов второй группы символов. В первом и втором формирователях 5 и 6 импуль. сов, которые представляют собой одинаковые импульсные усилители, происходит усиление символов первой и второй групп, которые затем поступают соответственно на первый и второй входы вычитающего блока 7, который представляет собой импульсный трансформатор, в котором вычисляется разность значений усиленных символов первой и второй групп, подаваемая на выход устройства.. Информация, записываемая в память постоянного запоминающего блока 2 зависит от характеристик линейного тракта цифровой системы передачи и от требований к последней. В общем случае она определяется по следующему алгоритму: из 6561-го троичного слова полного восьмиразрядного троичного кода выбирают те слова, которые удовлетворяют требованиям линейного тракта к величине постоянной и низкочастотных составляющих линейного сигнала,. из оставшихся слов выбирают те, которые отстоят каждое от каждого в метрике Минковского на расстояние, не меньСоставитель В. ОрловРедактор О. Черниченко Техред А.Ач Корректор В. Гирняк Заказ 6284/55 Подписное Тираж 658 ВНИИПИ Государственного комитета СССР по делам изобретений и открытий113035, Москва, Ж, Раушская наб д. 4/5 Филиал ППП "Патент, г. Ужгород, ул. Проектная, 4 шее чем три, что и обеспечивает на приемной стороне системы передачи возможность исправления всех одиночных и обнаружение некоторых двойных ошибок. Из оставшихся слов выбирают те 256 восьмиразрядных троичных слов, которые наилучшим образом удовлетворяют тем же требованиям конкретного линейного тракта,Затем каждому возьмиразрядному троичному слову ставятся в соответствие первая и вторая группы иэ восьми двоичных символов таким образом, что символ "О" любых позиций троичного слова соответствует символам О тех же позиций первой и второй двоичных групп, символам "1" любых позиций троичного слова 184104 4соответствуют символы "1" и "О" техже позиций первой и второй группсоответственно, символам "-1" любыхпозиций троичного слова соответствуют символы "О" и "1" тех же позицийпервой и второй групп соответственноПолученные 256 пар из восьмиразрядных групп двоичных символовзаносятся в память постоянного эапо- О минающего блока 2.Балансный троичный код, формируемый предлагаемым устройством исправляет все одиночные первой кратности и порядка) ошибки, т.е. ошибки,в результате которых в одной позициикодового слова напряжение сигналаувеличивается или уменьшается наодин уровень.

Смотреть

Заявка

3603139, 03.06.1983

ОДЕССКИЙ ЭЛЕКТРОТЕХНИЧЕСКИЙ ИНСТИТУТ СВЯЗИ ИМ. А. С. ПОПОВА

ЛЕВ АЛЕКСАНДР ЮЛЬЕВИЧ, МАРКАРЯН ГАРЕГИН СТЕПАНОВИЧ, ПАРФЕНОВ ЕВГЕНИЙ ИВАНОВИЧ

МПК / Метки

МПК: A61B 5/22

Метки: балансного, кода, троичного, формирования

Опубликовано: 07.10.1985

Код ссылки

<a href="https://patents.su/3-1184104-ustrojjstvo-dlya-formirovaniya-balansnogo-troichnogo-koda.html" target="_blank" rel="follow" title="База патентов СССР">Устройство для формирования балансного троичного кода</a>

Похожие патенты