Преобразователь двоичного кода в двоично-десятичный
Похожие патенты | МПК / Метки | Текст | Заявка | Код ссылки
Номер патента: 1167737
Авторы: Камалягин, Письменный, Хромова
Текст
ГОсудАРстВенный номитет сссРОО делАм изОБРетений и ОтнРытий ОМУ СВИДЕТЕЛЬСТВ(56) Авторское свидетельство СССР В 851394, кл. 6 06 Г 5/02, 1980.Авторское свидетельство СССР Ф 849199, кл. С 06 Р 5/02, 1979 (54)(57) ПРЕОБРАЗОВАТЕЛЬ ДВОИЧНОГО КОДА В ДВОИЧНО-ДЕСЯТИЧНЫЙ, содержащий шифратор и накапливающий сумматор, входы которого соединены с выходами шифратора, а выходы являются информационными выходами преобразователя, о т л и ч а ю щ и й с я тем, что, с целью упрощения, он со" держит счетчик импульсов и сдвиговыйрегистр, а шифратор выполнен на ПЗУ,причем информационные входы преобразователя соединены с разрядными входами сдвигового регистра, выход которого подключен к входу считываниясодержимого адреса ПЗУ, входы заданияадреса которого соединены с выходомсчетчика импульсов, тактовый входкоторого и одноименный вход сдвигово.го регистра соединены с тактовьмвходом преобразователя, управляющийвход которого соединен с управляющими входами ИЗУ и накапливающего сумматора, установочный вход которогои установочные входы счетчика импусов и сдвигового регистра подключенык входу установки преобразователя,Составитель Н.ШелобановаТехред О.Ващишина Корректор О.Тигор Редактор И.Ковальчук Заказ 4445/54 Тираж 872ВНИИПИ Государственного комитета СССРпо делам изобретений и открытий113035, .1 осква, Ж, Раушская наб., д. 4/5 Подписное Филиал ППП "Патент", г.Ужгород, ул.Проектная, 4о 1 1167Изобретение относится к автоматике и цифро.,ой вычислительной технике и может быть использовано в многоканальных информационно-измерительных системах с цифровой обработкой данных.Цель изобретения - упрощение структурной схемы преобразователя и уменьшение количества связей.На чертеже представлена структур О иая схема преобразователя.Схема содержит информационные входы 1, тактовый вход 2, вход 3 установки, сдвиговый регистр 4, счетчик 5 импульсов, шифратор 6, выпол ненный на ПЗУ, комбинационные двоично-десятичные сумматоры 7-10, комбинационный двоично-шестеричный сумматор 11, коммутатор 12, регистр 13, информационные выходы 14 преобразо вателя, причем элементы 7-14 представляют собой накапливающий сумматор 15; управляющий вход 16 преобразователя.Устройство работает следующим 25 образом.Для преобразования двоичного кода в двоично-десятичный на управляющем входе 16 появляется сигнал логической единицы, Импульс начальной установки, поступающей на вход 3, производит запись входного двоично.го кода, поданного на входы 1 в сдвиговый регистр 4, и установку в нулевое состояние счетчика 5 и регистра 13. По переднему фронту тактовых импульсов, поступающих на вход 2, происходит запись выходного кода сум 737 2матора в регистр 13, а па заднемуфронту этих импульсов происходитсдвиг информации на один разряд всдвиговом регистре 4 и одновременнона выходе счетчика 5 импульсов появляется код, задающий адрес ячейке ПЗУ,в которой хранятся двоично-десятичные эквиваленты соответствующегоразряда входного двоичного кода, появившегося на последовательном выходе сдвигЬвого регистра. Наличиелогической единицы в этом разряде яв-ляется условием появления кода эквивалентов на выходах шифратора 6, соединенных с первыми входами комбинационных сумматоров 7-11. Яогическийноль в соответствующем разряде входного двоичного кода блокирует ПЗУлибо по входу "Выборка кристалла",либо по старшему разряду адреснойшины ПЗУ, задавая область, где вовсех ячейках записаны нули. Двоичнодесятичные сумматоры 7-10, а такжедвоично-шестеричный сумматор 11 служит для суммирования выходных кодовшифратора 6 с содержимым тетрад регистра 13 на каждом такте преобразователя. В случае преобразования двоичного кода в двоично-десятичный кодградусов и минут на управляющем входе 16 появляется сигнал логическогонуля, сумматоры 7, 11, 8, 9 и 10производят суммирование двоично-десятичных кодов единиц десятков минут, единиц, десятков и сотен градусов соответственно. Количество тактов преобразования равно числу разрядов входного двоичного кода,
СмотретьЗаявка
3682363, 02.01.1984
ПРЕДПРИЯТИЕ ПЯ М-5566
КАМАЛЯГИН НИКОЛАЙ НИКОЛАЕВИЧ, ПИСЬМЕННЫЙ ОЛЕГ АНАТОЛЬЕВИЧ, ХРОМОВА ТАТЬЯНА ВЛАДИМИРОВНА
МПК / Метки
МПК: H03M 7/00
Метки: двоично-десятичный, двоичного, кода
Опубликовано: 15.07.1985
Код ссылки
<a href="https://patents.su/2-1167737-preobrazovatel-dvoichnogo-koda-v-dvoichno-desyatichnyjj.html" target="_blank" rel="follow" title="База патентов СССР">Преобразователь двоичного кода в двоично-десятичный</a>
Предыдущий патент: Преобразователь код-частота
Следующий патент: Преобразователь последовательного двоичного кода в параллельный
Случайный патент: Способ возведения подземного сооружения