Архив за 1990 год

Страница 894

Способ управления пьезополупроводниковым трансформатором

Загрузка...

Номер патента: 1575159

Опубликовано: 30.06.1990

Авторы: Басова, Ерофеев, Проклин, Ушаков

МПК: G05F 1/56, H02M 3/335

Метки: пьезополупроводниковым, трансформатором

...усилителя мощности соединен со входом пьезоэлектрического трансформатора (ПЭТ) 4 и одним из входов Фазового детектора 5. Выход ПЭТ соединен со входом выпрямителя с Фильтром 6 и другим вхбдом детектора. Выход выпрямителя с фильтром соединен с нагрузкой 7 и через сравнивающее устройство 8 со входом регулятора амплитуды 3. Выход детектора 5 соединен со входом генератора 1Устройство работает следующимобразом.1575159 изи я ьезонножееня- циоряют возуждеи йя фя вают ичесазоОРиг. Составитель С.ЧернышеваИ.Сегляник Техред М.Ходанич Ко Редак Р И.Муск аж бб аз 1786 одписн НИИП крытиям при ГКНТ ССд. 4/5 осударственного комитета по изобретениям 113035, Москва, Ж, Раушская н роизводственно-и тельский комбинат "Патент", г, Ужг 01 Гагар В качестве...

Источник электропитания с защитой от перегрузки

Загрузка...

Номер патента: 1575160

Опубликовано: 30.06.1990

Автор: Довгалевский

МПК: G05F 1/569

Метки: защитой, источник, перегрузки, электропитания

...совмещенная схема упляемого источника тока и источнуправляющего сигнала, выполненн яна последовательно соединенных езисторе 4 и диоде 4.20 Источник электропитания рабоследующим образом.Регулирующий элемент 1 с узл м,обеспечивают на выходе стабилизванное напряжение. Пока ток наг25 меньше тока, на который настраися управляемый источник тока, пнапряжения на выходе управляемоточника тока недостаточно для ида усилителя 3 из закрытого сосв режим усиления. Как только пруменьшении сопротивления нагруз иток в контролируемой цепи достизаданного значения управляемоготочника тока начинается рост панапряжения на нем, которое пере. дит усилитель 3 в режим усиленирезультате начнет уменьшаться т крегулирующего элемента и, следо ательно, ток в...

Устройство для защиты источника питания от перегрузок по току

Загрузка...

Номер патента: 1575161

Опубликовано: 30.06.1990

Авторы: Гольдштейн, Крамаренко

МПК: G05F 1/569

Метки: защиты, источника, перегрузок, питания, току

...которой через замыкающую кнопку 12 и замыкающий контакт 15, 16 переключателя 13соединен с эмиттером запирающеготранзистора 1, при этом первый размыкающий контакт 14 и 15 переключателя 13 включен между эмиттером запирающего транзистора 1 и резистором5 импульсного генератора запуска,а второй размыкающий контакт 17 и 18включен между базой управляющеготранзистора 2 иколлектором запирающего транзистора 1,Устройство может работать в любомиз трех режимов,1 Режимэлектронного предохранителя (ЭП), Переключатель 13 находится в положении (ЭП), как это показано на схеме. В этом режиме егоконтакты 14, 15 и 17, 18 замкнуты.При подаче напряжения питания включается транзистор 4, обеспечиваявключение транзистора 1, на нагрузке 7 появляется...

Устройство для перебора сочетаний

Загрузка...

Номер патента: 1575162

Опубликовано: 30.06.1990

Авторы: Глушан, Пришибской

МПК: G06F 7/06

Метки: перебора, сочетаний

...41, управляет выдачей оцереднбго сочетания на выходы 52-Я устройства и через элемент ИЛИ 42 поступает на С-входы триггеров 7-12, обеспечивая перезапись сочетания в триггеры 7,-12. Длительность тактового импульса должна превышать время прохождения сигналов до выходов элементов И 34-38 во избежание ложного срабатывания триггеров 2-6.Последним является сочетание 000111, нулевой сигнал с выхода элемента ИЛИ 21 поступает на инверсный вход элемента И 7, открывая его для прохождения тактового импульса.на выход 51 окончания перебора.формула изобретения1. Устройство для перебора сочетаний, содержащее две группы триггеров, три группы элементов И, две группы элементов ИЛИ, элемент И, элемент ИЛИ, два элемента задержки, ключ, причем выход -го...

Система электропитания постоянного напряжения

Загрузка...

Номер патента: 1575163

Опубликовано: 30.06.1990

Автор: Сергеев

МПК: G05F 1/569

Метки: постоянного, электропитания

...2 искусственное короткое замыкание,При этом падением напряжения напрямосмещенном диоде 6 открываетсятранзистор 12.При включении напряжения питаниявторого стабилизатора, по цепивходной вывод, резисторы 15 и 1 ч,переход коллектор-эмиттер транзистора 12 и выходной вывод начинает про.текать ток, который падением напряжения на резисторе 11, приложеннымк управляющему электроду тиристора13, открывает тиристор 13, далеепробивается стабилитрон 11 и. по цепивходной вывод - стабилитоон 11 - тиристор 13 - резистор 10 течет ток,создающий на резисторе 10 дополнительное запирающее для транзистора9 напряжение, что приводит к загрублению защиты, ограничению тока короткого замыкания на уровне половинытока нагрузки, достаточным для закрытия...

Устройство взрывозащиты для хроматографа

Загрузка...

Номер патента: 1575164

Опубликовано: 30.06.1990

Авторы: Давыденков, Зеликман, Кузьмин, Левчук, Липавский, Мецгер

МПК: G01N 30/34, G06D 7/00

Метки: взрывозащиты, хроматографа

...или нагретым эле- -ментам хроматографа окружающей взрывоопасной средЬ.После включения электропитания и выхода хроматографа на режим (при достижении стабилизации температуры анализа с помощью источника питания 35, усилителя 36. и терморегулятора 37) анализируемый продукт поступает через дозатор 32 в колонку 33, где разделяется на составляющие его компоненты, которые затем направляются 5 10 в. детектор 34, где проводится их количественный .и качественный анализ. В случае аварийного падения избы 15 точного давления в секции 2 или 3,например, при отказе в процессе работы хроматографа основного источниных элементов блоков 10 или 11 также уменьшается. При этом нормально открытое сопло 17 или 18 сообщается с атмосФерой и "единичный"...

Оптоэлектронный функциональный преобразователь

Загрузка...

Номер патента: 1575165

Опубликовано: 30.06.1990

Авторы: Горловский, Кукла, Смовж, Трофименко

МПК: G06E 3/00

Метки: оптоэлектронный, функциональный

...затем с релаксационным сигналом первого Функционального Фоторезистора 3, т.е. на его выходе результирующий сигнал имеет вид требуемого под 55 интегрального выражения, которое после прохождения нормирователей 11Ьи 13 принимает вид 1 п - , что и явля ется конечным результатом преобразования Фруллани.Сигнал, эквивалентный знаменателювыражения (3), Формируется элементами1, 9, 10, 11 и 11 причем закон модуляции модулятора 11 принимается обратным,формула изобретенияОптоэлектронный Функциональный преобразователь, содержащий управляемый источник света, оптически связанный через первую теневую маску с входом первого Функционального фото- резистора, первый вывод которого соединен с входом первого нормирователя и через первый резистор...

Генератор функций хаара

Загрузка...

Номер патента: 1575166

Опубликовано: 30.06.1990

Автор: Авраменко

МПК: G06F 1/02

Метки: генератор, функций, хаара

...даболее высокочастотного сигнала РаДемахера К,т.е. функция Н.Аналогичным образом происходит прохождение второй половины периода сигнала Радемахера К на выход 7 генерато 1ра функций Хаара НЗакрытие ключа 4 йожет осуществляться первой (второ 4) полуволной сигнала Радемахера К, При этом на его выходе появляется нулевое значеНие. соответствующей Функции Хаара. Функции Н, Н относятся ко второй группе функций Хаара.Вторая группа 3ключей 4 работает поДобно первой. функции Н- Н т от, носятся к третьей группе функций Хаара. Формула изобретения Генератор Функций Хаара, содержащий тактовый генератор, выход которого подключен к входу счетчика,группу ключей, причем старший инверсный разрядный выход счетчика являет ся выходом функции Хаара первой груп...

Модуль матричного коммутатора

Загрузка...

Номер патента: 1575167

Опубликовано: 30.06.1990

Авторы: Кныш, Копылов, Мельников, Мочалов, Силантьев

МПК: G06F 15/163

Метки: коммутатора, матричного, модуль

...передачи информации в матричном коммутаторе проис.Соотношение кодов адресов Направлениепередачи сообщения по горизон- по вертитали кали 25 30 А) С А ) С АС А(С А(С А(С А =- С А=С А=С ВР В=Р В ( Р В)Р В =Р В (Р В ) Р В=Р В(Р ВправоВверхВправоВправоВверхВправоВправоСвой модульВправо 35 40 Процедура выбора направления продвижения информации реализуется дешифратором 11.Процедура опроса блоков 1,1 - 1.3 основана на приоритетном обслуживании блоков, имеющих максимальнуюглубину очереди сообщений. При равенстве очередей осуществляется последовательный их опрос, начиная с .бло ка 1.1, что реализуется блоком 3 анализа очереди сообщений.Сравнение кодов длин (глубины)очередей осуществляется элементамисравнения 33-35, и в засивисимости50 от...

Устройство для выделения медианы трех чисел

Загрузка...

Номер патента: 1575168

Опубликовано: 30.06.1990

Авторы: Григорович, Дубравин, Полянин, Смирнов

МПК: G06F 7/06

Метки: выделения, медианы, трех, чисел

...код адреса, который,поступает на входы разрядов адресакоммутатора 6 и определяет номеринформационного входа, по которомуМедиана трех чисел поступит на выход 10 устройства,Рассмотрим работу устройства на35конкретном примере. Пусть на входы7 - 9 устройства поступили числа "3",н 7 и "5" соответственно (для наглядности числа приведены в десятичнойсистеме счисления, хотя поступают40на входы устройства в параллельном,цвоичном коде), Тогда на выходе бло.ка 1 сравнения, будет уровень логического "0", на выходах второго итретьего блоков сравнения - уровнилогической "3 н. После преобразованияуправляющего слова на выходах первого4 и второго 5 элементов ИСКЛЮЧАЮЩЕЕИЛИ появятся уРовни логической "1",Эа счет чего коммутатор б передаст 50на выход 10...

Устройство сортировки битов

Загрузка...

Номер патента: 1575169

Опубликовано: 30.06.1990

Авторы: Галата, Глебов, Кальянов, Кузьмичев, Павлов, Федоренко

МПК: G06F 7/06

Метки: битов, сортировки

...для приема исходнойинформации от вычислителя.Для использования устройства сортировки как обычного блока памяти вы.числитель должен обратиться к устройству, так как это он делает при ра 5боте с блоком памяти; для записи нашине 10 установить адрес ячейки блока памяти, на шине 7 - данные длязаписи, на вход 9 - сигнал "Запись";для чтения на шине 10 установить адрес ячейки ОЗУ, на вход 8 - сигнал"Чтение" и принять данные из указанной ячейки.При однобитовых операциях устройство работает следующим образам,Для чтения бита вычислитель устанавливает в первой группе проводниковшины 10 адрес ячейки блока памяти,из которой следует прочитать слово,содержащее требуемый бит. Во второйгруппе проводников шины 10 долженбыть установлен номер бита. В...

Одноразрядный двоичный сумматор

Загрузка...

Номер патента: 1575170

Опубликовано: 30.06.1990

Авторы: Заболотный, Максимов, Петричкович, Филатов

МПК: G06F 7/50

Метки: двоичный, одноразрядный, сумматор

...выходах 12 и 13+ (а;О+Ь;) 1;Я = 1;.,ЯК;=1;, 3(а;9 Ь;);8 = 1 9 К =1, (+)(а;ЮЬ,).Благодаря наличию,цвух выхоцовосумм Я; и 8, и двух выходов переносов 1. и 1 ф сумматор позволяет(Формировать два комплекта сумм и переносов: один при условии, что входящий в группу перенос равен нулю,а другой при условии, что входящий.перенос равен единице, Таким образам, "предлагаемый сумматор может бытьиспользован при построении условногосумматора (см, фиг,2),Формула изобретенияОдноразрядный двоичный суюазор, содержащий элемент РАВНОЗНАЧНОСТЬ, блок Формирования суммы и блок формирования перекоса, причем входы слагаемых сумматора подключены к.входам элемента РАВНОЗНАЧНОСТЬ прямой и инверсный выходы которого соединены соответственно с первыми и вторыми входами...

Одноразрядный десятичный сумматор в коде “5421

Загрузка...

Номер патента: 1575171

Опубликовано: 30.06.1990

Автор: Тимошкин

МПК: G06F 7/50

Метки: 5421, десятичный, коде, одноразрядный, сумматор

...причем выходы разрядов трехразрядного двоичного сумматора соединены с первыми входами соответствующих разрядов корректирующего трех- разрядного двоичного сумматора, выходы разрядов которого соединены с выходами разрядов десятичного сумматора с первого по третий, выход четвертого разряда которого соединен с выходом сумматора по модулю два, первый, второй и третий входы блока формирования сигнала коррекции соединены с выходами соответственно первого, второго и третьего разрядов трехразрядного двоичного сумматора, а выход годключен к вторым входам первого и второго разрядов корректирующего треХраЗ - рядного двоичного сумматора, входу первых, вторых и третьих разрядов первого и второго операндов десятичного сумматора соединены...

Четырехвходовый одноразрядный сумматор

Загрузка...

Номер патента: 1575172

Опубликовано: 30.06.1990

Авторы: Авгуль, Супрун

МПК: G06F 7/50

Метки: одноразрядный, сумматор, четырехвходовый

...сумматор работает следующим образом,На входы 6 .9 подаются двоичные переменные х. хсоответственно, На выходе 10 реализуется логическая функция Значения логических функций, реализуемых четырехвходовым одноразрядным сумматором, представлены в таблице. х/6 х /7 х/8 х/9 Г/12 Г/11 йо/10 25 й = х х 9 хЯ Формула изобретения Четырехвходовый одноразрядный сумматор, содержащий элемент И и элемент СЛОЖЕНИЕ ПО МОДУЛЮ 2, выход которого соединен с выходом суммы сумматора, а -й вход (=1,2,3) соединен с 30 Е = К(К(х,х,х,х )к х х хххЧх хххЧхххх 4 Ух хух х) х-м входом сумматора, четвертый вход 35соединен с четвертым входом сумматора и первым входом элемента И, выход соответствующая сигналу младшего переноса, На выходе 12 реализуется логическая...

Устройство для умножения чисел

Загрузка...

Номер патента: 1575173

Опубликовано: 30.06.1990

Авторы: Шостак, Яськевич

МПК: G06F 7/52

Метки: умножения, чисел

...выполняетсяза и циклов, каждый из которых реализуэуется за (п+1) тактов, В течение одного цикла в устройстве формируетсячастичное произведение множимого наодин разряд множителя, а также осуществляется.подсуммирование этого частич5173 5 15 20 25 ЗО 5 157ного произведения к ранее накопленнойсумме частичных произведений. На Фиг.Зприведена диаграмма, поясняющая рабо-ту устройства в течение двух цикловдля случая п=4 (например, 32-разрядные сомножители, представленные в2 ф-ричной системе счисления).Ниже кратко описывается работа в течение одного цикла,В первом такте каждого цикла вблоке 5 осуществляется умножение соответствующего разряда множителя, хранимого в младшем разряде регистра 2и поступающего на вход 10 блока 5,.на младший разряд...

Устройство для умножения двух -разрядных чисел

Загрузка...

Номер патента: 1575174

Опубликовано: 30.06.1990

Авторы: Джус, Романов

МПК: G06F 7/52

Метки: двух, разрядных, умножения, чисел

...1 И, формируется первое частичное произведение. В этом случае,когда блок 9 вырабатывает управляющийсигнал ."Меньше-равно", первое и следующие частичные произведения представляют собой соответственно несдвинутый и сдвинутый на требуемое число разрядов влево код первого сомножителя, хранящийся в регистре 4 мно 40жимого, Сформированное таким образомпервое частичное произведение черезэлементы ИЛИ блока 2 элементов ИЛИпоступает на входы накапливающего сумматора 5 для накопления соответствую 45щей суммы частичных произведений. После задержки на один такт работы устройства в блоке 8 последовательногоопроса значащих разрядов сомножителяимпульс производит опрос следующего50более старшего, разряда регистра 3 .множителя. Длительность первого...

Конвейерный умножитель

Загрузка...

Номер патента: 1575175

Опубликовано: 30.06.1990

Авторы: Запорожан, Пузанков

МПК: G06F 17/14, G06F 7/52

Метки: конвейерный, умножитель

...выталкивает А,. В буферный регистр 3 и триггер 5 первого блока заносятся соответственно скоммутирован" ное множимое А и Рх а в регистре 7 фиксируется первая сумма частичных произведений. В буферный регистр 3 и триггер 5 второго блока загружаютсяг скоммутированное множимое А( и Р Кроме того, инструкции й и Г загружаются в регистры 6 блоков Б, и Б соответственно, а субрегистр 8 фиксигрует частичный множитель Ь . Следовательно, в блоке Б вычислейие первой суммы частичных произведений сомножителей Аг и Вх совмещается с коммутацией А. В блоке Бх совмещаются коммутация Ах и вычисление второй суммыСоставитель Е.МурзинаРедактор Н,Кищтулинец Техред Л,Сердюкова Корректор О,Ципле Заказ 1785 Тираж 571 ПодписноеВНИИПИ Государственного комитета...

Устройство для возведения в степень

Загрузка...

Номер патента: 1575176

Опубликовано: 30.06.1990

Авторы: Овчаренко, Рябуха

МПК: G06F 7/552

Метки: возведения, степень

...его выходе появится импульс переполнения. Одновременно первый входнойимпульс последовательности х Формирует в накапливающем сумматоре чис -.(1,5) 7 . Этотже импульс, воздейстп 7вуя на узел 1.3, Формирует в его накапливающем сумматоре число 1(2,5) 7(1,5)7 р и посРедством РаспРеделителя 7 импульсов заносит в накапливающий сумматор 4 (и) число, соот:15ветствующее очередному члену ряда разностей и-го порядка последовательности (У Ор 5) 1В дальнейшем очередные импульсывходной последовательности х параллельным кодом в сумматор 9 резульи,лтата записывают числа 2 -1, 3 -2соответственно. В результатепосле поступления некоторого(1 с)-го импульса будет выполнено 257(1 р 5)" 1, В этот момент на выходесумматора результата 9 вновь появится импульс...

Устройство для извлечения квадратного корня

Загрузка...

Номер патента: 1575177

Опубликовано: 30.06.1990

Авторы: Афанасьев, Деревянкин, Иващенко, Марковский, Меликов, Пустовойтов

МПК: G06F 7/552

Метки: извлечения, квадратного, корня

...второго 2 регистров соответственно. С приходом оче редного ТИ значения г и М,г заносятся. в первыйи второй 2 регистры соответственно. На этом выполнение перт, Вой итерации завершается.В процессе выполнения второй ите рацИИ ПО зНачениям г г И Мг В усТройстве аналогично описанному выше формируются значения гз и М , которые будут занесены в первый 1 и второй 2 регистры соответственно очеред ным ТИ, Следующие итерации Выполняютаналогично.Итерационный процесс продолжается до тех пор, пока в результате вы полнения очередной Я-ой итерации все ш старших числовых разрядов числа 55 сг, г 5 не станут одновременно равными единице. При этом блок 11 управления запрещает прохождение ТИ со своего второго входа на первый выход иформирует на третьем...

Устройство для сложения длительностей импульсов

Загрузка...

Номер патента: 1575178

Опубликовано: 30.06.1990

Авторы: Гайда, Кожемяко, Коровина, Мартынюк, Скорюкова

МПК: G06F 7/62

Метки: длительностей, импульсов, сложения

...элементов 2 ячеек 11, и единичный сигнал с выхода элемента НЕ 11. В результате с выхода элементов К 5 на Б-вход ЕБ-триггеров 3 ячеек1 , поступает единичный сигнал, устанавливая послецние в единичное состояние. Логическая "1" на прямом выходе М-триггеров 3 ячеек 11, , по. - ступающая на нулевые входы бистабильных элементов 2 ячеек 11 обнуляет их, Таким образом, биста 1" бильные элементы 2 срабатывают последовательно до тех пор, пока временной интервал не преобразуется в цифровой код, соответствующий количеству сработавших за это время бистабильных элементов 2, При этом после прекращения поступления входного сигнала происходит обнуление всех сработавших бистабильных элементов 2, кроме последнего, 1.-го. Наличие единичного сигнала хотя бы...

Двоичный умножитель

Загрузка...

Номер патента: 1575179

Опубликовано: 30.06.1990

Авторы: Герасимов, Караваев, Шахмейстер

МПК: G06F 7/68

Метки: двоичный, умножитель

..."О" в состояние логической "1", т.е. на его выходе формируется передний фронт импульса поступающего на тактовый вход соответ", 6 твующего Э-триггера 2. При этом 0-триггер 2, в зависимости от состояния сигнала на его информационном входе, либо переключается в единичное Состояниелибо сохраняет состоя%не логического "О". Следующий импульс, поступающий с информационного входаумножителя, сбрасывает ранее установленный 0-триггер 2. Таким образом, Йа выходах тех 0-триггеров 2, на инормационных входах которых поддерживается сигнал логической "1 ф, форми.-уются импльсы длительностью, равнойтельности паузы между импульсами ходной частоты. Причем упомянутые Импульсы, формируемые на выходах 0- триггеров 2, не пересекаются во времени, поскольку...

Устройство для умножения частоты следования импульсов

Загрузка...

Номер патента: 1575180

Опубликовано: 30.06.1990

Авторы: Латынов, Попов

МПК: G06F 7/68

Метки: импульсов, следования, умножения, частоты

...=И + + Ь Ы ;, то частота на выходе устройства будет определяться следующим образом:.Р М Р ,ат,ен.м - МР ф И(Т+ЛТ)Р, Т.+ДТ, кф 1где Р = ---- частота следованияХ Т+ДТимпульсов на соответствующем участкелинеаризации,В том случае, когда входной сигнал соответствует линейному участку, код коррекцииИ =0 и в сумматоре 5 будет переписываться только код И, , Импульс входной последовательности проходит через элемент 1 задержки и сбрасывает счетчик 2 в нулевое состояние, подготавливая его к работе. Импульсы тактовой последовательности Р проходят через делитель 10 час- Ототи следования импульсов на счетный вход счетчика 2, В течение каждого периода Т следования импульсов входной последовательности в счетчике формируется кодовый эквивалент И=Т, Р М ....

Устройство для параллельного формирования адресов

Загрузка...

Номер патента: 1575181

Опубликовано: 30.06.1990

Авторы: Корженевский, Рябуха, Уханов

МПК: G06F 9/34

Метки: адресов, параллельного, формирования

...24записаны заранее вычисленные значения индексов для всех возможных значений шага, представленных в таблице(для наглядности фактически хранимыедвоичные коды преобразованы в десятичные). С выхода блока 24 значение индекса поступает на первый вход сумматора 25, второй вход которого является входом сдвига узла 23, Сумматор 25 пу-. тем поразрядного суммирования по модугпо Р значений, поступающих на первый и второй вход, сформирует на пер вом выходе значение формируемого но5181 6 35 40 45 5 152мера блока, а на втором выходе значение приращения адреса ячейки.Группы старших разрядов узла23, являющиеся выходами поля приращения адреса блока 8, поступают навторые входы сумматоров 12, на первые входы которых поступает с регистров 1 через...

Устройство для распределения заданий процессорам

Загрузка...

Номер патента: 1575182

Опубликовано: 30.06.1990

Авторы: Ручка, Тимонькин, Ткаченко, Харченко

МПК: G06F 9/50

Метки: заданий, процессорам, распределения

...задачам,непосредственно информационно связанным с решенной задачей, и происходитизменение на единицу кодов степенизахода этих задач (при этом могут ссформироваться запросы на решениенекоторых из этих задач, если станутнулевыми их коды степени захода). Приэтом псевдопетля вершины графа, образованная единичным значением разряда в коде решенной задачи, приводит к Формированию единичного импульса на выходе блока 6 памяти, соответствующем решенной задачеЭтот импульс поступает на входы одноименного элемента И 34 группы, закрытого нулевым сигналом с инверсного выхода одноименного триггера 36 группы, а также одноименного элемента КЛИ 35 группы и по заднему Фронту переводит триггер 36 группы в нулевое состояние, означающее, что задание не...

Устройство для распределения заданий между эвм

Загрузка...

Номер патента: 1575183

Опубликовано: 30.06.1990

Авторы: Дмитров, Сперанский, Тимонькин, Ткаченко, Улитенко, Харченко

МПК: G06F 9/50

Метки: заданий, между, распределения, эвм

...на входе устройства 19,о чем свидетельствует единичный сигнал с выхода элемента ИЛИ-НЕ 15 дляодного из информационных выходов 23,123,3 блоков 1,1-1.3 регистров коммутатор 17 является открытым,Код задачи с соответствующеговыхода 23.1-23.3 блока 1,1-1,3 регистров поступает на входы блока элементов ИЛИ 13. Далее с выхода блока элементов ИЛИ 13 код задачи поступает непосредственно,в блок 1,1-1.3 регистров, той ЭВМ, которая может выпол 15751831 О 20 30 40 Формула изобретения 50 Устройство для распределения заданий между ЭВМ, содержащее три канала, а в каждом канале счетчик, схему сравнения, первый блок элементов И, первый элемент И, первый элемент ИЛИ, причем в.каждом канале выходы первого блока элементов И соединены с входами первого...

Устройство для организации очереди

Загрузка...

Номер патента: 1575184

Опубликовано: 30.06.1990

Авторы: Ганитулин, Попов, Ступин, Туравинин

МПК: G06F 9/50

Метки: организации, очереди

...закрыт элемент И 61 а по инверсному входу открыт элемент И 15. Поэтому сигналом с выхода элемента 8 задержки подтверждается нулевое состояние триггера 17. Время задержки элементом 8 определяется временем переходных процессов в элементах И 28, регистре 25 и элементе ИЛИ 30.Импульсом с выхода элемента 9 задержки двоичный код первого абонента с выходов шифратора 31 записывается в тот блок 2 формирования очереди, где имеется наименьшая очередь через соответствующий элемент И 22. Время задержки элементов 9 задержки определяется временем переходных процессов в элементе И 15 и триггере 17.По импульсу с выхода элемента 10 задержки, время которого определяет 35 ся переходными процессами в элементах И 57 и регистрах 56, в блоке 2через открытый...

Сигнатурный анализатор

Загрузка...

Номер патента: 1575185

Опубликовано: 30.06.1990

Авторы: Жулай, Игнатюк

МПК: G06F 11/25

Метки: анализатор, сигнатурный

...и 13 шиФратора 1.111 ийратор 1 (йиг,2) содержит резисторы 14-17, компараторы 18 и 19 диод 20, элемент ИЛИ 21, элемент НЕ 22,кэнденсатор 23. 25Анализатор работает следующим образом,Анализируемая двоичная последовательность дискретных сигналов, имеющих три состояния, поступает черезийформационньгй вход 9 анализатора навход шифратора 1, который перекодирует каждый бит укаэанной последовательности в два бита, получаемых навьгходах 12 и 13 в соответствии с дан 35ными таблицы. подключающее тактовый вход 10 устройства к входу элемента И 3, Анализатор при этом работает обкчным образом причем третье состояние на входе 9 интерпретируется "0" на выходешифратора 1,При контроле точек с тремя состояниями оператор может перевести элемент 6 в другое...

Устройство для формирования остатка по модулю от числа

Загрузка...

Номер патента: 1575186

Опубликовано: 30.06.1990

Автор: Музыченко

МПК: G06F 11/10

Метки: модулю, остатка, формирования, числа

...Тактовые импульсы поступают через элемент И 6 на счетный вход счетчика 8 и вычитающего счетчика 10. Работа продолжается таким образом до момента обнуления счетчика 10 (в паузу между тактовыми импульсами), за это время на его вход и вход счетчика 8 поступит число импульсов, равное остатку по модулю К веса соответствующего разряда входного кода, и в счетчике 8 оказывается записан код остатка по модулю К веса следующего разряда входного кода, При обнулении счетчика 10 на выходе дешифратора 9 появляется единичный сигнал, который возвращает триггеры 1 и 2 в исходное состояние, сбрасывает блок 3, который перестает пропускать тактовые импульсы, и разрешает запись в счетчик 10 кода веса следующего разряда входного кода (по модулю К) с с...

Устройство для контроля кодовых последовательностей

Загрузка...

Номер патента: 1575187

Опубликовано: 30.06.1990

Авторы: Суярко, Тимонькин, Тищенко, Ткаченко, Тюрин, Харченко

МПК: G06F 11/16

Метки: кодовых, последовательностей

...адрес следующего (второго) эталона с выходов 1,1 блока 1 постоянной памяти, Этот адрес устанавливается на адресных входах блока 1 постоянной памяти по выходам счетчика 2, Таким образом, на выходе 1.3 блокапостоянной памяти устанавливается значение очередного эталона, на выходе 1,1 - адрес ячейки памяти со значением следующего эталона, а на выходе 1,2 - значение "1", По импульсу на выходе 7.2 распределителя 7 вновь устанавливается триггер 12 и записывается в регистр 3 значение очередного эталонного сигнала с выходов 1.3 блока 1 постоянной памяти. Это новое значение эталона с выходов 3,1 регистра 3 поступает на вторую группу входов первого блока 5 сравнения, на первой группе входов которого выставлена информация,с группы 21 входов...

Устройство адресации памяти

Загрузка...

Номер патента: 1575188

Опубликовано: 30.06.1990

Авторы: Вишняков, Герман, Орловский, Поправкин, Щурко

МПК: G06F 12/00

Метки: адресации, памяти

...3 сигналами У 4У .Далее блок 21 выдает сигнал СЛ,А, азатем СЛ,О, Этим достигается формирование порядковых номеров байтов всчетчиках 3 так же, как и в ранее описанной команде чтения. Параллельно сэтим в счетчик 9 записывается номерблока памяти (МЛД.РАЗ) сигналом У .Соответственно записанному номеру дешифратор 10 возбуждает выход ВБР.,который разрешает прохождение сигнала записи ЗП,П через элемент И 6на вход управления записью блока памя"ти 2 . В случае, когда нужно записы Квать последовательно несколько байтов (не более восьми), дополнительнок описанному сигнал ЗП,П через элемент 8 поступает на счетный входсчетчика 9 увеличивая его содержимое1 11на 1 , т, е . определяя э тим следующий по порядку :блок памяти, используемый для...