Патенты с меткой «ошибок»

Страница 22

Устройство для моделирования ошибок программного обеспечения

Загрузка...

Номер патента: 1365092

Опубликовано: 07.01.1988

Авторы: Барулин, Дымарский, Климова, Морозов, Смирнов

МПК: G06N 7/08

Метки: моделирования, обеспечения, ошибок, программного

...И 9 подступают сигналы, разрешающие прохождение импульсов через соответствующие элементы И 9.С выходов элементов НЕ 6 управляющие сигналы со случайной длительностью поступают на входы соответствую 13650 Изобретение относится к цифровой вычислительной технике и может быть92 2щих элементов 7 задержки, которые обеспечивают задержку сигналов управления на некоторое различное время, Тем самым моделируется конечная физическая скорость размножения ошибок в реальных технологических процессах проектирования программного обеспечения. С выходов элементов 7 задержки управляющие сигналы через соответствующие элементы ИЛИ 8 поступают на вторые входы соответствующих элементов И 9. Таким образом, моделируется процесс размножения ошибок в реальных...

Устройство для исправления ошибок

Загрузка...

Номер патента: 1367028

Опубликовано: 15.01.1988

Авторы: Гулян, Маркарян

МПК: G08C 25/00

Метки: исправления, ошибок

...представляется в разрядной двоичной комбинацией в натуральном двоичном коде, Управляющие сигналы, необходимые для работы аналого-циФрового преобразователя 1, поступают с выхода умножителя 7 частоты в в раз и с синхровхода устрой" ства.Поскольку в аналого-цифровом преобразователе 1 каждому отсчету ставится в соответствие в разрядная двоичная комбинация, то для представления г мерного кодового слова потребуется гхв символов. Выбор величины в осуществляется исходя из компромиса между достигаемым выигрышем и усложнением устройства и определяется конкретными требованиями к цифровой системе передачи.В в разрядном аналого-цифровомпреобразователе 1 формируются г хв разрядные двоичные кодовые слова, ко" торые в последовательном коде поступают...

Запоминающее устройство с контролем цепей обнаружения ошибок

Загрузка...

Номер патента: 1367046

Опубликовано: 15.01.1988

Авторы: Николаев, Сергеева

МПК: G11C 29/00

Метки: запоминающее, контролем, обнаружения, ошибок, цепей

...7 содержит меньше разрядов,чем ячейки блока 6, информация с еговыходов полностью заполняет регистр2 и лишь частично регистр 1, Остальные разряды регистра 1 заполняютсянулями, Далее процесс идет аналогично процессу. считывания информациииз ячейки блока 6.Ошибки блока 6 достаточно простоотделяются отошибок цепей коррекции. Для этого достаточно последовательно записать и считать одинаковуюинформацию в различные ячейки бло-.ка 6. Неизменность ошибки говорит онеисправности цепей коррекции, впротивном случае имеет место отказ вячейках блока 6. Для локализации отказа в цепяхкоррекции в регистр 7 записываетсянулевая информация. При чтении этойинформации из регистра 7 на выходе9 устройства должна быть информация,046 35 з 1367состоящая из...

Устройство для управления с коррекцией ошибок

Загрузка...

Номер патента: 1368881

Опубликовано: 23.01.1988

Авторы: Баженов, Карнаух, Тимонькин, Ткаченко, Топорков, Харченко

МПК: G06F 11/18, G06F 9/22

Метки: коррекцией, ошибок

...н единичное состояние. Шифратор 5 предназначен для формирования управляющих сигналов в соответствии с кодами, посту 0 - 0 0 0 0 0 0 0 0 1 - 1 0 0 1 0 0 1 0 2 - 0 0 0 1 0 0 0 О 1 О 1 0 О 0 1 4 - 0 0 1 0 0 0 1 1 5 0 О351 0 0 0 1 1 0 0 0 0 0 0 0 0 0 0 7 0 0 0 0 0 0 0 0 Знак" в таблице обозначает независимость выходных сигналов шифратора 5 от сигнала на управляющем входе (вход ТИ). В соответствии с таблицей функционирование шифратора 5 описывается системой логических функций:Х,Х,Х2 =Х,ХХ2 = ХХ + ХХ + Х,Х,Х+Х,Х,Х,ф 22 = ХОХ, ХХ + ХоХ 1 ХаХз в Изобретение относится к автоматике и вычислительной технике и может быть использовано в устройствах управления и синхронизации цифровых систем повышенной, надежности.Цель изобретения - повышение...

Устройство для обнаружения и исправления ошибок

Загрузка...

Номер патента: 1368995

Опубликовано: 23.01.1988

Авторы: Панкова, Смирнов, Суворов

МПК: H03M 13/05

Метки: исправления, обнаружения, ошибок

...По синхроимпульсу С информация в регистре 8 сдвигается на один разряд, а иэ блока 4 воспроизводится информация второго диагонального вектора. При этом единичный сигнал триггера 43 блока 24 управления через элемент 32 ИЛИ проходит на управляющий вход элемента И-ИЛИ 30 и разрешает прохождение через него выходного сигнала первого контрольного канала блока 4, который через элемент И первого канала блока 13 поступает на вход сумматора 7.Выходной сигнал сумматора 7 запоминается в триггере 28.Каждая одиночная ошибка в информа" ции, поступающей на вторую группу входов 2 представлена в регистре 8 ошибок двумя признаками, которые формируются при попадании ошибочного бита в сумму по модулю два совокупности двух диагональных векторов. В...

Устройство для коррекции ошибок

Загрузка...

Номер патента: 1372364

Опубликовано: 07.02.1988

Авторы: Андреева, Бородин

МПК: G11C 29/00

Метки: коррекции, ошибок

...27 ц 28 возможны следующие режи- .55 работи устройства.На ходе 27 лог. "О", Это означает, что в принятой информации ошибок нет ц Оа 5 О;сет бить цс 55 О 555 зова 5 а.На 1 кодс 27 лог, "1", а на вь 5 ходе 28 .50 Г. ООто Означает что в;5 р 5 ято Борапнц и.Ретс 5 некоррект 55 руе;5 а 5 Огнтбк кратностью От се",5,ет бнт Скорректирована, Лля этого55, вход 26 подают тактовую частоту,55 Гедствце чего через несколько такгов и входах блока 8-выходах блока 6 по.явите; призах огп 5 бкц, а информация,дос ат: ч 55 ая для Определения адресаО;п 5 б.и, - на вььодах блока 6, под 5;л 5 оченнг 5 х к блоку 7, и сигнал ошибки - на 5 гходе блока 9. Из блока 7сч 55 т 55 ется адрес первого ошибочногоб, йга (всего может быть не более двухошибочных байтов),...

Устройство для коррекции ошибок в информации

Загрузка...

Номер патента: 1372365

Опубликовано: 07.02.1988

Авторы: Андреева, Бородин

МПК: G11C 29/00

Метки: информации, коррекции, ошибок

...что ошибки цет и информация из блока 1 может быть считана по адресу, поступающему по входам 15, и сигналу обращения, поступающему по входу 20, при режиме считывания ца входе 19, который переводит коммутаторы 7 и 8 ца прием информации со 35 ответственно с входов 15 и 20.Если на выходе 23 единица - признак ошибки, а на гыходе 24 цель признак некорректпруемой ошибки (кра тностью семь - двенадцать бит), то в этом случае в принятой информации имеется ошибка и ее использоватьнельзя,Если на выходах 23 и 24 единицы, 445это означает, что имеется в принятойинформации корректируемая ошибка(кратностью от одного до шести бит),В этом случае работа блока 2 должнабыть продолжена еще на двадцать шесть50тактов импульсами, поступаощими,например, от блока...

Устройство для обнаружения и коррекции ошибок

Загрузка...

Номер патента: 1372366

Опубликовано: 07.02.1988

Авторы: Андреева, Бородин

МПК: G11C 29/00

Метки: коррекции, обнаружения, ошибок

...количество тактов (для данного порождающего полинома через 26 тактов) имеется необходимая информация дчя коррекции ошибкиПередача информации на выходы 16 с одновремеш 1 ой коррекцией может в случае необходимости производиться с. большей частотой, поэтому в устройстве предусмотреца возможность подачи второй сццхросерии на вход 21 при цал 11 чци сигнала корректцруемой ошибки, для чего испо;1 ъзуется формирователь 23.На основе информации о месте ошибки сформ 11 ровацц 1 п 1 в блоке 1 блок 3 формирует: цомер о 1 пцбочцого байта, номер первого опибочцого бита в байте ц номер следу 1 ощего байта, поскольку пакет оп 1 цбок может захватить два байта. Номер первого опп 5 бочцого бита ц номер первого ошибочного байта от блока 3 вместе с пакетом...

Устройство для обнаружения и коррекции ошибок

Загрузка...

Номер патента: 1372367

Опубликовано: 07.02.1988

Авторы: Андреева, Бородин, Василькевич

МПК: G11C 29/00

Метки: коррекции, обнаружения, ошибок

...блока 11) и сигнал некорректируемой ошибки (например, на 55выходе 26 блока 11) .В этом случае впринятой информации имеется ошибкаразрядностью шесть-десять бит, и информация из блока 1 не .ожет быть испольэоваа, поскольку при данном коде ошибки не исправляются.На выходах 26 и 27 блока 11 присутствует сигнал наличия ошибки и сигнал корректируемой ошибки. В этом случае необходимо исправить ошибку, т,е, определить адрес и синдром ошибки, Для этого вновь, но уже с более высокой частотой, с входа 25 запускается работа блока 11 без приема инФормации (поскольку вся коррекция может быть произведена в паузе между 1155 и 1156 тактовыми сигналами на входе 19). Это может быть выполнено, например, с помощью блока 29, Через двадцать шесть тактов от...

Запоминающее устройство с коррекцией ошибок

Загрузка...

Номер патента: 1374286

Опубликовано: 15.02.1988

Авторы: Дичка, Колесник, Коляда, Корнейчук

МПК: G11C 29/00

Метки: запоминающее, коррекцией, ошибок

...ячейки блока 1 памяти.Если и в первом и во втором циклах чтения слово содержит ошибку кратности три и бопее (1 = 1), то блок 27 выдает на выход 44 сигнал "Ошибка". Кроме того, если в процессе декодирования информации на входы 30-33 блока 27 поступает код Х Х,Х,Хотсутствующий в табл. 1 (при этом выполняется логическое условие У = 1), то независимо от цикла чтения инфор мации (первой или второй) на выход 45блока 27 выдается сигнал "Неисправность декодера". 50 5 3 кристалла") и Х (38) = 9 (" Запись" ) слово записывается в блок 1 памяти.Поступление на вход 29 блока 27 сигнала "Чтение" (Х, 1) определяет режим чтения. Блок 27 выдает с выходов 37 и 38 сигналы Х - 1 и Х - 1, которые поступают на управляющие входы блока 1. При этом на...

Устройство для автоматического определения коэффициента ошибок

Загрузка...

Номер патента: 1374439

Опубликовано: 15.02.1988

Автор: Пантелеев

МПК: H04J 3/14

Метки: коэффициента, ошибок

...алгоритму работы прекращается цикл измерения и высвечивается зафиксированное число ошибок. При этом, уже высвечивается второй индикатор 12 занятой, что соответствует изменению порядка результата.При Фиксации первым декадным счетчиком 5 к концу второго интервала измерений менее десяти ошибок датчик 3 сигналов времени формирует третий интервал времени, больший предыдущего (второго) интервала в десять раз, и дает управляющий сигнал на третий индикатор 13 запятой. При переполнении первого, второгои третьего декадных счетчиков 5,6 и 7 до истечения измерительного интервала блок 2 управления прекращаетцикл измерений и обеспечивает высвечивание информации первого, второгои третьего декадных счетчиков 5,6 и7 на индикаторах 8,9 и 10...

Оперативное запоминающее устройство с коррекцией ошибок

Загрузка...

Номер патента: 1377917

Опубликовано: 28.02.1988

Авторы: Березин, Кимарский, Кузовлев, Онищенко, Сушко, Черняк

МПК: G11C 29/00

Метки: запоминающее, коррекцией, оперативное, ошибок

...иходнофазный выход, т.е, в мажоритарномЭСЛ-элементе, принимающем сигналыс выходов двух элементов ИСКЛЮЧАЮЩЕЕИЛИ, необходимым является использо-вание переключателя тока, преобразующего однофазные сигналы в парафазные,что снижает быстродействие мажоритарно.ного элемента и блока коррекции в целом. Поэтому для исключения подобнойзадержки блоки 8, и 88 мажоритарного декодирования строятся на элементах нечеткости 9, четности 10,реализованных на переключателях тока,а вместо мажоритарного элемента используется трехвходовый лоГическийэлемент 22, условно названный элементом коррекции ошибки.Когда логические уровни сигналовна выходах элементов 9 и 10 одногоиз блоков 8 мажоритарного декодирования равны, т.е. при восстановленииинформационного...

Устройство для обнаружения и коррекции ошибок памяти

Загрузка...

Номер патента: 1377918

Опубликовано: 28.02.1988

Авторы: Абрамов, Воловник, Савинова

МПК: G11C 29/00

Метки: коррекции, обнаружения, ошибок, памяти

...Н-матрица которого предс-,тавлена на фиг,З).Для реализации данного конкретного 21,15 треугольного кода устройство для коррекции.и обнаружения ошибок (фиг.4) содержит блок 1 формирования контрольных сигналов треугольного 40 21,15 кода, состоящий соответственно из шести (ш=б) шестивходовых сумматоров 2- 2 по модулю два и шести элементов НЕ .11 шестивходовый формирователь 3 Одиноч ых и двойн х оши бох, а также пятнадцать (К=15) коммутаторов-корректоров 4,-4, одиночных ошибок, число адресных входов каждо" го из которых равно трем. Количество коммутаторов 4 и количество суммаг торов 2 связаны соотношением К = С,. Схема подключения входов 5 и б устройства к входам сумматоров 2-2. а также схема подключения информационных входов 5 устройства...

Устройство для выявления ошибок положения импульсов

Загрузка...

Номер патента: 1378032

Опубликовано: 28.02.1988

Авторы: Игнатович, Камынов

МПК: H03K 5/153, H03K 5/19

Метки: выявления, импульсов, ошибок, положения

...информационные входы 8, стробирующийвход 9 (вход управляющего сигнала),выход 10 устройства,Выходы дополнительных одновибраторов 1-4 подключены через элементИЛИ 5 к первому входу элемента И 6,а входы одновибраторов 1-4 подключены к информационным входам 8, вход9 через одновибратор 7 подключен квторому входу элемента И 6, выход которого соединен с выходом 1 О устройства.Устройство работает следующим образом.На информационных входах 8 происходит периодически изменение информации, при этом по фронту и спадусигнала одновибраторы 1-4 вырабатывают импульсы с длительностью 1е юЭлемент ИЛИ 5 осуществляет логическое сложение длительностей выработанных импульсов и выдает результирующий импульс на элемент И 6. Изменения сигналов на информационных...

Запоминающее устройство с коррекцией ошибок

Загрузка...

Номер патента: 1381605

Опубликовано: 15.03.1988

Авторы: Билецкий, Бушуев, Корнейчук, Орлова, Щербина

МПК: G11C 29/00

Метки: запоминающее, коррекцией, ошибок

...блок управления формирует и в случае, если произошла ошибка в маркерном разряде ячейки, т.е. на выходе последнегоэлемента ИС 1 С 1 ЮЧАНЦЕЕ ЮИ, входящегов состав блока 9, появился единичныйсигнал): выдачу инверсного содержимого входного регистра 3 (всех разря 5до в, включая и маркерный ); з аписьего в накопитель 1, считывание с него в регистр 4 слова,Содержимое регистров 3 и 4 сравнивается в блоке 9 определения ошибочных разрядов (сравниваются инверсное значение исходного слова, хранящегося в регистре 3, и значение инверсного слова, считанного из накопителя, т.е. два инверсных кода). Иесли ошибки в слове отсутствуют (чтовозможно в случае, если первоначально г-кратный отказ привел к появлению-кратной, многократной ошибки), тона выходе...

Устройство обнаружения и исправления ошибок в кодах рида соломона

Загрузка...

Номер патента: 1381719

Опубликовано: 15.03.1988

Авторы: Гвоздев, Горшков, Егоров, Петров, Типикин

МПК: H03M 13/27

Метки: исправления, кодах, обнаружения, ошибок, рида, соломона

...Затем начинается следующий цикл работы устройства.В течение первых шестнадцати тактов следующего цикла работы во время приема первых шестнадцати символов информационной последовательности следующего обобщенного кодового слона из вычислителячерез коммутатор 7 иблок Й сумматоров на выходы 15 устройства аналогично описанному выводятся вычисленные контрольные символы четырех базовых кодов Рида-Соломона предыдущего обобщенного кодового слова, поэтому начальная задержка в режиме кодирования составляет щестнадцать тактов или 16/60 = 4/15 обобщенного кодового слова. 1 ОВ режиме декодирования обобщенкое кодовое слово длиной 60 символов (240 бит), считываемое с внещней памяти, посимвольно,за 60 тактов поступает в вычислитель 1 остатков...

Многоканальное устройство исправления ошибок для магнитных накопителей

Загрузка...

Номер патента: 1383440

Опубликовано: 23.03.1988

Авторы: Иньков, Малышев, Нурмаметов

МПК: G11B 27/36

Метки: исправления, магнитных, многоканальное, накопителей, ошибок

...наклонных четностей на вход (+1) -го триггера 6 и через элементы НЕ 9 и И 10 запрещает выделение сигнала коррекции ( - 1) -м элементом И 7. Сигнал коррекции информации с выхода -го элемента И 7 подается на -й элемент И 13 и на вход установки в-го триггера 18, устанавливая его в единичное состояние, Сигнал с выхода -го триггера 18 поступает на мажоритарныи элемент 19, который формирует единичный сигнал при наличии двух или более единиц на его входах, поэтому при. искажении информации только в -м разряде с выхода мажоритарного элемента 19 снимается нулевой потенциал. При установке в единичное состояние триггеров 18, количество которых совпадает с функцией мажоритарного элемента 19, т. е. больше или равно двум, им...

Устройство для исправления ошибок

Загрузка...

Номер патента: 1383484

Опубликовано: 23.03.1988

Автор: Рогальский

МПК: H03K 19/23

Метки: исправления, ошибок

...ИЛИ 2 соеди 1 анен с первым входом элемента И 4, выходтретьего элемента ИСКЛЮЧАЮШЕЕ ИЛИ 3 соединен с вторым входом элемента И 4, Выходы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ 2 и 3 реализуют выходы 8 и 9 разрядов контроля. Выход элемента ИСКЛЮЧАЮШЕЕ ИЛИ 1 реализует мажоритарный выход 1 О устройства.Устройство реализует функции М30 = (а 9 с) (в 9 с) 9 с К 1 = а 9 с; К =в 9 с, где М - мажоритарная функция от входных а, в, с, сигналов; Кь К - первый и второй разряды контрольного кода номера отказавшего канала, и работает следующим образом.При наличии на информационных входах 5 - 7 одинаковой информации в виде логических 0 или 1 на выходах элементов ИСКЛЮЧАЮШЕЕ ИЛИ 2 и 3 формируются сигналы, соответствующие логическому О, с выхода элемента И 4...

Устройство для исправления ошибок

Загрузка...

Номер патента: 1383509

Опубликовано: 23.03.1988

Авторы: Альперин, Кретинин, Матвеев, Черненко

МПК: H03M 13/19

Метки: исправления, ошибок

...соответ 138350910 15 20 25 30 35 40 45 50 55 ствующая проверочная комбинация и подается на вход блока 9 контроля нечеткости,на втором входе которого установлена проверочная комбинация, сформированная в формирователе 4 в соответствии с дополнительной к коду Хэмминга матрицей. На.третьем входе блока 9 контроля нечетности сигналы отсутствуют, так как в случае одиночной ошибки счетчик 6 находится в нулевом состоянии и блок 7 памяти не работает. Поскольку произошла одна ошибка, проверочные комбинации на входах блока 9 контроля нечеткости совпадают и сигнал на его выходе равен нулю, Единичный сигнал с выхода элемента НЕ 10 отпирает элемент И 15. Одновременно код номера искаженного разряда с выхода сумматора 11.по модулю два расшифровывается...

Устройство для предотвращения ошибок в принятой информации

Загрузка...

Номер патента: 1385296

Опубликовано: 30.03.1988

Авторы: Ипатов, Некрасов, Силантьев

МПК: H04B 1/10, H04L 1/24

Метки: информации, ошибок, предотвращения, принятой

...второй счетчик 8 и блок 10 задержки, а через элементы ИЛИ 11 и 12 сбрасывает регистр 4 памяти, Если длительности интервалов Т Т, То, Т, равны, то прозошл скачкообразное изменение частоты информационного сигнала. В этом случае срабатывает детектор 14 повторяющихся кодов и импульс на его выходе разрешает запись кода принятых одинаковых интервалов в блок 5 осреднения, При этом длительность принимаемых четырех и более одинаковых интервалов может быть как менее, так и более длительности информационного интервала, код которого хранился до этого в блоке 5 осреднения.На второй вход блока 9 сравнения поступает код с выхода второго счетчика 8, а на первый ее вход поступает код И , хранящийся в блоке 5 осреднения, Если код на выходе второго...

Устройство контроля ошибок линейных регенераторов

Загрузка...

Номер патента: 1385302

Опубликовано: 30.03.1988

Авторы: Гуревич, Дурец, Непомнящий, Паламарчук

МПК: H04B 3/46

Метки: линейных, ошибок, регенераторов

...выходов решающего устройства контролируемого 25регенератора (не показано)сигналы поступают на входы элементов памяти2 и 3, где происходит накопление уровней в зависимости от приходящего сигнала. В дифференциальном усилителе 4 30сигналы вычитаются, т.е. на его выходе формируется сигнал,пропорциональный текущему значению цифровой суммы (ТЦС). В дешифраторе 6 происходитанализ сигнала ТЦС таким образом,чтопри нахождении сигнала ТЦС в д-уровне на -м выходе дешифратора 6 появляется сигнал "1". Таким образом, на-м выходе дешифратора 6 частотапоявления " 1" пропорциональна частоте появления -го состояния в сигнале ТЦС. На выходе соответствующегоинтегратора 7 устанавливается напряжение, пропорциональное частоте появления -уровня ТЦС. При...

Устройство для исправления ошибок

Загрузка...

Номер патента: 1387202

Опубликовано: 07.04.1988

Автор: Устинов

МПК: H03M 13/51

Метки: исправления, ошибок

...длины К + г двоичных символов подают в блок 4 декодирования, где в соответствии с введенными при кодировании проверочными символами проверяют этот отрезок на наличие ошибок. При обнаружении ошибок в блоке 4 декодирования сигнал с его третьего выхода поступает на управляющий вход блока 1 пробного исправления ошибок,При необнаружении ошибок К информационных символов записывают в блок 12 промежуточного хранения и подают на первый вход блока 13 сравнения.Одновременно считывают первую ячейку 18 памяти, в которую была записана единица в начале процесса декодирования. Сигнал с ячейки 18 сдвига подают на единичный вход триггера 14, устанавливая его в положение 1, на управляющий вход блока 11 пробного исправления ошибок для организации...

Запоминающее устройство с коррекцией ошибок

Загрузка...

Номер патента: 1392595

Опубликовано: 30.04.1988

Авторы: Вариес, Култыгин

МПК: G11C 29/00

Метки: запоминающее, коррекцией, ошибок

...слово подаются на входы блока 4 контроля и коррекции ошибок, где производится выявление и коррекция ошибок в Ь+1)-разрядном информационном слове. Скорректированное Х-разрядное информационное слово с выхода блока 4 контроля и коррекции ошибок подается на выход устрой" ства и на вход блока 5. Контрольные байтные разряды получают путем сум" мирования по модулю два сигнала байта, Контрольные байтные разряды подаются на выход устройства с выхода блока 5.В предлагаемом устройстве корректирующие коды исправляют одиночные ошибки и обнаруживают двойные ошибки, но не выявляют полного пропадания слова на выходах блоков 2 и 3, 11 ри этом на выходах устройства формируется нулевое слово с правильными контрольными разрядами. Контрольные байтные разряды...

Устройство для обнаружения ошибок в двухступенчатом модулярном коде

Загрузка...

Номер патента: 1396283

Опубликовано: 15.05.1988

Авторы: Акулинчев, Хлевной

МПК: H03M 7/18

Метки: двухступенчатом, коде, модулярном, обнаружения, ошибок

...по модулю 9В блоке б вычисления квазиранга числа умножители 24.3 и накапливающие сумматоры 25. выполнены по модулю 1)Устройство (фиг.1) работает следующим образом.В исходном состоянии все сумматоры обнулены, узел 26 преобразования модулярного кода в позиционный готов к преобразованию, на входах 1 и 2 устройства - "1".Работа устройства начинается в момент появления на входе 11 кода первого остатка Ы(, величина которого сравнивается схемой 7 со значением кода основания р установленного на выходе блока 4 памяти, и, если первое значение превьппает второе, на выходе схемы 7 формируется сигнал "1", который проходит через элемент ИЛИ 10 на выход 13 устройства, что означает наличие ошибки в анализируемом остатке, Далее на вход 11 подается...

Устройство исправления ошибок для запоминающего устройства

Загрузка...

Номер патента: 1399742

Опубликовано: 30.05.1988

Автор: Эннс

МПК: G06F 11/08, G11C 29/00

Метки: запоминающего, исправления, ошибок, устройства

...перебо"ра символов, указывающих на стира"ния из числа появляющихся на выходах 18 блока 1 символов "1" в сост"ветствии со словами, появляющимисяна выходах 23 блока 5, слово, появляющееся на выходах 31 блока 5, которое поступает на,входы блоков 34сравнения блока 1, изменяется. Послеэтого осуществляется определение символов, указывающих на стирания, аналогично описанному, Появление п 1" навсех выходах 24 счетчика 6 указываетна окончание перебора и вызывает появление "1" на выходе 28 элементаИ 1 0 и выключение генератора9.5 10 1 Б 20 25 30 35 40 з 139Блок 13 формирования кодовых слонработает следующим образом. На элементах ИСКЛЮЧАЮЩЕЕ,ИЛИ 35 происходитопределение различающихся символовкодового слова на выходах 30 блока 12и слова...

Устройство для обнаружения ошибок в системе остаточных классов

Загрузка...

Номер патента: 1399743

Опубликовано: 30.05.1988

Авторы: Писарев, Червяков

МПК: G06F 11/08

Метки: классов, обнаружения, остаточных, ошибок, системе

...3, тогда на выходах дешифраторов 2,1 2.3 появляются коды остатков в одно- позиционном виде, а через время, равное переходным процессам, на выходе 55 элемента И 4,4 будет находиться потенциал логической единицы, так какна все его входы с выхода каждогодешифратора поступают единичные потенциалы, на выходах всех остальныхэлементов И будет присутствовать нулевой потенциал, т.е. на выходе анализатора 3 диапазона будет находиться код кодового числа в однопоэиционном виде, Таким образом, на выходеэлемента ИЛИ 5 присутствует единичный потенциал, означающий, что ошибки нет и число А является кодовым,Если во втором остатке произошлаошибка, например А =(001.001.011)31,. то на выходах всех элементовИ 41 - 4.6 присутствует...

Устройство для обнаружения ошибок при передаче кодов

Загрузка...

Номер патента: 1403066

Опубликовано: 15.06.1988

Авторы: Мартиросян, Свистельников

МПК: G06F 11/08

Метки: кодов, обнаружения, ошибок, передаче

...для обнаружения ошибок при передаче кодов. ОУстройство содержит входной регистр 1, регистр 2 контрольных разрядов, блок 3 управления параллельной записью, блоки 4 и 5 контроля по модулю два, дешифратор 6, элементы ИЛИ 7. - 7.п, входные регистры 8.1 - 8.п, триггеры 9. - 9.п, блоки 10.1 - 10.п контроля на четность, блок1 формирования сигнала ошибки, информационный вход 12, стробирующий вход 13, вход 4 контрольных разрядов, информационные выходы 5. - 15.п, выход 16 сигнала ошибки, дешифраторы 17 - 9, регистры 20 - 22,20 элементы ИЛИ 23 и 24, блок 25 индикации и блоки 26 и 27 элементов И. Устройство работает следукнцнм образом.Информация, поступающая на входной 25 регистр 1 с входа 12 информации, и контрольные разряды, поступающие на...

Оперативное запоминающее устройство с коррекцией ошибок по методу мажоритарного декодирования

Загрузка...

Номер патента: 1410105

Опубликовано: 15.07.1988

Авторы: Березин, Кимарский, Кузовлев, Онищенко, Сушко, Черняк

МПК: G11C 29/00

Метки: декодирования, запоминающее, коррекцией, мажоритарного, методу, оперативное, ошибок

...вход 10 выбора режима, перый 11 и второй 12 блоки свертки по моду,1 ку два, мультиплексор 13 и тестовый вы Од 14. Устройство работает следующим обраОм.Устройство использует для коррекции ушибок низкоплотностной (10 - 6) код с мажоритарным декодированием.В режиме записи в блок 1 данные посту ают непосредственно с информационных Входов 7 устройства - сигналыЮ - О, а в лок 2 - с выходов блока 3 кодирования - игналы С 1 - Ся (адресные входы блоков 12 на фиг. 1 не показаны). Проверка праильности кодирования входных сигналов Основана на том свойстве кодирующей мат)ицы (фиг. 2), применяемом при мажоритарНом декодировании выходных сигналов, что сумма по модулю два контрольных разрядов Всегда должна быть равна нулю, Поэтому появление в режиме...

Устройство для декодирования с исправлением ошибок

Загрузка...

Номер патента: 1411981

Опубликовано: 23.07.1988

Автор: Карпухин

МПК: H03M 13/51

Метки: декодирования, исправлением, ошибок

...2-5(Фиг. 2) выполнен на первом - пятомбуферньх регистрах 15-19, первом 20и втором 21 сумматорах по модулю(2 - 1), преобразователе 23 кода иэлементе И 24. На фиг. 2 обозначеныпервые 25 и вторые 26 информационныевходы, первый - пятый управляющиевходы 27-31, первый 32 и вторые 33выходы.Блок 6 исправления ошибок (Фиг. 3)выполнен на буферном регистре 34,вычитателе 35 по модулю.(2 - 1),преобразователе 36 кода, сумматоре37 по модулю (2 - 1) и сдвиговом регистре 38. На Фиг. 3 обозначены первые 39 и вторые 40 информационныевходы, первый - третий управляющиевходы 41 - 43 и выход 44.Блок 7 вычисления ошибочных позиций (фиг. 4) выполнен на первом -5 О 5 20 25 ЗО 35 40 тринадцатом вычитателях 45-57, первом 58 и втором 59 сумматорах, первом...

Устройство для определения логарифмического коэффициента ошибок дискретного канала связи

Загрузка...

Номер патента: 1411993

Опубликовано: 23.07.1988

Авторы: Гут, Лесман

МПК: H04L 11/08

Метки: дискретного, канала, коэффициента, логарифмического, ошибок, связи

...устанавливается число 01,000 (младшие разряды записаны справа). Теперьв счетчике 7 фиксируется единица, а возбуждение переходит с выхода 7 р на выход 7, . Элемент И 6 закрывается, элемент И 61 открывается.Третий импульс через элемент И 6 переводит триггеры 5, и 91 в единичное состояние. В счетных блоках 1 и55 3 фиксируется число 01;100 = 1 + 9934ется, следовательно, возбужденным ос- тается выход 7, а элемент И 6 открытым.Четвертый импульс через элементИ 6вновь попадает на вход триггеров 5 и 9 добавляя к содержимому1счетчиков в в . В счетных блоках 1 и 32фиксируется число 10,000=2. Изменяется содержимое. счетчика 7, возбуждается выход 7 , открывается элемент И 6, Подсчет импульсов производится, начиная с триггеров 5 и 9 , имеющих вес. 2...