Патенты с меткой «ошибок»

Страница 20

Устройство для автоматического определения коэффициента ошибок

Загрузка...

Номер патента: 1290550

Опубликовано: 15.02.1987

Авторы: Бабкин, Усенко

МПК: H04L 11/08

Метки: коэффициента, ошибок

...15(С ), постоянная времени работы которого согласована с временем непрерывной работы контролируемого канала. По сигналам датчика 15 сигналоввремени блок 13 управления осуществляет управление работой Формирователя 16 команд управления (Е.-й ),коммутатора 17 направлений (С -с ),5датчика 3 сигналов времени ( -1,),а также прохождением ошибок из блока 2 управления на вход счетной декады 6 (запрет счета до момента с,разрешение счета до. момента ,). Втечение времени непрерывного функционирования контролируемого канала(г. -с ) сигнал, поступающий из линии связи на магистральный входкоммутатора 17 направлений проходит 10 15 20 25 30 35 на вход анализатора 1 ошибок, Ошибки, выделенные анализатором 1 ошибок, через блок 2 управлени и открытий в...

Система для определения ошибок перекрытия

Загрузка...

Номер патента: 1291823

Опубликовано: 23.02.1987

Авторы: Клейе, Хартунг

МПК: G01B 9/08

Метки: ошибок, перекрытия

...расщепле О ния хода лучей на два частичных хода лучей в соответствии с примененнымидлинами волн, расположенными в каждом иэ двух частичных ходов полосовым фильтром и приемником излучения и блоком обработки результатов, подключенным к приемникам излучения,На чертеже изображена принципиальная схема системы для определения 40ошибок перекрытия,На координатном столике 1, подвижном в перпендикулярных друг кдругу координатных направлениях хи у, находятся шаблон 2 с иэмери-45тельными метками, служащий в качестве эталонного объекта,и шаблон 3,,например, из комплекта шаблонов.Шаблон 3 представляет собой испытуемый объект и в отдельных кадрах содержит измерительные метки, отклонениярасположения которых от измерительныхметок шаблона 2...

Измеритель частотных ошибок

Загрузка...

Номер патента: 1291890

Опубликовано: 23.02.1987

Автор: Кочемасов

МПК: G01R 23/00

Метки: измеритель, ошибок, частотных

...,+ должен меняться следующим образом: ф(Е)= 1(-Е )2+9( ) при Е +"о=сС Фо о о "- о 45При й С + на входах фазового детектора 6 присутствуют сигналы Б,(С)=Б,Соя 2 о(йн+Г,.)(С-о)+ .К;Ч(-,-оо) 2+4 И- ,)3; 50 Б(Т) =Ц 2 Соя 2 н Им+с)С+11 ЧИ-с )+ +Не)+ Ме)1 В этом случае фазовый сдвиг необходимо менять по закону(С) =Ф(Е, +(,)+2 Ч И-,- приС,+Т. (3) где Г - частота колебания на пятомсвыходе синхронизатора 1; ф (с) - сдвиг фаз, требуемый длянастройки нуля измерителя.Для того, чтобы измеритель регистО рировал частотные ошибки(С)= И) - -(С-,)1 /7 необходимо до начала модуляции обеспечить в фазовращателе 8 сдвиг фаз Таким образом, для правильной настройки измерителя частотных ошибок необходимо сформировать код управления фазовращателем 8,...

Устройство для декодирования с коррекцией ошибок

Загрузка...

Номер патента: 1292189

Опубликовано: 23.02.1987

Авторы: Карпухин, Ракошиц

МПК: H03M 13/51

Метки: декодирования, коррекцией, ошибок

...(Ь ) регистра 18 формирователя3 переписывается на регистр 38 блока 11 по сигналу13.Если ошибка произошла в 1 -м символе информационной части Я=О14), то в соответствии с формулой12) на вычитателе 40 осуществляется получение разности К, -Ь, а на вычитателе 41 - разности Ь -ь,. С вычитателя 40 разность К, - Ь поступает на преобразователь 46, осуществляющий преобразованием (К, - ь ), результат которого суммируется с результатом вычитателя 41 на суммато"ре 47. Если содержимое (Ь,) регистра6 не равно оо (1111), то выход элемента И-НЕ 36 равен "1", а если Ь ФК,т,е, выход вычитателя 40 не равен"0", то выход элемента ИЛИ 48 равен"1", и на дешифраторе 45 возбуждаетсячетвертый выход,Далее, если элемент 42 сравнениявыдает сигнал на первом...

Устройство для коррекции циклических ошибок

Загрузка...

Номер патента: 1293697

Опубликовано: 28.02.1987

Автор: Петрунин

МПК: G05B 19/18

Метки: коррекции, ошибок, циклических

...выходе счетчика за длительность сигнала с генератора 15 фиксируется код скорости и переписывается в регистр 14 по сигналам с формирователей 17 и 18. При прямом счете коды скоростей находятся в пределах О - 127 (фиг. 2 и 3), а при обратном - в пределах 127 - 255. В зависимости от этого на выходе блока 9 памяти код фазового сдвига формируется в прямом или дополнительном коде, это обеспечивает изменение знака смещения фазы сигнала функционального генератора гармоники при изменении направления перемещения. Не трудно заметить, что амплитудная характеристика для содержимого регистра О - 127 и 127 - 256 формируется одинаковой (без изменения знака).Устройство работает следующим образом.По сигналу с датчика 2 счетчик 4 импульсов обнуляется и в...

Декодирующее устройство для исправления пакетных ошибок

Загрузка...

Номер патента: 1293845

Опубликовано: 28.02.1987

Авторы: Евсеев, Ефимов, Крук, Лернер, Семенов, Трояновский

МПК: H03M 13/05

Метки: декодирующее, исправления, ошибок, пакетных

...7 - 9 и обнуляет содержимое второго регистра 2сдвига, При закрытых ключах 7 - 9 цепи обратной связи регистров 1 и 2сдвига и вычислителя 3 синдрома разрываются и содержимое вычислителя 3синдрома подается на входы г (гчисло проверочных символов кода) левых разрядов первого регистра 1 сдвига, где складывается по модулю двас содержимым второго регистра 2сдвига,2,3, Символы синдрома с выходоввычислителя 3 синдрома параллельнопоступают на информационный вход блока 14 селекции в котором производится анализ поступающего синдрома. Врезультате этого анализа на выходеблока 14 появляется слово, содержащее ровно один нулевой символ, соответствующий числу . нулей, стоящих справа от старшего ненулевого разряда синдрома. Слово с выхода блока 14...

Устройство декодирования с исправлением ошибок

Загрузка...

Номер патента: 1293855

Опубликовано: 28.02.1987

Авторы: Додин, Крутиков

МПК: H03M 13/51

Метки: декодирования, исправлением, ошибок

...того или иного сигнала на выход мультиплексора 7 с учетом качества канала, оцененного эа предыдущий отрезок времени, продолжитель 354055 а затем один из сигналов Л Л Лоф2 Л Л , А коммутируется на выкход мультиплексора 7 в зависимости от кода, поданного на управляющие входы мультиплексора 7 из кодопреобразователя 13.Если на выход мультиплексора 7 коммутируется сигнал А = 1, то он блокирует исправление каких бы то ни было символов входной кодовой после О довательности. В этом случае информация не исправляется и дополнительные ошибки устройством декодирования с исправлением ошибок не вносятся.Если на выход мультиплексора 7 коммутируется сигнал А , то исправление символов разрешается только в тех кодовых словах, которым...

Устройство для исправления одиночных и обнаружения двойных ошибок

Загрузка...

Номер патента: 1295398

Опубликовано: 07.03.1987

Авторы: Кондрашов, Шагов

МПК: G06F 11/08

Метки: двойных, исправления, обнаружения, одиночных, ошибок

...контрольных и информационных разрядовустройства, группа информационныхвыходов формирователя синдрома соединена с группой информационных входов узла свертки по модулю два,группа информационных входов блокакоррекции информации подключена кгруппе информационных разрядов устройства, группа выходов блока коррекции информации является группой На две группы инФормационных входов Формирователя 1 синдрома поступает код микрокоманды и контрольные разряди. На выходе Формирователя синдрома появляется синдром онибки, где появление единицы в каком-либо разряде означает ошибку в соответствующем входном информационном разряде, Синдром ошибки ССсодержит позиционный номер искаженного разряда микрокоманды. При искажении оцного разряда (или нечетного...

Устройство для обнаружения ошибок в модулярном коде

Загрузка...

Номер патента: 1295528

Опубликовано: 07.03.1987

Авторы: Козленко, Корнеев, Лебедев, Хлевной, Червяков

МПК: H03M 13/05, H03M 7/18

Метки: коде, модулярном, обнаружения, ошибок

...для обнаружения ошибокв модулярном коде работает следующимобразом, 5В исходном состоянии в регистр 1занесены остатки х х , .., х.В регистр 2 занесены остатки хкх , , х , На выходах преобразователя 5 кода сформированы значения Окодов 1 х,р,1хк 1 тЗксоответственно.На вход 16 поступают тактовые импульсы, триггер 19 установлен в нулевое состояние, и, соответственно, на 15выходах распределителя 21 нет импульсов.Импульс ".Пуск, поступивший навход 15, устанавливает счетчик б висходное нулевое состояние и, пройдя через блок 7 управления на выход28, записывает в сумматоры 4 с первогопо ш-й значение кодов хк, р,1Фх й , соответственно, а.кв .ъ 1 ктакже устанавливает в исходное состояние распределитель 21 импульсов исчетчик 22. Через время,...

Декодирующее устройство для исправления ошибок

Загрузка...

Номер патента: 1295531

Опубликовано: 07.03.1987

Авторы: Георгиева, Додунеков, Житков, Зиновьев, Зяблов, Савельев

МПК: H03M 13/05

Метки: декодирующее, исправления, ошибок

...х х, записанное в блоке 89, выходы которого подключены на вторые входы перемнолжтеля 86, На первые входы перемножителя 86 из блока 88 подается локатор х, На двенадцатом такте величина ь =х х х записывается на триггеры группы 87, с которых на 13-м такте переписывается вблок 89.Для дальнешпих расчетов неЬбходи,омо записать ь .=1 в блок 89. Это производится на 14-м такте путем подключения через коммутаторы 84 и 85 навходы перемножителя 86 выхода элемента НЕ 83. Таким образом, в перемножителе 86 производится перемножениео о,оЫ. М =ж и результат вначале записывается на триггеры группы 87, а на15-м такте - в блок 89,На 16-м такте появляется сигнална третьем выходе дешифратора 12,который подается в вычислитель 16 свхода 74 на С-вход...

Вычислитель ошибок помехоустойчивого декодера

Загрузка...

Номер патента: 1295532

Опубликовано: 07.03.1987

Авторы: Бабанин, Типикин

МПК: G06F 11/00, G06F 17/00, H03M 13/51 ...

Метки: вычислитель, декодера, ошибок, помехоустойчивого

...с логико-алгебраическим выражениемвгде й, и й " логические переменные,с помощью которЫх производится клас 5 сификация типов ошибок в кодовом сло-,ве и локализация места ошибок,Логические переменные вычисляютсяпо следующим выражениям:8 Ю в( ) фВв ) вввавСХ) )+ввдвЕ,(Х)+ Г(Х)"хД, (Х)Логическая переменная С, образуется на выходе элемента ИЛИ 8, логическая переменная е 2 вычисляется с помо"55 щью блоков 2, 4, 6, 9 и образуетсяна выходе элемента ИЛИ-НЕ 9, отноЕ (Х)шение вычисляется блоками 3-5.в 24(При декодировании РС-кодов с исправлением двух ошибок в вычислителеошибок возможны следующие три ситуации.При первой ситуации в кодовом слове отсутствуют ошибки, т.е, Х=Х ==У =Уг =О. В этом случае в каждомтакте на входы 13-16 поступают...

Оперативное запоминающее устройство с обнаружением ошибок

Загрузка...

Номер патента: 1297117

Опубликовано: 15.03.1987

Авторы: Бобров, Кулик, Попов, Унтилов

МПК: G11C 29/00

Метки: запоминающее, обнаружением, оперативное, ошибок

...3 и задним фронтом запускает его. При этом на первом выходе блока 3 вырабатывается сигнал Запись 1, с помощью которого в блоки 7 происходит запись инверсного числа 010, гак как элементы И в И 6 оказываются открытыми для прохождения сигналов с инверсных выходов триггеров 12 регистра 8что легко проследить по чертежу, при этом на регистре 1 сохраняется код первого адреса).После прохождения сигнала Запись 1 на втором выходе блока 3 вырабатывается сигнал Считывание 1, с помощью которо 1 О 1 с 2 ц 25 0 го происходит считывание из блоков 7 в регистр 9 инверсного числа 010,аким образом в регистрах 8 и 9 записываются соответственно числа 10.1 и 010, которые поступают на входы блока 10, в котором производится сложение по модулю два этих...

Запоминающее устройство с исправлением ошибок

Загрузка...

Номер патента: 1297120

Опубликовано: 15.03.1987

Автор: Урбанович

МПК: G11C 29/00

Метки: запоминающее, исправлением, ошибок

...разноименных разрядах разных БИС (в обоих случаях общее число ошибок не больше Ь), то на выходе элемента ИЛИ 17 появляется единичный сигнал, который через элемент И 15 устанавливает на управляющем входе коммутатора 5 сигнал, который устанавливает на входах 3 накопителя 1 инверсное по отношению к считанному кодовое слово, которое записывается в те же ячейки накопителя. Затем производится контрольное считывание инверсного кодового слова, которое в блоке 8 сравнивается со считанным ранее (прямым кодовым словом). Состояние регистра 7 не кзменяется, На выходах 21 блока 8, соответствующих отказавшим разрядам, будут единичные сигналы, поскольку даже при записи в отказавшую ячейку инверсного сигнала ее логическое состояние не изменится. Если...

Устройство для контроля достоверности и группирования ошибок

Загрузка...

Номер патента: 1297236

Опубликовано: 15.03.1987

Автор: Линник

МПК: H04B 3/46

Метки: группирования, достоверности, ошибок

...выбора коэффициентов деления, соответствующих требуемым интервалам анализа между пачками ошибокПоявление импульса на выходе той или иной схемы анализа указывает на 15 то, что безошибочный интервал. между пачками ошибок превысил данный интервал анализа или равен ему. Импульсы, появляющиеся на выходах схем анализа, являются тактовыми для регистра 6.2 20 сдвига. Выходы схем анализа, коэффициент деления которых меньше установленного защитного интервала, блокируются сигналом, поступающим с блока 3 выбора и установления длительности защитных интервалов. При появлении сигнала ошибки срабатывает триггер 4,1 и через ключ 4.3 сигналом первой тактовой частоты происходит считывание информации (с помощью узла 6.3 30 считывания) с регистра 6.2...

Запоминающее устройство с исправлением многократных ошибок

Загрузка...

Номер патента: 1300568

Опубликовано: 30.03.1987

Авторы: Орлов, Смирнова, Шетько

МПК: G11C 29/00

Метки: запоминающее, исправлением, многократных, ошибок

...2. Эти сигналы появляются на входа 18 и 15 блока 7 г, и элемент 2 И-ЗИЛИ 11 блока 7 г открывается, в результате на выходе элемента И 12 также появляется единичный потенциал, Ошибочный разряд складывается с единичным потенциалом с выхода элемента И 12, т.е. инвертируется, проходит через элемент ИЛИ 13 г и на сле дующем такте считывания, уже исправленный, записывается в регистр 5 г, Ни в одном другом блоке 7, 7 -7не возникает ситуации совпадения сигналов Х, У, Е и информация с выходов соответствующих регистров 5 проходит на их входы без изменения (Нерез элементы И 12 , ИЛИ 13 г) . Аналогичное положение характерно и для остальных блоков 1 -1 , так как ни в одном из них не возникает единичных сигналов Х и У. В случае возникновения двойной...

Декодирующее устройство для исправления пакетных ошибок

Загрузка...

Номер патента: 1300645

Опубликовано: 30.03.1987

Авторы: Евсеев, Крук, Лавров, Семенов

МПК: H03M 13/05

Метки: декодирующее, исправления, ошибок, пакетных

...29 будет записан синдром, соответствующий пакету, который имеет минимальный вес среди пакетов, имеющих минимальную длину среди всех просмотренных, в регистр 37 будет записан вес этого пакета, а в первом регистре 1 сдвига будет записан соответствующий этому пакету вариант декодированного слова,2,3. С пятого выхода блока 14 на управляющие входы регистров 1 и 2 сдвига и вычислителя 3 синдрома поступает импульс, по которому производится циклический сдвиг их содержимого. Затем повторяются операции по пунктам 2.1, 22, циклический сдвиг проводится п раз (и - длина кодового слова).В результате этапа 2 в первом регистре 1 сдвига будет записан декодированный вариант принятого слова,3. По окончании декодирования начинается этап выдачи...

Устройство для обнаружения ошибок равновесного кода

Загрузка...

Номер патента: 1300647

Опубликовано: 30.03.1987

Автор: Музыченко

МПК: H03M 13/51

Метки: кода, обнаружения, ошибок, равновесного

...регистра 2 памяти, если на выходе его (-1)-го разряда - единичный потенциал, а на выходе (и-х+1)-го разряда регистра 1 сдвига - единичный потенциал. При появлении единичного потенциала на выходе х-горазряда регистра 2 памяти, на выходеего (-1)-го разряда появляется нулевой потенциал. Таким образом, единичный потенциал имеет место на выходе только одного разряда регистра 2 памяти, Одновременно, по мере обнуления разрядов 1- регистра 1 сдвига, единичные потенциалы появляются на выходах от первого до х-го элементов И группы 3. В момент появления единичного потенциала на выходе р-го разряда регистра 2 памяти, где р - число единиц входного кода, единичный потенциал появляется на (и-р)-м выходе группы 3 элементов И, что вызывает...

Запоминающее устройство с исправлением модульных ошибок

Загрузка...

Номер патента: 1302327

Опубликовано: 07.04.1987

Автор: Бородин

МПК: G11C 29/00

Метки: запоминающее, исправлением, модульных, ошибок

...24 - 26 сравниваются с соответствующими группами контрольных сигналов, считанных по выходам 11 - 13 из блока 1.При этом выполняется сравнение контрольных кодов по нечетному модулю, на пример семь, Таблица истинности работы,например, блока 25 при сравнении кодов по модулю семь приведена в табл. 1.Таблица 11302327 Продолжение табл. 1 Вычет значений Таблица истинности работы блока 25 при вычете значений считанного информационного числа (с выходов блока 17) записанногоинформационногочисла, считанныйиз блока 1 (выходы 12) О 1 2 3 4 5 6 7 5 6 4 5 Таблица 2 Номер отказавшего модуля при количестве ошибок в модуле 2, в (от блока 24) Значение кодана выходахблока 25 6 2 3 4 э В зависимости от результатов сравнения возможны следующие варианты...

Запоминающее устройство с обнаружением модульных ошибок

Загрузка...

Номер патента: 1302328

Опубликовано: 07.04.1987

Авторы: Бородин, Столяров

МПК: G11C 29/00

Метки: запоминающее, модульных, обнаружением, ошибок

...записью, например лог. О, а на вход 4 - сигнал обращения, длительность которого должна превосходить задержки в блоках 1, 4, 16, 18 и 20. В блоках 14, 16, 18 и 20 образуются три группы контрольных разрядов, которые записываются в соответствуюгцие контрольные разряды каждой ячейки памяти.Реим считывания. В режиме считывания на адресные входы устройства подают адрес ячейки. На вход 3 подают сигнал считывания, например лог.1, а на вход 4 сигнал обращения, например лог.1, длительность которого должна быть больше задержек в блоке 1 памяти и блоках декодирования. Считанная информация появляется на выходах 10 (информационные разряды) и выходах 11 - 13 (контрольные разряды). Как и при записи в блоках 15, 17, 19 и 21 образуются три группы...

Запоминающее устройство с обнаружением и исправлением модульных ошибок

Загрузка...

Номер патента: 1304080

Опубликовано: 15.04.1987

Автор: Бородин

МПК: G11C 29/00

Метки: запоминающее, исправлением, модульных, обнаружением, ошибок

...на выходы 15. Одновременно в блоках 19, 17, 21, 22 образук)тся из считанного числа три группы контрольных сигналов, которые в блоках 24 - 26 поразрядно сравниваются с соответствующими группами контрольных сигналов, поступающих из блока 1 по выходам 11 - 13.В зависимости от результатов сравнения возможны следующие варианты дальнейшей работььНа выходе блоков 24 - 26 нули. Это означает отсутствие ошибок и на выходах 35 будут нули, вследствие чего информация на выходах 15 может быть использована.На выходах одного из блоков 24 - 26 имеется одна или несколько единицпредполагается пуансоновский поток отказов). На соответствующем выходе 35 будет единичный сигнал, означающий, что произошел отказ в одной из групп контрольных разрядов блока 1....

Запоминающее устройство с исправлением ошибок

Загрузка...

Номер патента: 1305781

Опубликовано: 23.04.1987

Автор: Бородин

МПК: G11C 29/00

Метки: запоминающее, исправлением, ошибок

...Лог, 0", длительность кото рого должна быть больше задержки в блоке 1 и других блоках устройства.В формирователе 12 Формируются зна. чения первой группы контрольных сигналов, они записываются по входам 7, а в формирователях 16 и 14 формируется вторая группа контрольных сигна- . лов, которые записываются по входам 8.Кодирование по коду Бергера в простейшем случае заключается в том, что в качестве контрольного кода (в трех разрядах) используется число, в двоичной Форме указывающее количество единиц в разрядах одного модуля 2, состоящего, например, из семи информационных разрядов.В режиме считывания на вход 3 подают сигнал считывания, например "Лог, 1", На входы 5 подают адрес ячейки, информация которой необходима, на вход 4 - сигнал...

Дешифратор для исправления ошибок

Загрузка...

Номер патента: 1305873

Опубликовано: 23.04.1987

Автор: Хмельник

МПК: H03M 13/05, H03M 7/22

Метки: дешифратор, исправления, ошибок

...2.щ через К, При этом,очевидно или н матричной формее = К(1 + д), (33) где К - диагональная матрица элементов К,.50Первая компонента входного вектора Б всегда принимается равной Ч, т,е11, (34) В первом столбце матрицы Н трансформаторов 1 устанавливаются все трансформаторы 1,в Поэтому(см. (9Й =для всех ш (36)М Сопротивление резистора 3.1, в устройстве выбирается очень малым, т.е.г(37)Из выражений (28) - (30) следует, что или в матричной форме 1.е = Ч,где 1, - вектор-строка единиц.При КгГП1входным током выпрямителей 2,щпренебречь, т,е.1+с 1=0,т,е. при Куравнение (33) дается в (41).Исключая из уравнений (15), (16), (23) и (41) векторы , Е. 1, находят Нг(Нте - 8) - д = 0 Таким образом, при условии (40) получают задачу...

Устройство для обнаружения ошибок в коде ” из

Загрузка...

Номер патента: 1309028

Опубликовано: 07.05.1987

Автор: Горшков

МПК: G06F 11/08

Метки: коде, обнаружения, ошибок

...все соответствующие разряды регистра 3 памяти, при этом разрешается запись кодав его очередной разряд,Таким образом, единичный потенциал на обоих входах второго элемента И 5 имеется только в том случае,если младшие (и- К +2) разряды регистра 1 сдвига содержат "1", на входырегистра 3 памяти при этом поступаетровно (К) единичных потенциалов(и записывается в него),а в (и-К+2)-иразряде регистра 1 сдвига - код 1.Это имеет место лишь в том случае,когда в коде, записанном в регистр 1сдвига, имеется ровно К единиц. После окончания цикла работы устройства и считывания информации для возобновления его работы необходимо сбросить регистр 3 памяти,Устройство функционирует аналогично до появления единичного потенциала на выходе элемента ИСКЛЮЧАЮЩЕЕ...

Система передачи и приема информации с коррекцией ошибок

Загрузка...

Номер патента: 1311036

Опубликовано: 15.05.1987

Авторы: Сафоненко, Смирнов

МПК: H03M 13/05

Метки: информации, коррекцией, ошибок, передачи, приема

...При наличии совпадающих признаков ошибок на второй вход соответствующего суматтора блока 16 поступает единичный сигнал. На выходах блока 16 образуется слово информации, скорректированное по первому и (+1) разрядам, которое через блок 18 по сигналу с выхода 68 поступает на информационные входы блока 19, где и записывается по тому же адресу импульсом разрешения с выхода 70, совпадающим с выходным сигналом одновибратора 43.Если признаки ошибок не совпали на элементах И-НЕ 28, то элемент ИЛИ-НЕ 27 Формирует нулевой сигнал, элемент И 57 блока 30 не вырабатывает на выходе 68 сигнала передачи информации с выхода блока 16 через блок 18, а на выходе 70 - сигнала записиинформации в блок 19. Слово информации по данному адресу в блоке 19 остается...

Устройство для обнаружения ошибок в кодах

Загрузка...

Номер патента: 1312497

Опубликовано: 23.05.1987

Авторы: Герасимов, Глинкин, Глинкина, Муромцев

МПК: H03M 13/05

Метки: кодах, обнаружения, ошибок

...вводятся коды И и Б , На выходе счетчика 7 появляетгся единичный потен 2497 2циал, который открывает элемент И 4,При этом на выходе элемента И 4 Формируется потенциал логической единицы, в момент появления Фронта которого код в регистре 5 уменьшается наединицу через время задержки, определяемое временем переключения регист-ра 5. На входе регистра 3 код появляется через время, определяемое бло 10 ком 2 задержки, а на выходе регистра3 при его исправности появляется кодчерез время, определяемое временемзадержки блока 2 и переходными процессами в регистре 3. Код в регистре15 3 также уменьшается на единицу послеизменения кода в регистре 5.В момент равенства кодов М = Ипри х, 1 = 1 на выходе блока 6 появляется единичный потенциал,...

Запоминающее устройство с идентификацией ошибок

Загрузка...

Номер патента: 1312647

Опубликовано: 23.05.1987

Авторы: Вариес, Култыгин

МПК: G11C 29/00

Метки: запоминающее, идентификацией, ошибок

...входы.Блок 9 анализа синдромов, в отличие от известного устройства, выполнен в виде двух блоков постоянных накопителей: адресные входы одного из них соединены с выходами другого, адресные входы котороп соединены с выходами второго 7 формирователя синдрома, управляющие входы обоих БПП шдключены к шинам разрешающих потенциалов (не показаны), а их выходы являются выходаи блока 9.В режимах записи, хранения и считывания как информационные, так и контрольные разряды устройства могут быть искажены. Это эквивалентно црибавлению к ним по модулю два помех,"соответственноИе, и е. Если в накопитель 1 записывались сигналы Х и ХОМ, то при считывании на 15 20 25 30 35 40 45 50 выходах накопителя получим соответственно сигналы Хое и ХоМ Эе,. Эти сигналы...

Устройство для обнаружения и локализации ошибок при передаче информации

Загрузка...

Номер патента: 1315980

Опубликовано: 07.06.1987

Авторы: Волков, Горшков, Заяц, Терехов

МПК: G06F 11/08

Метки: информации, локализации, обнаружения, ошибок, передаче

...в единичное состояние. Информационное слово с первого приемного регистра 7.1 через открытые элементы И 27.1 первой группы блока передается на выход устройства.По заднему фронту первого импуль са записи, задержанного элементами 13 и 14 задержки, в двоичный счетчик 11 добавляется единица и счетчик 11 переводится в следующее (второе) состояние, при этом к схеме 9 сравне- .15 ния через коммутатор 10 подключаются выходы следующего приемного регистра (7.2), на управляющий вход которого с второго выхода дешифратора 6 поступает единичный логический уро вень, разрешающий прием (запись) информации. На управляющие входы остальных приемных регистров поступает нулевой логический уровень, блокирующий прием информации. 25По заднему фронту второго...

Постоянное запоминающее устройство с коррекцией ошибок

Загрузка...

Номер патента: 1317482

Опубликовано: 15.06.1987

Авторы: Фастов, Шурчков, Щетинин, Эннс

МПК: G11C 17/00

Метки: запоминающее, коррекцией, ошибок, постоянное

...на выходе схемы сравнения устанавливается ", . Остальные разряды вычисленного в блоке 3 синдрома передаются на входы второго дешифратора 4, с помощью которого происходит определение местоположения ошибочного разряда в слове, длина которого равна длине слова, выводимого из ПЗУ и. С выходов дешифратор а 4 информация о местоположении ошибочного разряда (вектор-ошибка) поступает на первые входы элементов И 6, на вторые входы которых приходит со схемы сравнения 5 1, если разряд, в котором обнаружена ошибка совпадает с раз, рядами слова, выводимого из устройства, и 0 - в остальных случаях. С выходов элементов И 6 вектор-ошибка подается на первые входы элементов ИСКЛЮЧАЮЩЕЕ ИЛИ, на вторые входы которых пос 2тупает выбранное с помощью...

Запоминающее устройство с коррекцией ошибок

Загрузка...

Номер патента: 1317484

Опубликовано: 15.06.1987

Авторы: Атрошкин, Карпишук

МПК: G11C 29/00

Метки: запоминающее, коррекцией, ошибок

...уровень логической единицы, который, присутствуя до момента сброса регистра 15, поступает на четвертый выход блока 9 управления, откуда он поступает на вход накопителя 2 и разрешает выдачу на его выход ранее выбранной информации. Одновременно во время четвертого такта уровень логической единицы с четвертого выхода регистра5 поступает на первый вход элемента И 20,на втором входе которого присутствует уровень логической единицы, что соответствует наличию режима разрешения коррекции ошибки, Поэтому на выходе элемента И 20 появляется уровень логической единицы, который, поступая через девятый выход блока 9 управления на входы элементов И 6, разрешает прохождение кода ошибок, поступающего на другие входы элементов И 6. Одновременно...

Имитатор ошибок в групповом тракте цифровых систем передачи

Загрузка...

Номер патента: 1319291

Опубликовано: 23.06.1987

Автор: Савельев

МПК: H04B 3/46

Метки: групповом, имитатор, ошибок, передачи, систем, тракте, цифровых

...32. Сигнал с выхода третьего генератора 29 модулирующего сигнала поступает на вход второго порогового блока 31, на выходе которого формируется импульсная последовательность, определяемая пересечением уровней входного модулирующего напряжения и порогом срабатывания второго порогового элемента 31, которая поступает на второй вход дополнительного триггера 32. В результате на выходе дополнительного триггера 32 формируется соответствующая импульсная последовательность, причем средняя длительность состояния дополнительного триггера 32 в положение 1 определяется как п= 1/Р 2, где Р - вероятность появления импульса на выходе второго порогового элемента 31, а средняя длительность состояния в положение О определяется как п 1= 1/Рь где Р 1 -...