Патенты с меткой «ошибок»
Многоуровневое устройство исправления ошибок для магнитных носителей
Номер патента: 1580440
Опубликовано: 23.07.1990
МПК: G11B 27/36
Метки: исправления, магнитных, многоуровневое, носителей, ошибок
...6, на нулевойвход которого подается сигнал признака ошибки наклонной четности с регистра последнего уровня контроля.В результате на прямом выходе мажоритарного элемента 6 йормируетсяединичный сигнал при наличии на входе двух или более признаков ошибок.5 15804(Алгоритм исправления ошибок всехблоков 2 исправления оцибок идентичен: исправление ошибки происходитпри наличии признака ошибки на входе13 и при наличии единичного потенциала на входе 16, а при наличииединичного потенциала на входе 15или отсутствии признака ошибки навходе 13 информация проходит на выход 17 без исправления с входа 12.Признак ошибки проходит на выход 18при наличии единичного потенциалана входе 15.С выходов 17 и 18 второго из последовательно соединенных блоков...
Устройство для обнаружения ошибок в равновесном коде
Номер патента: 1580564
Опубликовано: 23.07.1990
Автор: Музыченко
МПК: H03M 13/51, H03M 7/20
Метки: коде, обнаружения, ошибок, равновесном
...4, а с выхода р-го канала - через элемент ИЛИ 5 на суммирующий вход блока 4. Если импульс поступает только на суммирующий или только на вычитающий входы блока 4, та к ега содержимому прибавляется или ат ега содерхимаго вычитается соответственно единица. Импульсы с выхода э.-га канала многоканальногопреобразователя 2 поступают на суммирующий вход реверсивного накопителя 6.1., а с выхода (р+)-го канала - на вычитающий счетный вход реверсивного накопителя 6.1. через элемент ИЛИ 8,. Если импульс поступает только на суммирующий вход реверсивного накопителч 6, то к его содержимому прибавляется единица, а если только на вычитающий счетный вход, то от его содержимого вычитается единица. Если импульсы поступают одновременно с -го и (р+)-го или...
Устройство для обнаружения и исправления ошибок в кодовой последовательности
Номер патента: 1580568
Опубликовано: 23.07.1990
Авторы: Василенко, Вересенко, Надыкто
МПК: G06F 11/08, H03M 13/27
Метки: исправления, кодовой, обнаружения, ошибок, последовательности
...в , где и - число рабор. Фчих оснований, добавится по два чисшОшк 2 25 ла 0-, к -- . После записи в"11 Р . "г 1 Ррегистры 8 и 9, последней группыюСна нулевом выходе дешифратораг. 47 устанавливается единица. Она передается на счетный вход счетчика 44 и единица появляется. на (и+2)-м выходе дешифратора 45. Это признак конца формирования Е. Он через элемент ИЛИ 43 устанавливает в нуль счетчик44, запйсывает сформированные Е, - Ев соответствующие регистры 14 и устанавливает в единицу триггер 48, переводя устройство. во второй цикл.Так как сигнал на входе 61 продолжается еще столько же, то синхроим пульсы поступают в устройство, однако нулевой сигнал на инверсном выходе триггера 48, поступая на входы элементов И 39 и 40, приводит к появлению...
Устройство для исправления ошибок в избыточном коде
Номер патента: 1582356
Опубликовано: 30.07.1990
МПК: H03M 13/03
Метки: избыточном, исправления, коде, ошибок
...при наличии ошибки в кодовойкомбинации, вход 6 обеспечиваютсинхронизацию триггеров 11,1 и 11.2(фиг. 3). Триггеры 11.1 и 11.2 представляют собой последовательный регистр сдвига с параллельным занесением информации. Элементы 12 и 14запрета, элементы И 13 и 15 и элементы ИЛИ 20,1 и 20.2 служат для реализации управления узлами 9.1-9.п/2посредством входа 4,1, Элементы И 16и 17 обеспечивают исправление комбинации вида "11, элемент ИЛИ-НЕ 19и элемент И 18 - исправление комбинации вида "00". Выходы 21,1 и 21.2предназначены для подачи сигналовошибки на элемент ИЛИ 8, выходы 22,23, 25 и 26 " для годачи сигналовошибки (коррекции) на входы "+1" и"-1 п счетциков 1.1-1,п в искаженных парах.Входы 24 и 27 служат для занесения информации в...
Устройство для декодирования с коррекцией ошибок
Номер патента: 1584108
Опубликовано: 07.08.1990
Авторы: Жураковский, Кузнецов, Полторак
МПК: H03M 13/03
Метки: декодирования, коррекцией, ошибок
...по переднему фронту тактового импульса Две группы разрядов проверочного синдрома Б и Бг, сформированные по указанному правилу, подают на блок 6 деления, где определяют номер позиции 1. искаженного элемента посредством деления второй группы разрядов проверочного синдрома, хранящегося в регистре 12,Б г = е 1. на первую группу Б 1 = е, хранящуюся в регистре 3.Задним фронтом и=9-го тактового импульса счетчик 7 устанавливают в нулевое состояние. Его выходные сигналы при этом через элемент И 8 разрешают очередному тактовому импульсу. (фиг. 2, позиции 28 и 31) по переднему его фронту осуществить установку разрядов счетчика 5 и регистра 4 в соответствии с поступившими на их информационные входы сигналами, а именно - записывают в регистр 4...
Устройство для обнаружения и исправления ошибок
Номер патента: 1585798
Опубликовано: 15.08.1990
МПК: G06F 11/08
Метки: исправления, обнаружения, ошибок
...оставит исправленную кодовую посылку без изменения.Анализатор 5 синдрома ошибки первогоразряда открывает проход кодовой посылки длиной К на выход 8 устройстваи блокируетпроход через второй блок4 элементов И.Ва всех случаях, за исключениемописанного, анализатор 5 синдромаошибки перва=а разряда открывает пер 30вый вход формирователя 1 синдрома ивыход 7 устройства через первую группу элементов И 3, блокируя при этомвторую группу И 4.Блок 2 коррекции информации(фиг, 2) работает следующим образам.Каждый разряд пачки импульсов наступает на. элементы НЕ 9 и на соответствующие входы.элементав И-ИЛИ 10, Свыходов элементов НЕ 9 праинвертира-ванные значения разрядов пачки импуль.сов подаются также на соответствующиевходы элементов И-ИЛИ 10,...
Запоминающее устройство с исправлением ошибок
Номер патента: 1585835
Опубликовано: 15.08.1990
Автор: Урбанович
МПК: G11C 29/00
Метки: запоминающее, исправлением, ошибок
...сдвига 24, которая с каждым новым тактовым импульсом передвигается к последующему соответствующему разряду регистра, Между первым и вторым тактовыми импульсами происходит считывание кодового слова из блока памяти, запись его в регистр 5 по заднему фронту сигнала на выходе 25 регистра 24, Кроме того, кодовое слово через коммутатор 6 попадает в блок 14 обнаружения ошибок, Если в считанном блоке ошибок нет, о чем свидетельствуют нулевые сигналы на выходах 18 и 19 блока 14, то по приходу второго тактового импульса на выходе 40 элемента ИЛИ 32 вырабатывается сигнал окончания цикла и обнуления регистров 5 и 24, При этом на выходах 17 блока 14 - нулевые сигналы, Информационные символы проходят на выходы 35 устройства через блок 23...
Динамическое запоминающее устройство с коррекцией ошибок
Номер патента: 1587600
Опубликовано: 23.08.1990
Авторы: Волосников, Корнышев
МПК: G11C 29/00
Метки: динамическое, запоминающее, коррекцией, ошибок
...по второму входу блока 6 формирует единичный уровень на третьем его выходе и обеспечивает подключение через коммутаторы 4 и 5 подачу на адресные и информационный входы накопителя 1 соответствующих сигналов. Нулевой уровень этого сигнала подключает соответственно выход счетчика 2 и выход регистра 9 регенерации. Передним фронтом этого сигнала происходит добавление единицы к содержимому счетчика 2.В цикле записи на вход 13 подается информация, подлежащая записи в накопи. тель 1. В формирователе 8 контрольных сиг, налов происходитформирование дополнительных битов кода Хэмминга, по-. зволяющих обнаружить и исправлять одиночные ошибки. С выхода блока 8 информационные биты и биты кода Хэмминга подаются на один из входов коммутатора25...
Способ передачи и приема цифровых сигналов с коррекцией ошибок
Номер патента: 1587645
Опубликовано: 23.08.1990
МПК: H03M 13/05
Метки: коррекцией, ошибок, передачи, приема, сигналов, цифровых
...нулевых элементов сигнала, 20передают по каналу связи. На приеме цифровой сигнал вновь преобразуют во времени в блок, состоящий из последовательности и элементов сигнала, ввоя 1 дополнительных нулевых элементов 25 с 1 игнала на тех же временных позициях, то и на передаче, Затем цифровой игнал декодируют с коррекцией ошиок, после чего его еще раз преобраЗуют во времени, исключая 1 введенных 30 ранее дополнительных нулевых элементов сигнала и (ис) проверочных элеМентов сигнала.При этом в качестве 1 дополнительных элементов сигнала для каждого блока используют не нулевые элементы сигнала, а 1 элементов сигна,На одного из ранее переданных блоков, например предыдущего, Так как эти Дополнительные элементы сигнала явля Ются частью одного из...
Устройство защиты от ошибок
Номер патента: 1587646
Опубликовано: 23.08.1990
Авторы: Николаев, Родионов, Цыбрин
МПК: H03M 13/31
Метки: защиты, ошибок
...стирания.с выхода второго детектора 3 качества, имеющего более жесткий порог стирания, поступают на счетчик 1 О стираний через тот же элемент ИЛИ 7 приналичии разрешающих сигналов на первом входе элемента И 8, формируемыхблоком 9, который фиксирует моментырегистрации признаковых разрядовпринятого кодового слова.Счетчик 10 стираний подсчитываетколичество поразрядных сигналов стирания в принимаемом знаке данных. Есликоличество стираний превышает заданную величину, то с выхода счетчика 10на второй вход элемента ИЛИ 6 выдается сигнал "Стирание слова". Элемент ИЛИ 6 объединяет сигнал "Стирание слова" с сигналом "Ошибка", который поступает с второго выхода блока 4 декодирования, при обнаружении ошибки по результатам...
Устройство для измерения коэффициента ошибок в цифровых каналах связи
Номер патента: 1587650
Опубликовано: 23.08.1990
Авторы: Ахмадеев, Гаделшин, Раскин
МПК: H04B 3/46
Метки: каналах, коэффициента, ошибок, связи, цифровых
...2 фазоних демодуляторов со сдвигами фаз-45 и +45 . Сдвиг фаз обеспечивается первым 4 и вторым 5 фазовращателями. При кнадратурном приеме составляющие шума фазовых демодуляторов 1.и ,2 являются взаимно некоррелированнфми, а ошибки на выходах фазовых демодуляторов - независимыми, В сумматоре 6 по модулю два осуществляетсясравнение символов с выходов Фазовыхдемодуляторов 1 и 2. Импульсы навыходе сумматора 6 появляются тольков случае если на выходе первого,цемодулятора 1 символ принят безошибочно (вероятность события 1-Р, /- - ),откуда ш,= ш , а значит, и Р, = Р1 2Вероятность появления импульса навыход сумматор б определяется каксумма вероятностей двух несовместныхсобытий- Р = (1-Р ) Р + Р (1-Р ) ШМ 2 г 2 г2 Р 2 2 Р фгде ш -...
Устройство для обнаружения ошибок в дискретной последовательности
Номер патента: 1589281
Опубликовано: 30.08.1990
Авторы: Анненков, Ахтариев, Керчин, Сарсенбаев
МПК: G06F 11/28
Метки: дискретной, обнаружения, ошибок, последовательности
...если М-1, и Х (С) = О, если 0 = +1, на выходах элементов ИСКЛЮЧАЮЩЕЕ ИЛИ б группы 5 сохраняется нулевой уровень. Появление же сигнала единичного уровня на . выходе хотя бы одного элемента ИСКЛЮЧАЮЩЕЕ ИЛИ б рассматривается какокончание первого этапа. В этот момент ( на фиг.З) логическая "1" на выходе первого элемента ИЛИ"НЕ 7 сменяется нулем, С задержкой с, нало выходе первого формирователя 10 импульсов также устанавливается логический .0 (постоянная времени КС- цепочки 16 первого формирователя выбир ает ся т аким образом, чтобы исключить влияние переходных процессов и кратковременных импульсных помех), По срезу сигнала на выходе первого формирователя 10 содержимое первого счетчика 13 увеличивается на единицу. Тем самым из первого блока...
Устройство для обнаружения ошибок в блоках памяти
Номер патента: 1594611
Опубликовано: 23.09.1990
МПК: G11C 29/00
Метки: блоках, обнаружения, ошибок, памяти
...100 не пропускают сидня.-.ов с выходов триггеров 79 и Яй на схему 91сравнения,Блок 3 обнаружения адреса ошибки,преобразует информацию, псступающуюня вход одновременно с пр.образователем 1 кода на основе мнсгочленах ьх+ 1. При этом через коммутаторы, з15121 и 122 выходы триггеров 103 и 107верхнего (по схеме) и нижгего осгистров соединены с сумматорами по модулю двя 109 и 111 соответственно, атакже через коммутаторы 1 г 7 и 118 ссумматорами по модулю два 110 и 11220соответственно. Ня схему 113 сравнения поступают сигналы с выходовтриггеров 101 в 1 и 105-107,На этапе деления информационногомногочлена, поступающего на декодирующее устройство, на со:тагляющие ггорождающего полинома 8(х) г: блоках1-3 формируются остатки аз делегия.Если...
Устройство для обнаружения ошибок при передаче информации
Номер патента: 1596333
Опубликовано: 30.09.1990
Авторы: Антонюк, Омельчук, Присяжнюк, Терещенко
МПК: G06F 11/08, G08C 25/00
Метки: информации, обнаружения, ошибок, передаче
...с выхода блока 7 сравнения поступает на выход 14 ошибки. Этот же импульс, поступающий на вход 6 триггера 24, положительным фронтом устанавливает триггер 24 в единичное состояние. Триггер 24 сигналом высокого уровня на своем выходе отключает регистр 3 адреса, регистр 4 данных и регистр 5 базы от блока 1 памяти, После этого на третьем выходе дешифратора 33 вырабатывается импульс низкого уровня, который через элемент ИЛИ 34 поступает на выход-выход 21 и сигнализирует об окончании цикла обращения к блоку 1 памяти, Следующим им-, пульсом на четвертом выходе дешифратора 33 устанавливает в исходное состояние счетчик 27, счетчик 26 и триггер 23. Триггер 23, в свою очередь, сигналом со своего прямого выхода устанавливает в исходное состояние...
Устройство для исправления пакетных ошибок модульными кодами
Номер патента: 1596465
Опубликовано: 30.09.1990
Авторы: Дядюнов, Дятлов, Кантор, Платонов, Платонова
МПК: H03M 13/51
Метки: исправления, кодами, модульными, ошибок, пакетных
...три ситуации,1 - слосо принято без ошибок. При этом в генераторе 1 синдрома находится нулевая комбинация, которая, поступая на вторые входы соответствую 6465 6 щнх сумматоров 9 по модулю два, неизменяет значения символов кодовогослова, поступающих на первые входыэтих сумматоров 9 с выходов буферногорегистра 3. Мультиплексоры 10 выдаютна своих выходах принятое слово безизменений. Блок контроля 11 проверяетэто слово и при отсутствии ошибок наего зыходе появляется единичный потенциал, который вместе с единичнымпотенциалом с выхода первого триггера 7 формируют единичный потенциална выходе элемента 12 И и на контрольном выходе 20. Единица на этом выходе20 означает отсутствие ошибок. Единичный потенциал с выхода элемента12 И поступает...
Способ предупреждения ошибок оператора
Номер патента: 1602463
Опубликовано: 30.10.1990
МПК: A61B 5/16
Метки: оператора, ошибок, предупреждения
...ошибок, обусловленных превышением допустимой скорости перемещений органа управления. рактеризуется временем заполнения о деленного объема памяти ЭВМ в едини времени. Быстродеиствие технических средств по вводу графической информации в ЗВМ порядка 10 тыс. точек в 1 с, частота дискретизации 0,025 мм означает, что максимально за 1 с с помощью устройства можно ввести изображение без искажений и потери полезной информации, геометрическая длина которого 250 мм, следовательно, скорость ввода в данном случае равна 0,25 м/с, Но в режиме отслеживания (т.е. оператор должен "распознать" изображения и совершить двигательный акт с заданной точностью) оператор может ввести не более 500 точек в 1 с и скорость ввода должна быть не более 0,0125 м/с.В...
Запоминающее устройство с обнаружением и исправлением ошибок
Номер патента: 1603440
Опубликовано: 30.10.1990
МПК: G11C 29/00
Метки: запоминающее, исправлением, обнаружением, ошибок
...памяти 2.1, 2.2, , 2.в+1. Блок 7 передает на информационные входы модулей памяти через группу элементов ИЛИ информацию с регистров 4, блокируя при этом одно из слов, которое замещается подлежащим записи словом, поступающим с блока 6. Группа элементов ИЛИ 8 выполняет функцию обьединения информации, поступающей с блоков 6 и , в процессе записи нового слова информации и регенерации (перезаписи)5 10 20 2530 35 40 45 50 Дешифратор 9 в соответствии со старшими (или младшими) ц-разрядами адреса, поступак щими на его вход, управляет порядком считывания и записи (регенерации) информации,Группа элементов НЕ 10 инвертирует выходы 1, 2, и дешифратора 9 с тем, чтобы обеспечить такое управление блоком 7, при котором одно слово информации...
Устройство для обнаружения ошибок в блоках интегральной оперативной памяти
Номер патента: 1605281
Опубликовано: 07.11.1990
Автор: Стыврин
МПК: G11C 29/00
Метки: блоках, интегральной, обнаружения, оперативной, ошибок, памяти
...5, наличие ошибки при поразрядном сравнении, циклы проверкипамяти (записи-считывания и чтения),прямой или инверсный код контрольноготеста и код текущего адреса проверяемой ячейки памяти,Таким оЬразом, повышается достоверность обнаружения неисправностей в 05281 6блоках интегральной оперативной памяти, что позволяет осуществлять функционально-технологический контроль,диагностику и наладку блоков памятипри изготовлении и ремонте, а такжевходной функциональный контроль БИСполупроводниковой оперативной памятив автономном режиме на их рабочихчастотах.Указанные преимущества обусловлены реализацией режимов многократногообращения (циклы записи-считывания)по адресу яцейки памяти с ошибкой,двукратного обращения по каждомуадресу ячеек памяти при...
Устройство для исправления ошибок в волоконно-оптических цифровых системах передачи информации
Номер патента: 1608730
Опубликовано: 23.11.1990
МПК: G08C 25/00
Метки: волоконно-оптических, информации, исправления, ошибок, передачи, системах, цифровых
...- (5) на соответствующих выходахблока 10 сравнений формируется сигналлогической "1", а в случае невыполнения - сигнал логического "0". В бло"ке 11 вычитанияпроизводятся следующие операции:20 Х -Х+Х 4 ( О 5 (б)Х -Х+Х0,5; (7)Х,-Х -Х +ХО (8)В рассматриваемом случае для первого кодового слова25 Х-Х +Х=0,7-0,95+0,65=0;4 с 0,5;Х-Х+Х=0,7-0,9+0,65=0,45 ( 0,5Х,-Х -Х +Х=0,7-0,9-0,95+0,65==-0,01 ( О.В случае выполнения неравенств(6) . - (8) на соответствующих выходахблока 11 вычитания также формируетсясигнал логической "1", а в случае не=выполнения - сигнал логического "0".Все сигналы, поступающие на входы40 дешифратора 1 2, являются адресом данного дешифратора и в соответствии спришедшей двоичной комбинацией активируется соответствующий...
Устройство для обнаружения ошибок при передаче кодов
Номер патента: 1615723
Опубликовано: 23.12.1990
Авторы: Гончаренко, Карпов, Мартиросян, Свистельников
МПК: G06F 11/08
Метки: кодов, обнаружения, ошибок, передаче
...с входа 13 устройства. Состояние регистра 1 контролируетсяблоками 4 - 5 контроля по модулю два, Каждый из блоков 4-и 5 контролирует один байтинформации, причем каждый байт информации поступает в сопровождении своегоконтрольного разряда, который из регистра2 подается на соответствующие блоки 4 и 5,При правильном приеме информации в регистр 1 на выходе блоков 4 и 5 сигнал ошибки не выдается. При возникновении ошибки. на выходах блоков 4 и 5 сигнал ошибкипоступает в блок 11 формирования сигналаошибки. С выхода регистра 1 первый байтинформации поступает на информационное входы регистров 81 - 8 п.Контрольный разряд первого байта информации из регистра 2 поступает на триггеры 91 - 9 п. Второй байт информации изрегистра 1 поступает на...
Устройство для определения логарифмического коэффициента ошибок дискретного канала связи
Номер патента: 1617650
Опубликовано: 30.12.1990
МПК: H04L 12/26
Метки: дискретного, канала, коэффициента, логарифмического, ошибок, связи
...то счетный блок 1 фиксирует число орХ, счетный блок 2 - 1 од.(х- - у), а счетныйблок 3 - одг(х - у) /Х) =1 ор(х - у) -- 1 щзХ.Из работы счетных блоков 1 - 3 следует, что если на вход б посупает последовательность ошибок х(1), а на вход 7 - последовательность г, то в счетном блоке 3 до б момента 1=1.Т фиксируется текушее зцаче цие логарифмического коэффцццецта ошиГок К=ор 2(х - х( - П /1.(, а затем текушее значение скользяшего коэффициента,ошибок.Очевидно, что если ца вхол вычитания счетного блока 2 це полавать последователь ность импульсов у с выхода блока 4, а ца вход счетцого блока 1 подавать входной10. ноток тактовых импульсов г (1), то предлагаемое устройство сможет выполнять те же функции, что и устройство-прототип, т.е,...
Устройство для моделирования ошибок в волоконно-оптической линии связи
Номер патента: 1619296
Опубликовано: 07.01.1991
Автор: Журавин
МПК: G06F 15/20
Метки: волоконно-оптической, линии, моделирования, ошибок, связи
...моменты присутствия на входе устрой". ства единичных элементов сигнала через элемент И 5 поступает на управляющий вход переключателя 7, Пере- ключение выходов в соответствий с управляющим сигналом происходит так, что последовательность нулевых эле 35 ментов сигнала проходит на элемент ИЛИ 9 без искажений, а последовательт ность единичных элементов сигнала либо проходит на элемент ИЛИ 9 без искажений, либо проходит через элемент НЕ 8, что обеспечивает имитацию искажений единичных двоичных сигналов в волоконно-оптической линии связи45С выхода элемента ИЛИ 9 двоичные сигналы поптупают на приемник 14 ди скретных сигналов. Одновременйо информационные сигналы с входа устройства поступают на один вход измерителя 10 коэффициента ошибок, на...
Устройство для контроля ошибок воспроизведения информации с носителя магнитной записи
Номер патента: 1619339
Опубликовано: 07.01.1991
МПК: G11B 27/36
Метки: воспроизведения, записи, информации, магнитной, носителя, ошибок
...синхро. сигнала на счетный вход двоичного счетчика 6, блокирующий вход блока 9 оперативной памяти и тактирующий вход триггера 6. Состояние выхода элемента И 7 - высокий уровень напряжения, т.е. в данной положительной полуволне так 1 б 1933940 45 50 55 тового сигнала состояние не изменилось,Запись сигналов ошибок в блок 9оперативной памяти производится в мо-.менты отрицательных перепадов уровнейтактового сигнала на его блокирующемвходе после установки соответствующего адреса однобитовой ячейки памятиблока 9. Адрес устанавливается послепереключения счетчика 8 положительнымфронтом тактового синхросигнала. Прцэтом получается так, что смена адресов на соответствующих входах блока9 происходит практически уже во времяего блокировки.Таким...
Устройство для исправления ошибок
Номер патента: 1619408
Опубликовано: 07.01.1991
МПК: H03M 13/00
Метки: исправления, ошибок
...принимаемая кодовая комбина"ция, а во второй регистр - неуверенно принятые разряды,Блок 2 контроля выдает сигнал оналичии искажения в кодовой комбинации и может быть реализован аналогично известному. В случае, если принимается кодирование на четность, тоблок 2 контроля представляет собойи-входовой сумматор по модулю два.Элемент И 5 служит ключом, на первый 40вход которого подается импульс послеприема очередной кодовой и-разряднойкомбинации, при наличии ошибки элементИ 5 срабатывает, Контрольный выход 7выдает ошибку, если во втором регистре более одной "1", Цля данного метода принимается условие, что вероятность приема двух и более неуверенныхразрядов совместно с возникновениемошибки мала.50Устройство работает следующим...
Устройство для исправления ошибок кратности и обнаружения ошибок кратности
Номер патента: 1619411
Опубликовано: 07.01.1991
Авторы: Кауров, Неумывакина, Попова
МПК: H03M 13/02
Метки: исправления, кратности, обнаружения, ошибок
...коде.Сигнал логической "1", поступающий с выходу инвертора 15, устанавливает в исходное состояние счетчик 13импульсов и запускает динамическийтриггер 12, вырабатывающий на своемвыходе последовательность импульсовсо скоростью, обеспечивающей определение синдрома исправляемой кодовойкомбинации за время, равное 1/2 К ,где З.т - скорость телеграфирования.При этом происходит проверка правильности исправления ошибок. Исправленная кодовая комбинация из накопителя1 через элемент ИЛИ 8 поступает в последовательном коде в блок 3 обнаружения ошибок и делится на порождающий полином в делителе 4. При этомключ 10 открыт управляющим сигналомс первого выхода дешифратора 14 и одновременно с делением происходит перезапись исправленной кодовой комбинации в...
Способ обнаружения ошибок и устройство для его осуществления
Номер патента: 1619412
Опубликовано: 07.01.1991
Авторы: Васильев, Журавлев, Плотников
МПК: H03M 13/22
Метки: обнаружения, ошибок
...на выходе которого Формируется вспомогательная последовательность бинарных импульсных сигналов (фиг.Зм, 4 м) р прямого и инверсного выходов триггера 7 запоминается по тактовому сиг налу в триггерах 8 и 9.Таким образом, триггеры 7-9 осуществляют запоминание полярности последнего импульса исходной кодовой последовательности (фиг.За, 4 а) и форми руют знаковую последовательность бинарных импульсных сигналов (Фиг.З е-и, 4 е - и).Элемент ИЛИ-НЕ 10 объединяет импульсы, поступающие с инверсного выхо да триггера 5 и с прямого выхода триг-гера 8, йормируя импульсы нарушения правил кодирования, обусловленные появлением импульсов положительной полярности или пропаданием импульсов отрицательной полярности (фиг.Зк) при35 поступлении на вход...
Кольцевой счетчик с обнаружением ошибок
Номер патента: 1624686
Опубликовано: 30.01.1991
Автор: Кравец
МПК: H03K 21/40
Метки: кольцевой, обнаружением, ошибок, счетчик
...исключение влияния переходных процессов в кольцевом счетчикена результат контроля,На чертеже приведена функциональнаясхема кольцевого счетчика с обнаружением 15ошибок,На чертеже обозначено: й-разрядныйрегистр 1 сдвига; разряды 1.1-1.6 регистра1 сдвига; элемент ИЛИ 2; элемент И 3; входная шина 4, выходная шина 5; формирователь б импульсов; элемент 7 задержки,элемент НЕ 8 и БЗ-триггер 9.Прямой выход последнего разряда 1,6регистра 1 сдвига соединен со входом первого разряда 1.1 регистра 1 сдвига и с первым входом элемента И 3, второй входкоторого соединен с выходом элементаИЛИ 2, выходы которого соединены с прямыми выходами последних разрядов 1.3 -1,5 регистра 1 сдвига, число которых больше 30или равно целой части числа К/2,...
Устройство для выделения ошибок из цифрового испытательного сигнала
Номер патента: 1626400
Опубликовано: 07.02.1991
МПК: H04B 3/46
Метки: выделения, испытательного, ошибок, сигнала, цифрового
...не совпадающего в текущем тактовом интеовале с символом эталонной последовательности, Таким образом, генератор 1 формирует последовательность с прежним фазовым сдвигом относительно приходящей,Такой режим работы устройства продолжается до тех пор, пока не произойдет заполнение регистра 13 безошибочным отрезком приходя ей последовательности, После этого по выходному сигналу сумматора 11 триггер 14 устанавливается в нулевое состояние. На выходе счетчик 15 также установится в логический нуль, если интервал с отсутствием ошибок в приходящем сигнале будет больше, чем время заполнения счетчика. В 3 ом случае на выходе блока 5 будет сигнал с уровнем, равным логическому нулю, запрещающий коррекцию приходящего сигнала корректором 1. После чего...
Запоминающее устройство с коррекцией модульных ошибок
Номер патента: 1633461
Опубликовано: 07.03.1991
МПК: G11C 29/00
Метки: запоминающее, коррекцией, модульных, ошибок
...разрядах. 10 15 20 25 30 8Если это условие не выполняется, то на выходе элемента ИЛИ - НЕ 58 появляется единичный сигнал на контрольном выходе 25, который сигнализирует о неисправимой ошибке.С выходов формирователя 20 код искаженного байта поступает на входы лешифратора 21, который преобразует его в унитарный.Единичный сигнал, поступивший с выхола дешифратора 21 на один из входов 70 (фиг. 5), запрещает выдачу искаженного байты информационных разрядов через первую 63 группу элементов И в выходной суммгтор 69 и через вторую 64 группу элементов И на вход группы элементов ИЛИ 66, выходы которой являются инфор. мационными выхолами 24 устройства. Этот же единичный сигнал разрешает выдачу исправленного байта информационных разрялов на вход...
Устройство для обнаружения и исправления ошибок в кодовой последовательности
Номер патента: 1633497
Опубликовано: 07.03.1991
Авторы: Василенко, Вересенко, Надыкто
МПК: H03M 13/00
Метки: исправления, кодовой, обнаружения, ошибок, последовательности
...сравнения сравниваются сисходными свертками, полученными пог-разрядным шинам с входов 2. Таккак по условию ошибок нет, то на всехвыходах блока 4 будет логический ноль.При этом возбуждается первый выходблока 6 памяти, сигнал с выхода которого имеет единичный уровень и подается на входы элементов И 7 и 20. В устройстве производится и конт, роль с использованием ВУ-кода. Для этого информация с выходов регистров группы 7 подается на адресные входы группы 8 блоков памяти. По этим адресам из группы 8 блоков памяти выби 1633497П 1;раются величиныкоторые складыРваются на пирамидальном сумматоре 9 идробная часть полученной суммы пода 5ется на блок 15 сравнения, где онасравнивается с пороговой константой1/с 1, выбираемой иэ блока 14...